旨在推動(dòng)45nm工藝技術(shù),法國(guó)CMP將為ST提供制造服務(wù)
[導(dǎo)讀]【導(dǎo)讀】旨在推動(dòng)45nm工藝技術(shù),法國(guó)CMP將為ST提供制造服務(wù)
從事多項(xiàng)目晶圓管理的聯(lián)合體—電路多項(xiàng)目(Circuits Multi Projets, CMP)公司(位于法國(guó)格勒諾布爾)—已經(jīng)從ST微電子公司引入了45nm CMOS工藝。通過
【導(dǎo)讀】旨在推動(dòng)45nm工藝技術(shù),法國(guó)CMP將為ST提供制造服務(wù)
從事多項(xiàng)目晶圓管理的聯(lián)合體—電路多項(xiàng)目(Circuits Multi Projets, CMP)公司(位于法國(guó)格勒諾布爾)—已經(jīng)從ST微電子公司引入了45nm CMOS工藝。通過由CMP提供的流片經(jīng)紀(jì)服務(wù),各個(gè)大學(xué)、研究實(shí)驗(yàn)室以及公司可以采用45nm工藝進(jìn)行原型設(shè)計(jì)。CMP與印刷雜志EE Times以及www.eetimes.eu網(wǎng)的出版商CMP Media LLC沒有關(guān)系。
這種服務(wù)通常被用于獲得幾十到幾千片芯片。這兩家公司還提供65nm 絕緣體上硅(SOI)工藝,在協(xié)作基礎(chǔ)上構(gòu)建的各種服務(wù),讓各個(gè)大學(xué)能夠使用諸如65nm和90nm CMOS這樣的上一代工藝技術(shù)。與在大塊襯底上所做的理想設(shè)計(jì)相比,在SOI襯底上設(shè)計(jì)的器件展示了較高的性能和/或較低的功耗。此外。SOI技術(shù)對(duì)于輻射更為魯棒,從而使之更適合于空間應(yīng)用。
據(jù)CMP總監(jiān)Bernard Courtois透露,近年來,以CMOS工藝制造的器件數(shù)量急劇增長(zhǎng)。例如,在2007年,采用90nm CMOS工藝設(shè)計(jì)的電路增加了幾乎100%,采用CMOS工藝設(shè)計(jì)的電路占總電路設(shè)計(jì)數(shù)的比例,從2005、2006到2007年分別為32%、57%到91%,而目前大多數(shù)大學(xué)均準(zhǔn)備采用65nm CMOS工藝進(jìn)行設(shè)計(jì)。
“讓各大學(xué)的學(xué)生以及研究人員能夠使用最先進(jìn)的工藝技術(shù)是至關(guān)重要的,而我們二十年來通過與CMP的合作一直提供這些先進(jìn)的工藝技術(shù),”ST微電子公司負(fù)責(zé)大學(xué)與外聯(lián)、前端技術(shù)和制造的總監(jiān)Patrick Cogez表示,”確保各個(gè)大學(xué)采用我們的領(lǐng)先技術(shù),也有助于我們吸引最優(yōu)秀的年輕工程師,使之成為我們當(dāng)中的一員,從而確保我們?cè)诩夹g(shù)上處于長(zhǎng)期領(lǐng)先地位?!?nbsp;
在2005年,CMP與Dubai Silicon Oasis (DSO)公司(在中東阿聯(lián)酋迪拜設(shè)立的微電子和半導(dǎo)體工業(yè)園)達(dá)成一筆交易,使之能夠采用ST公司的90nm CMOS工藝技術(shù)。當(dāng)時(shí),DSO表示,交易也涉及把技術(shù)向迪拜的轉(zhuǎn)移,它有意為90nm制造向中東和非洲的轉(zhuǎn)移充當(dāng)經(jīng)紀(jì)人的角色,盡管這最初可能向?qū)W術(shù)機(jī)構(gòu)轉(zhuǎn)移。
從事多項(xiàng)目晶圓管理的聯(lián)合體—電路多項(xiàng)目(Circuits Multi Projets, CMP)公司(位于法國(guó)格勒諾布爾)—已經(jīng)從ST微電子公司引入了45nm CMOS工藝。通過由CMP提供的流片經(jīng)紀(jì)服務(wù),各個(gè)大學(xué)、研究實(shí)驗(yàn)室以及公司可以采用45nm工藝進(jìn)行原型設(shè)計(jì)。CMP與印刷雜志EE Times以及www.eetimes.eu網(wǎng)的出版商CMP Media LLC沒有關(guān)系。
這種服務(wù)通常被用于獲得幾十到幾千片芯片。這兩家公司還提供65nm 絕緣體上硅(SOI)工藝,在協(xié)作基礎(chǔ)上構(gòu)建的各種服務(wù),讓各個(gè)大學(xué)能夠使用諸如65nm和90nm CMOS這樣的上一代工藝技術(shù)。與在大塊襯底上所做的理想設(shè)計(jì)相比,在SOI襯底上設(shè)計(jì)的器件展示了較高的性能和/或較低的功耗。此外。SOI技術(shù)對(duì)于輻射更為魯棒,從而使之更適合于空間應(yīng)用。
據(jù)CMP總監(jiān)Bernard Courtois透露,近年來,以CMOS工藝制造的器件數(shù)量急劇增長(zhǎng)。例如,在2007年,采用90nm CMOS工藝設(shè)計(jì)的電路增加了幾乎100%,采用CMOS工藝設(shè)計(jì)的電路占總電路設(shè)計(jì)數(shù)的比例,從2005、2006到2007年分別為32%、57%到91%,而目前大多數(shù)大學(xué)均準(zhǔn)備采用65nm CMOS工藝進(jìn)行設(shè)計(jì)。
“讓各大學(xué)的學(xué)生以及研究人員能夠使用最先進(jìn)的工藝技術(shù)是至關(guān)重要的,而我們二十年來通過與CMP的合作一直提供這些先進(jìn)的工藝技術(shù),”ST微電子公司負(fù)責(zé)大學(xué)與外聯(lián)、前端技術(shù)和制造的總監(jiān)Patrick Cogez表示,”確保各個(gè)大學(xué)采用我們的領(lǐng)先技術(shù),也有助于我們吸引最優(yōu)秀的年輕工程師,使之成為我們當(dāng)中的一員,從而確保我們?cè)诩夹g(shù)上處于長(zhǎng)期領(lǐng)先地位?!?nbsp;
在2005年,CMP與Dubai Silicon Oasis (DSO)公司(在中東阿聯(lián)酋迪拜設(shè)立的微電子和半導(dǎo)體工業(yè)園)達(dá)成一筆交易,使之能夠采用ST公司的90nm CMOS工藝技術(shù)。當(dāng)時(shí),DSO表示,交易也涉及把技術(shù)向迪拜的轉(zhuǎn)移,它有意為90nm制造向中東和非洲的轉(zhuǎn)移充當(dāng)經(jīng)紀(jì)人的角色,盡管這最初可能向?qū)W術(shù)機(jī)構(gòu)轉(zhuǎn)移。





