[導讀]賽靈思公司(Xilinx)今天宣布推出Virtex™-5 LXT現(xiàn)場可編程門陣列(FPGA)器件的第一批產(chǎn)品。
賽靈思公司(Xilinx)今天宣布推出Virtex™-5 LXT現(xiàn)場可編程門陣列(FPGA)器件的第一批產(chǎn)品。在賽靈思公司新推介的Virtex-5系列中針對領域進行優(yōu)化的四個平臺中,LXT系列是第二個。同時,LXT平臺系列還是第一個提供硬代碼PCI Express® 端點和三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊的FPGA。Virtex-5 LXT 平臺還集成了業(yè)界功耗最低的65納米 (nm)收發(fā)器,交換帶寬在3.2 Gbps時的典型功耗為低于100mW每通道。
自今年6月以來,賽靈思公司就通過其早期使用計劃與幾家客戶密切合作?!鞍步輦惖母叨藘x器主要針對新興市場,需要基于FPGA的具有高帶寬連接以及在上市時間方面具有優(yōu)勢的SoC平臺?!弊鳛橘愳`思公司早期使用客戶之一的安捷倫公司研發(fā)部經(jīng)理M. Heinen先生說,“賽靈思Virtex-5 LXT 平臺為我們提供了所需要的系統(tǒng)性能,以及由3.2 Gbps收發(fā)器帶來的低功耗高速接口。多個平臺間的引腳兼容性還使我們能夠通過設計擴展來滿足未來需求?!?
Virtex-5 LXT平臺提供了業(yè)界第一個內(nèi)建PCI Express端點模塊和三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊的FPGA,為設計人員提供了無需定制的解決方案,可幫助他們節(jié)約時間、降低功耗并節(jié)省寶貴的FPGA構造資源?;?5納米 (nm)Virtex-5平臺和領先的ExpressFabric™新技術、成熟的ASMBL™ 架構以及低功耗三柵極氧化層技術,與前一代90nm FPGA相比,Virtex-5 LXT平臺的整體性能平均提高30%,容量提高65%,動態(tài)功耗降低35%。與軟IP內(nèi)核實現(xiàn)方式相比,硬PCI Express內(nèi)核可幫助用戶節(jié)約多達10000個LUT和兩瓦特的功耗。
Virtex-5 LXT系列的主要特點和創(chuàng)新包括:
• 業(yè)界功耗最低的收發(fā)器:多達24個RocketIO™收發(fā)器,工作在100 Mbps至3.2 Gbps之間,每對收發(fā)器/接收器的典型功耗小于100mW。
• 內(nèi)建PCI Express模塊:完全兼容的端點模塊,與RocketIO GTP收發(fā)器配合,提供 x1, x2, x4 和 x8 PCI Express接口。
• 內(nèi)建三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊:四個獨立10/100/1000 Mbps模塊,與RocketIO收發(fā)器無縫配合。
• 業(yè)界最好的信號完整性:8個可編程的發(fā)送預校正水平和4個可編程的接收均衡水平可適應最苛刻的信道。帶有Chipscope™ Pro軟件工具集的高級診斷功能為工程師提供了最佳的信號完整性解決方案。
• 最廣泛的協(xié)議支持:Virtex-5 RocketIO收發(fā)器支持大量業(yè)界標準,包括PCI Express、Gigabit Ethernet、XAUI、SONET/SDH、CPRI 和 OBSAI、串行RapidIO, HD-SDI 和 光纖通道。
• 成品(Off-the-shelf)設計解決方案:全面的基于協(xié)議的解決方案,包括軟件、IP內(nèi)核、參考設計、開發(fā)套件、特性報告、協(xié)議兼容認證、協(xié)作和設計支持。
針對Virtex-5 LXT平臺的設計軟件支持從本月開始提供。Virtex-5 LXT工程樣品現(xiàn)在就通過賽靈思早期使用計劃(Xilinx Early Access Program)提供,有LX30T、LX50T和 LX110T 三種密度器件,LX85T和LX330T兩種密度的器件將在未來六個月推出。
預計于2008年量產(chǎn)時,千片批量時LX30T單價為109美元,LX50T為189美元,LX110T為529美元。這些價位與90nm FPGA器件相比節(jié)省50%以上的成本。為獲得更大幅度的成本節(jié)約,可選擇Virtex-5 EasyPath™ 計劃,此計劃將于批量生產(chǎn)時提供30%至80%不等的成本降低。賽靈思公司將推出完全的、立即可用的協(xié)議解決方案套件,其中最先推出 的PCIe™解決方案將從2006年11月推出。
自今年6月以來,賽靈思公司就通過其早期使用計劃與幾家客戶密切合作?!鞍步輦惖母叨藘x器主要針對新興市場,需要基于FPGA的具有高帶寬連接以及在上市時間方面具有優(yōu)勢的SoC平臺?!弊鳛橘愳`思公司早期使用客戶之一的安捷倫公司研發(fā)部經(jīng)理M. Heinen先生說,“賽靈思Virtex-5 LXT 平臺為我們提供了所需要的系統(tǒng)性能,以及由3.2 Gbps收發(fā)器帶來的低功耗高速接口。多個平臺間的引腳兼容性還使我們能夠通過設計擴展來滿足未來需求?!?
Virtex-5 LXT平臺提供了業(yè)界第一個內(nèi)建PCI Express端點模塊和三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊的FPGA,為設計人員提供了無需定制的解決方案,可幫助他們節(jié)約時間、降低功耗并節(jié)省寶貴的FPGA構造資源?;?5納米 (nm)Virtex-5平臺和領先的ExpressFabric™新技術、成熟的ASMBL™ 架構以及低功耗三柵極氧化層技術,與前一代90nm FPGA相比,Virtex-5 LXT平臺的整體性能平均提高30%,容量提高65%,動態(tài)功耗降低35%。與軟IP內(nèi)核實現(xiàn)方式相比,硬PCI Express內(nèi)核可幫助用戶節(jié)約多達10000個LUT和兩瓦特的功耗。
Virtex-5 LXT系列的主要特點和創(chuàng)新包括:
• 業(yè)界功耗最低的收發(fā)器:多達24個RocketIO™收發(fā)器,工作在100 Mbps至3.2 Gbps之間,每對收發(fā)器/接收器的典型功耗小于100mW。
• 內(nèi)建PCI Express模塊:完全兼容的端點模塊,與RocketIO GTP收發(fā)器配合,提供 x1, x2, x4 和 x8 PCI Express接口。
• 內(nèi)建三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊:四個獨立10/100/1000 Mbps模塊,與RocketIO收發(fā)器無縫配合。
• 業(yè)界最好的信號完整性:8個可編程的發(fā)送預校正水平和4個可編程的接收均衡水平可適應最苛刻的信道。帶有Chipscope™ Pro軟件工具集的高級診斷功能為工程師提供了最佳的信號完整性解決方案。
• 最廣泛的協(xié)議支持:Virtex-5 RocketIO收發(fā)器支持大量業(yè)界標準,包括PCI Express、Gigabit Ethernet、XAUI、SONET/SDH、CPRI 和 OBSAI、串行RapidIO, HD-SDI 和 光纖通道。
• 成品(Off-the-shelf)設計解決方案:全面的基于協(xié)議的解決方案,包括軟件、IP內(nèi)核、參考設計、開發(fā)套件、特性報告、協(xié)議兼容認證、協(xié)作和設計支持。
針對Virtex-5 LXT平臺的設計軟件支持從本月開始提供。Virtex-5 LXT工程樣品現(xiàn)在就通過賽靈思早期使用計劃(Xilinx Early Access Program)提供,有LX30T、LX50T和 LX110T 三種密度器件,LX85T和LX330T兩種密度的器件將在未來六個月推出。
預計于2008年量產(chǎn)時,千片批量時LX30T單價為109美元,LX50T為189美元,LX110T為529美元。這些價位與90nm FPGA器件相比節(jié)省50%以上的成本。為獲得更大幅度的成本節(jié)約,可選擇Virtex-5 EasyPath™ 計劃,此計劃將于批量生產(chǎn)時提供30%至80%不等的成本降低。賽靈思公司將推出完全的、立即可用的協(xié)議解決方案套件,其中最先推出 的PCIe™解決方案將從2006年11月推出。





