日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 通信技術(shù) > 通信技術(shù)
[導(dǎo)讀] 21ic訊 美高森美公司(MicrosemiCorporation)宣布提供SmartFusion®2入門(mén)者工具套件,為設(shè)計(jì)人員提供用于其SmartFusion2系統(tǒng)級(jí)芯片(SoC)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的基礎(chǔ)原型構(gòu)建平臺(tái)。SmartFusion2入門(mén)者工具套件支

 21ic訊 美高森美公司(MicrosemiCorporation)宣布提供SmartFusion®2入門(mén)者工具套件,為設(shè)計(jì)人員提供用于其SmartFusion2系統(tǒng)級(jí)芯片(SoC)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的基礎(chǔ)原型構(gòu)建平臺(tái)。

SmartFusion2入門(mén)者工具套件支持包括以太網(wǎng)、USB、SPI、I2C和UART的業(yè)界領(lǐng)先接口,并且包含一個(gè)通用的電路板,以支持獨(dú)特的設(shè)計(jì)要求。這款工具套件使用Microsemi的LiberoSoCv11.0beta開(kāi)發(fā)軟件,其帶有免費(fèi)的LiberoGold授權(quán)許可和預(yù)燒入的uClinux演示。通過(guò)使用其中的USBWiFi適配器,這款套件可以支持RaLink5370USB無(wú)線通信卡,允許uClinux設(shè)置一個(gè)用于DHCPWiFi連接的無(wú)線接入點(diǎn)。

用戶可以啟用一個(gè)HTTP服務(wù)器,然后通過(guò)智能手機(jī)網(wǎng)絡(luò)瀏覽器或其它無(wú)線設(shè)備接入SmartFusion2器件,該器件支持EmcraftSystems的Linux-based開(kāi)發(fā)環(huán)境。SmartFusion2器件位于EmcraftSystems微型(34mmx59mm)板上(M2S-SOM),該板連接至SOM-BSB-EXT基板。這款工具套件使用USB供電,包括FlashPro4編程和以下用戶接口及功能。

采用FG896封裝的SmartFusion2SoCFPGA(M2S050T-FG896ES)

10/100以太網(wǎng)接口和RJ-45連接器

USBOTG接口和mini-USB連接器

USB接口Wi-Fi模塊

64MBLPDDR、16MBSPIflash

連接至SOM上GPIO的用戶按鈕

連接至SOM上GPIO的兩個(gè)用戶控制LED

用于GPIO或FPGAI/O連接的電路試驗(yàn)板

表明+3.3VSOM電源供電良好LED

復(fù)位按鈕、復(fù)位輸出LED

可以通過(guò)電路板上的專(zhuān)用焊盤(pán)從外部來(lái)源提供必需的電源電壓(+5V、+3.3V、+1.5V,用于電源優(yōu)化SOM運(yùn)作)

關(guān)于SmartFusion2SoCFPGA

Microsemi的下一代SmartFusion2SoCFPGA設(shè)計(jì)用于滿足重要的通信、國(guó)防、航空和工業(yè)及醫(yī)療應(yīng)用對(duì)高級(jí)安全性、高可靠性和低功率特性的基礎(chǔ)需求,SmartFusion2在單一芯片上集成了非常可靠的基于快閃FPGA構(gòu)件、一個(gè)166MHzARM®Cortex™-M3處理器、先進(jìn)的安全處理加速器、DSP模塊、SRAM、eNVM和業(yè)界所需的高性能通信接口。

AventMemec主辦全美SmartFusion2活動(dòng)

Microsemi分銷(xiāo)商AvnetMemec北美地區(qū)將主辦SmartFusion2全新入門(mén)者工具套件的實(shí)踐培訓(xùn)課程,參加者可在培訓(xùn)結(jié)束時(shí)獲得SmartFusion2入門(mén)者工具套件。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國(guó),上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(dá)(NVIDIA) Halos AI系統(tǒng)檢測(cè)實(shí)驗(yàn)室生態(tài)體系。該實(shí)驗(yàn)室是首個(gè)獲得美國(guó)國(guó)家標(biāo)準(zhǔn)協(xié)會(huì)認(rèn)...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

具備彈性選項(xiàng)與先進(jìn)存儲(chǔ)數(shù)據(jù)流量管理功能的 FlexNoC 互連 IP,助力瑞薩電子打造面向自動(dòng)駕駛汽車(chē)的高能效、低延遲、高性能系統(tǒng)級(jí)芯片(SoC),并支持功能安全。

關(guān)鍵字: 片上網(wǎng)絡(luò) SoC 自動(dòng)駕駛

在工業(yè)自動(dòng)化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨(dú)特的“飛過(guò)處理”機(jī)制,已成為實(shí)時(shí)控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲(chǔ)轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過(guò)每個(gè)從站時(shí),硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計(jì)流程中,硬件與軟件的“割裂”往往是導(dǎo)致項(xiàng)目延期的元兇。當(dāng)RTL代碼還在仿真階段時(shí),軟件團(tuán)隊(duì)只能基于指令集模擬器(ISS)進(jìn)行開(kāi)發(fā),不僅速度慢如蝸牛,且無(wú)法捕捉真實(shí)硬件的時(shí)序細(xì)節(jié)。此時(shí),F(xiàn)PGA原型驗(yàn)...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計(jì)算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對(duì)多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實(shí)時(shí)性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過(guò)"前端FPGA...

關(guān)鍵字: 邊緣計(jì)算 NVIDIA Jetson FPGA

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實(shí)現(xiàn)以太網(wǎng)MAC(媒體訪問(wèn)控制)層的理想平臺(tái)。然而,面對(duì)1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理(DSP)算法時(shí),DSP Slice作為專(zhuān)用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運(yùn)算(MAC)的優(yōu)化實(shí)現(xiàn),分享流水線設(shè)計(jì)與資源復(fù)用的實(shí)用技巧,幫助開(kāi)發(fā)者在有限資源下實(shí)現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在異構(gòu)計(jì)算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們?cè)噲D通過(guò)OpenCL將FPGA納入統(tǒng)一計(jì)算平臺(tái)時(shí),一個(gè)巨大的幽靈始終盤(pán)旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA

將成熟的ASIC設(shè)計(jì)遷移至FPGA平臺(tái),絕非簡(jiǎn)單的“復(fù)制粘貼”。ASIC設(shè)計(jì)追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至?xí)r序收...

關(guān)鍵字: ASIC FPGA

在高性能FPGA設(shè)計(jì)中,DSP48E2 Slice絕非僅僅是一個(gè)簡(jiǎn)單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費(fèi)其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預(yù)加器、...

關(guān)鍵字: DSP48E2 FPGA
關(guān)閉