日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 電源 > 功率器件
[導(dǎo)讀]摘 要:本文首先介紹了高速串行鏈路設(shè)計(jì)中AC耦合電容阻抗優(yōu)化的重要性,然后闡述如何利用Xpeedic芯禾科技公司旗下軟件ViaExpert對(duì)AC耦合電容設(shè)計(jì)進(jìn)行前仿真,然后指導(dǎo)后續(xù)

摘 要:本文首先介紹了高速串行鏈路設(shè)計(jì)中AC耦合電容阻抗優(yōu)化的重要性,然后闡述如何利用Xpeedic芯禾科技公司旗下軟件ViaExpert對(duì)AC耦合電容設(shè)計(jì)進(jìn)行前仿真,然后指導(dǎo)后續(xù)PCB設(shè)計(jì),最后PCB完成后進(jìn)行后仿真,完成仿真的閉環(huán)設(shè)計(jì)。

1 引言

隨著高速串行總線的速率越來(lái)越高,鏈路的阻抗也隨之成為SI工程師關(guān)注的焦點(diǎn)。由于高速串行總線鏈路中唯一的無(wú)源器件就是AC耦合電容,所以在我們對(duì)傳輸線阻抗以及過(guò)孔或者連接器的PIN的阻抗優(yōu)化之后,剩下的也就是AC耦合電容的阻抗的優(yōu)化,當(dāng)然25Gbps鏈路為了進(jìn)一步減小AC耦合通道阻抗不連續(xù)性的影響,IC廠家直接把AC耦合電容設(shè)計(jì)在接收端芯片這里,所以對(duì)于正在設(shè)計(jì)10Gbps鏈路的應(yīng)用,AC耦合電容成為SI工程師的必修課了。

AC耦合電容的阻抗仿真,因?yàn)樾枰紤]到焊盤(pán)和GND或者POWER平面的容性耦合,所以常規(guī)在HFSS中建模會(huì)比較耗費(fèi)時(shí)間,目前芯禾科技推出的ViaExpert建模工具可以針對(duì)各種疊層和電容封裝進(jìn)行AC耦合電容阻抗優(yōu)化前仿真,后續(xù)布線階段也可以導(dǎo)入Brd文件提取出AC耦合電容的焊盤(pán)尺寸和掏空的層數(shù)和大小,最終仿真出你所能接受的阻抗設(shè)計(jì)。

2 AC耦合電容的掏空設(shè)計(jì)

AC耦合電容焊盤(pán)相比鏈路的走線會(huì)比較寬,這樣對(duì)于高速信號(hào)傳輸來(lái)說(shuō)就是一處阻抗不連續(xù)點(diǎn)(如圖1),為保證阻抗的一致性,AC耦合電容的下方需要做多層的掏空,但是由于PCB設(shè)計(jì)的第3層或者倒數(shù)第3層通常是POWER層,挖空后可能會(huì)導(dǎo)致BGA IO口模擬電源的壓降問(wèn)題;目前很多電源模塊都具有Remote Sense功能,可以補(bǔ)償PCB壓降問(wèn)題,所以AC耦合電容焊盤(pán)下方做多層掏空也是可以的。

在此背景下,我們就需要一種仿真工具可以對(duì)掏空大小和掏空層數(shù)做阻抗優(yōu)化仿真,通過(guò)調(diào)整AC耦合電容焊盤(pán)下方的挖空大小以及挖空的層數(shù)來(lái)確定單板基于某種疊層下的焊盤(pán)阻抗是否比較接近差分傳輸線的阻抗,最終給出PCB設(shè)計(jì)的優(yōu)化規(guī)則。后續(xù)我將介紹如何利用芯禾科技推出的ViaExpert軟件進(jìn)行AC耦合電容阻抗優(yōu)化仿真的設(shè)計(jì)。

 

圖1 高速串行鏈路中AC耦合電容的設(shè)計(jì)

3 AC耦合電容阻抗前仿真優(yōu)化

在芯禾科技發(fā)布的最新ViaExpert版本中,有專(zhuān)門(mén)針對(duì)AC耦合電容阻抗仿真的優(yōu)化流程,軟件界面如下圖2所示。疊層可以利用軟件默認(rèn)設(shè)置也可以由用戶PCB疊層,通過(guò)Import按鈕導(dǎo)入。AC耦合電容這里可以支持一對(duì)差分也可以支持多對(duì)差分進(jìn)行AC耦合電容的串?dāng)_仿真,這里我們只以單對(duì)差分為例進(jìn)行仿真。

 

圖2 AC耦合電容建模初始界面

上圖確定好疊層和AC耦合電容的對(duì)數(shù)之后我們就可以對(duì)單對(duì)AC耦合電容的出線及信號(hào)孔和地孔做更詳細(xì)的設(shè)置,具體設(shè)置信息如下圖3所示。

 

圖3 AC耦合電容建模設(shè)置

這里我們以0402的AC耦合電容為例進(jìn)行仿真,一端Botm層通過(guò)換層過(guò)孔連接Top面的AC耦合電容,另外一端通過(guò)過(guò)孔再連接到Art12層,這里我們分別仿真3種情況;電容掏空到GND02層,X方向掏34mil,Y方向掏66mil(Case1)。模型建好后的3D效果圖如圖4所示。

 

圖4 AC耦合電容3D效果圖(Case1)

電容掏空到GND02層,X方向掏28mil,Y方向掏58mil(Case2),如圖5所示。

 

圖5 AC耦合電容3D效果圖(Case2)

電容掏空到POWER04層,X方向掏34mil,Y方向掏66mil(Case3),如圖6所示。

 

圖6 AC耦合電容3D效果圖(Case3)

模型生成好后,電容出線的兩端會(huì)自動(dòng)生成Wave Port,所以不需要你手動(dòng)去設(shè)置Port,這里還有一點(diǎn)就是材料的參數(shù)以及孔徑需要你去設(shè)置,材料參數(shù)設(shè)置因?yàn)槭乔胺抡?,所以用Djordjevic-Sarkar Model Input簡(jiǎn)單的頻變模型(圖7),只需要設(shè)置一個(gè)頻點(diǎn)的Dk和Df值就可以求解寬帶的頻變曲線。具體設(shè)置界面如下所示,這里我們板材選用FR-4,Dk和Df的值選擇1GHz頻點(diǎn)。

 

圖7 Djordjevic-Sarkar Model Input

Case1和Case2參數(shù)分別設(shè)置好之后,我們就可以開(kāi)始仿真,仿真頻率范圍設(shè)為10MHz-20GHz頻段。具體設(shè)置如下圖8所示,芯禾科技在最新的版本當(dāng)中加入了Dense Mesh功能,可以在對(duì)結(jié)構(gòu)復(fù)雜區(qū)域增加Mesh的數(shù)量,客戶可以通過(guò)勾選項(xiàng)自行選擇。

 

圖8 仿真引擎設(shè)置

下面是Case1,Case2,Case3三種情況下AC耦合電容插入損耗,回波損耗以及差分阻抗曲線,分別如圖9,圖10及圖11所示。這里使用的是Xpeedic公司的SnpExpert對(duì)S參數(shù)進(jìn)行比較。

 

圖9 3種Case的插入損耗曲線

 

圖10 3種Case的回波損耗曲線

 

圖11 3種Case的差分阻抗曲線

從以上3種情況的仿真結(jié)果可以看出,掏空2層的阻抗是最接近100ohm的,所以在5.16GHz基頻處的插入損耗和回波損耗也是最優(yōu)秀的,但是和掏空1層的結(jié)果差別不是太大,Case2情況是最差的,因?yàn)樘涂諈^(qū)域變小了,差分阻抗變低了。所以后續(xù)我們?cè)赑CB設(shè)計(jì)階段就可以根據(jù)以上前仿真結(jié)果進(jìn)行指導(dǎo),對(duì)于通流比較緊張的情況,我們只掏空GND02層的地,對(duì)于POWER03或者ART03空間寬裕的情況下,可以掏2層處理。

4 AC耦合電容阻抗后仿真驗(yàn)證

根據(jù)上節(jié)3種Case情況下的仿真結(jié)果和PCB設(shè)計(jì)的實(shí)際情況,AC耦合電容只掏空GND02層,掏空尺寸為X方向掏34mil,Y方向掏66mil。因?yàn)閂iaExpert可以直接導(dǎo)入Brd文件,所以在PCB設(shè)計(jì)完成后在ViaExpert里面直接對(duì)Brd進(jìn)行解析,提取出板上的AC耦合電容和出線。PCB實(shí)際AC耦合電容的設(shè)計(jì)以及導(dǎo)入到ViaExpert中提取完成的3D效果圖分別如圖12和圖13所示。

 

圖12 實(shí)際AC耦合電容出線

 

圖13 實(shí)際AC耦合電容3D效果圖

因?yàn)閂iaExpert里面提取Brd無(wú)法獲得電容相應(yīng)的模型,所以后仿真需要把模型導(dǎo)入到HFSS中,然后加上AC耦合電容的Model,最終如圖14所示。

 

圖14 實(shí)際AC耦合電容3D效果圖

仿真結(jié)果如下圖15,圖16,圖17所示?;竞颓胺抡娼Y(jié)果一致

 

圖15 實(shí)際AC耦合電容后仿真插入損耗

 

圖16 實(shí)際AC耦合電容后仿真回波損耗

 

圖17 實(shí)際AC耦合電容后仿真差分阻抗

5 結(jié)論

本文介紹了如何利用Xpeedic公司旗下的ViaExpert軟件對(duì)高速串行鏈路AC耦合電容的前仿真差分阻抗優(yōu)化以及PCB后仿真建模,前仿真得出設(shè)計(jì)方向后指導(dǎo)PCB設(shè)計(jì),最后后仿真確定設(shè)計(jì)是否滿足要求,最終保證高速串行鏈路設(shè)計(jì)的一板成功。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

2025 IPC CEMAC電子制造年會(huì)將于9月25日至26日在上海舉辦。年會(huì)以“Shaping a Sustainable Future(共塑可持續(xù)未來(lái))”為主題,匯聚國(guó)內(nèi)外專(zhuān)家學(xué)者、產(chǎn)業(yè)領(lǐng)袖與制造精英,圍繞先進(jìn)封裝、...

關(guān)鍵字: PCB 電子制造 AI

2025 IPC CEMAC電子制造年會(huì)將于9月25日至26日在上海浦東新區(qū)舉辦。年會(huì)以“Shaping a Sustainable Future(共塑可持續(xù)未來(lái))”為主題,匯聚國(guó)內(nèi)外專(zhuān)家學(xué)者、產(chǎn)業(yè)領(lǐng)袖與制造精英,圍繞先...

關(guān)鍵字: PCB AI 數(shù)字化

在PCB制造過(guò)程中,孔無(wú)銅現(xiàn)象作為致命性缺陷之一,直接導(dǎo)致電氣連接失效和產(chǎn)品報(bào)廢。該問(wèn)題涉及鉆孔、化學(xué)處理、電鍍等全流程,其成因復(fù)雜且相互交織。本文將從工藝機(jī)理、材料特性及設(shè)備控制三個(gè)維度,系統(tǒng)解析孔無(wú)銅的根源并提出解決...

關(guān)鍵字: PCB 孔無(wú)銅

在電子制造領(lǐng)域,PCB孔銅斷裂是導(dǎo)致電路失效的典型問(wèn)題,其隱蔽性與破壞性常引發(fā)批量性質(zhì)量事故。本文結(jié)合實(shí)際案例與失效分析數(shù)據(jù),系統(tǒng)梳理孔銅斷裂的五大核心原因,為行業(yè)提供可落地的解決方案。

關(guān)鍵字: PCB 孔銅斷裂

在電子制造領(lǐng)域,噴錫板(HASL,Hot Air Solder Levelling)因成本低廉、工藝成熟,仍占據(jù)中低端PCB市場(chǎng)30%以上的份額。然而,隨著無(wú)鉛化趨勢(shì)推進(jìn),HASL工藝的拒焊(Non-Wetting)與退...

關(guān)鍵字: PCB 噴錫板 HASL

在PCB制造過(guò)程中,阻焊油墨作為關(guān)鍵功能層,其質(zhì)量直接影響產(chǎn)品可靠性。然而,油墨氣泡、脫落、顯影不凈等異常問(wèn)題長(zhǎng)期困擾行業(yè),尤其在5G通信、汽車(chē)電子等高可靠性領(lǐng)域,阻焊缺陷導(dǎo)致的失效占比高達(dá)15%-20%。本文結(jié)合典型失...

關(guān)鍵字: PCB 阻焊油墨

在5G通信、新能源汽車(chē)、工業(yè)控制等高功率密度應(yīng)用場(chǎng)景中,傳統(tǒng)有機(jī)基板已難以滿足散熱與可靠性需求。陶瓷基板憑借其高熱導(dǎo)率、低熱膨脹系數(shù)及優(yōu)異化學(xué)穩(wěn)定性,成為功率器件封裝的核心材料。本文從PCB設(shè)計(jì)規(guī)范與陶瓷基板導(dǎo)入標(biāo)準(zhǔn)兩大...

關(guān)鍵字: PCB 陶瓷基板

在電子制造領(lǐng)域,PCB(印刷電路板)作為核心組件,其質(zhì)量直接影響整機(jī)性能與可靠性。然而,受材料、工藝、環(huán)境等多重因素影響,PCB生產(chǎn)過(guò)程中常出現(xiàn)短路、開(kāi)路、焊接不良等缺陷。本文基于行業(yè)實(shí)踐與失效分析案例,系統(tǒng)梳理PCB常...

關(guān)鍵字: PCB 印刷電路板

在PCB(印制電路板)制造過(guò)程中,感光阻焊油墨作為保護(hù)電路、防止焊接短路的關(guān)鍵材料,其性能穩(wěn)定性直接影響產(chǎn)品良率與可靠性。然而,受工藝參數(shù)、材料特性及環(huán)境因素影響,油墨異?,F(xiàn)象頻發(fā)。本文聚焦顯影不凈、黃變、附著力不足等典...

關(guān)鍵字: PCB 感光阻焊油墨 印制電路板
關(guān)閉