日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 電源 > 功率器件
[導讀] 消費類手持設備市場正呈跳躍式發(fā)展。便攜式產品處理能力不斷增加,所支持的應用越來越多;產品更新?lián)Q代速度加快,新產品必須滿足上市時間要求,以便獲得最大的市場機會;產

消費類手持設備市場正呈跳躍式發(fā)展。便攜式產品處理能力不斷增加,所支持的應用越來越多;產品更新?lián)Q代速度加快,新產品必須滿足上市時間要求,以便獲得最大的市場機會;產品生命周期的縮短要求縮短開發(fā)周期,同時更加強調可復用性和可重復編程能力。新興手持設備市場還有一個有趣的趨勢,即一個系列中的每種設備的出貨量越來越少,但系列設備間的定制功能卻越來越多,進而有效提升了產品的總出貨量。這樣,關鍵挑戰(zhàn)就變成了如何開發(fā)一個可廣泛復用同時又可定制的系統(tǒng)。

為應對上述挑戰(zhàn),越來越多的設計人員開始使用FPGA進行手持產品的開發(fā)。FPGA的功能日益強大和豐富,而門數(shù)、面積和頻率也在不斷增加。 FPGA的開發(fā)和周轉時間要比定制ASIC短得多,可重復編程的額外優(yōu)勢使得FPGA成為手持嵌入式系統(tǒng)領域中頗具吸引力的解決方案。在基于ASIC或 FPGA的設計中,設計人員必須認真考慮某些性能標準,他們面臨的挑戰(zhàn)主要體現(xiàn)在面積、速度和功耗方面。

與ASIC一樣,供應商在FPGA設計中也需要應對面積和速度的挑戰(zhàn)。隨著門數(shù)不斷增加,F(xiàn)PGA需要更大的面積和尺寸來適應更多的應用,設計工具需要采用更好的算法以便更有效地利用面積。不斷演進的FPGA技術也給設計人員帶來一系列新的挑戰(zhàn),電源利用率就是其中之一,這對于為手持或便攜式設備設計基于FPGA的嵌入式系統(tǒng)來說是急需解決的問題。

嵌入式系統(tǒng)中的FPGA

典型的嵌入式系統(tǒng)由處理器、存儲器、包括USB、SPI、I2C在內的標準接口以及液晶顯示器、音頻輸出等外設組成。設備的核心仍是處理器和處理器接口,它們通過板載連線連接到各個外設。系統(tǒng)性能主要取決于處理器性能,而處理器通常具有非常標準的架構,因而不容易定制。

有時處理器可能忙于處理來自低速外設的信息,雖然在這種情況下處理器使用率可能達到100%,但并不是在做以微處理器為中心的事務,而是工作在特別低的性能水平。不管其內核頻率是多少,微處理器必須等待來自低速時鐘的數(shù)據。這也會導致較高的功耗,因為處理器的利用率是100%。其結果將縮短電池壽命,并且需要更大的散熱器或風扇進行冷卻,最終影響整個系統(tǒng)的可靠性。

于是,F(xiàn)PGA在這方面開始發(fā)揮重要作用,因為它們能從處理器卸載許多外設交互任務。如圖1所示,利用標準千兆TCP/IP網絡實現(xiàn)的未壓縮音視頻數(shù)據流的嵌入式分布系統(tǒng)。它有一個專用DSP處理器,這個處理器通過一個標準總線接口與賽靈思的FPGA相接,F(xiàn)PGA再連接到各個低速外設。

圖1:用于音頻/視頻分布系統(tǒng)的FPGA架構。

作為啟動開發(fā)套件,這個FPGA通過I2S接口連接12位的PCM音頻輸入和12位的PCM音頻輸出;它還連接視頻編碼器和解碼器,并與I2C從器件和RS232器件進行通信;連接到FPGA的通用I/O很少。與處理器相連的標準總線工作在高速的66MHz,而音頻外設工作在低速的 1.182MHz;UART和I2C串行接口分別工作在56.6kHz和100kHz。由于數(shù)據傳輸發(fā)生在多個時鐘域,因而只有處理器能配置數(shù)據流。

在這種情況下,處理器不再與低速外設交互,而由FPGA從低速的PCM ADC音頻器件讀取數(shù)據,并將數(shù)據存放在FPGA的內部緩存中。處理器可以周期性地從這個緩存讀取數(shù)據,或者當緩存中有足夠數(shù)據時,由FPGA向處理器發(fā)送一個中斷。這樣,處理器就有更多的時間執(zhí)行以處理器為中心的必要工作,在空閑時則進入睡眠模式。

功耗問題

在電池供電的嵌入式系統(tǒng)中,節(jié)能是最重要的考慮因素。功耗可以被分成三大類:啟動功耗、靜態(tài)功耗和動態(tài)功耗。設計人員無法控制啟動功耗,而啟動功耗在決定電源選型中扮演著重要的角色。大多數(shù)最大電流值指的就是這個階段所達到的值。但靜態(tài)功耗和動態(tài)功耗是兩個不同的領域,通過合理的規(guī)劃和以下正確的指導原則,使用FPGA的嵌入式設計人員可以在功耗優(yōu)化方面作出顯著改進。

靜態(tài)功耗是指系統(tǒng)不工作時仍有電流流過元件時產生的功耗,一般由器件偏置電流和漏電流引起。靜態(tài)功耗也取決于工作電壓,降低工作電壓可以降低靜態(tài)功耗,但這個策略并不總是掌握在設計人員手中。設計人員能做的是定義合理的架構,在這種架構下需要使用的資源最少,同時盡可能使用資源共享,并以最高效的方式使用FPGA模塊。

減少靜態(tài)功耗的另外一種技術是在設計周期早期進行功耗預估,改變拓撲或使用不同的IP模塊。例如,賽靈思的xPower Estimator工具這時就非常有用,它能很早知道設計是否滿足功耗預算。早期階段的功耗預估也許不完全準確,但作為指導工具確實很有幫助。

動態(tài)功耗是由于FPGA門的一些行為(比如信號開關)引起的,當兩個門暫時導通時,將產生電流流動和電容。信號開關的速度決定了功耗的大小。影響動態(tài)功耗的另外一個因素是電路內部結構中形成的固有電容。動態(tài)功耗是時鐘頻率、正在開關的門數(shù)量和這些門開關速率的函數(shù)。門扇出和走線上的電容負載會增加動態(tài)功耗,并且功耗值正比于電容、電壓和頻率平方的乘積。

設計人員對這種功耗具有最大的控制能力,他們可以利用許多技術實現(xiàn)動態(tài)功耗的最大改善。降低信號開關頻率可以使功耗呈指數(shù)式下降。正如圖1所示,用于UART的控制邏輯、奇偶校驗或幀超限錯誤都發(fā)生在速度較低的時鐘域。即使門數(shù)沒有減少,功耗也會下降。設計人員還可以通過降低整體工作頻率(如果可行的話)來減小動態(tài)功耗。例如,在完成可行性和性能分析后,設計人員決定上述設計不僅能工作在133MHz,也能工作在66MHz。DSP支持這兩種速率,而減小電壓也有助于降低功耗。

另外一種技術是減少處于工作模式的有效門數(shù)。有時某部分邏輯雖然在開機時被打開和配置,但實際上不要求做任何事情。例如,模擬音頻捕獲單元處于工作狀態(tài),設備卻不在執(zhí)行任何數(shù)字SPDIF音頻捕獲。在這種情況下,一般的數(shù)字SPDIF音頻捕獲電路仍將執(zhí)行數(shù)據采樣、雙相解碼等工作,因而無謂地浪費功率。如果禁用整個數(shù)字SPDIF音頻捕獲電路,使電路中不發(fā)生任何信號開關動作,那么動態(tài)功耗將會顯著降低。

設計人員可以禁用傳送到這部分電路的時鐘來達到這個目的。一種簡單的做法是將時鐘信號與使能信號相“與(AND)”,如圖2所示。如果使能信號是低電平,那么與門的輸出將保持低電平。如果使能信號為高電平,與門將輸出時鐘信號。

圖2:一種簡單的時鐘選通機制。

還可以使用其它方法。如果可能并且拓撲又支持的話,可以通過復接地址和數(shù)據線來減少信號線數(shù)量。在我們這個例子中,到視頻編碼器的輸出是16位數(shù)據,我們可以把它復接成8位,然后分別在時鐘的兩個沿(上升沿和下降沿)發(fā)送出去。這樣做也能節(jié)省動態(tài)功耗。此外,選擇串行接口代替并行接口也能降低功耗。使用帶較低電容負載的LVTTL或LVCMOS I/O也很有用。

嵌入式處理器

將處理器嵌入到FPGA中是手持設備設計人員可以采用的又一種策略,它可以帶來很多好處。首先,減少了定制處理器帶來的上述挑戰(zhàn)。其次,外設和處理器之間的交互發(fā)生在FPGA內部,因而可以減少I/O數(shù)量。由于I/O會消耗相當多的功率,此舉也能達到一定程度的節(jié)能效果。賽靈思的Virtex- 5版本支持PowerPC 440處理器、硬處理器和MicroBlaze軟處理器,所有這些處理器都可以被設計人員用來創(chuàng)建高端或低端應用系統(tǒng)。

隨著90m和65nm半導體技術的發(fā)明,門的尺寸在不斷縮小,導致靜態(tài)功耗問題越來越突出,在對功耗指標越來越敏感的今天,這是一個極具挑戰(zhàn)性的現(xiàn)象。由于功耗問題獲得了眾多FPGA供應商的重視,在這個領域中已出現(xiàn)許多令人興奮的新技術。低功耗設計將決定一個系統(tǒng)的集成能力有多強,業(yè)界也迫切需要將注重功耗的設計技術標準化。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數(shù)據轉換 , 生成LED顯示屏所需要的數(shù)據信號和同步的控制信號— 數(shù)據、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關鍵字: FPGA I/O 機器視覺

本文討論如何為特定應用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關鍵字: 溫度傳感器 CPU FPGA
關閉