仿真是所有系統(tǒng)成功開(kāi)發(fā)的基礎(chǔ)。通過(guò)在不同條件、參數(shù)值和輸入情況下對(duì)系統(tǒng)進(jìn)行高級(jí)行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問(wèn)題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問(wèn)題和編程問(wèn)題。通過(guò)在系統(tǒng)級(jí)工作,設(shè)計(jì)人員可以確定這一階段的問(wèn)題是來(lái)自設(shè)計(jì)缺陷,而不是編程問(wèn)題。此外,在信號(hào)處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯(cuò)誤診斷延遲”時(shí)間——從設(shè)計(jì)中出現(xiàn)錯(cuò)誤到發(fā)現(xiàn)錯(cuò)誤并分離錯(cuò)誤的時(shí)間。
在電機(jī)控制等許多應(yīng)用場(chǎng)合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM(脈寬調(diào)制)波形。文中用Altera公司FPGA(現(xiàn)場(chǎng)可編程門陣列)產(chǎn)品開(kāi)發(fā)工具QuartusⅡ,以設(shè)計(jì)6路PWM輸出接口為例,介紹了用FPGA實(shí)現(xiàn)多路PWM輸出的接口設(shè)計(jì)和仿真方法,并給出了功能仿真和器件仿真的波形。在嵌入式系統(tǒng)中通過(guò)FPGA擴(kuò)展系統(tǒng)功能,整個(gè)系統(tǒng)的效率和功能可以得到最大限度的提高,是一種較好的選擇。
NI發(fā)布LabVIEW8.5控制設(shè)計(jì)與和仿真模塊,最新版軟件為模式控制添加PID和模型預(yù)測(cè)控制功能。
NI發(fā)布LabVIEW8.5控制設(shè)計(jì)與和仿真模塊
采用流水線和狀態(tài)機(jī)設(shè)計(jì)方法對(duì)增量式數(shù)字PID控制算法進(jìn)行了優(yōu)化設(shè)計(jì),給出了優(yōu)化后的FPGA實(shí)現(xiàn)方法,對(duì)完整的PID控制系統(tǒng)進(jìn)行了軟件仿真。
我4年前本科畢業(yè), 第一家公司是做車載系統(tǒng)的, 用fujitsu的單片機(jī), 那時(shí)嵌入式系統(tǒng)還沒(méi)有鋪天蓋地.
計(jì)算機(jī)輔助設(shè)計(jì)技術(shù)(TCAD)應(yīng)用到設(shè)計(jì)領(lǐng)域最通常的目的就是預(yù)測(cè),仿真能使工程師了解設(shè)計(jì)。
為了達(dá)到先進(jìn)技術(shù)節(jié)點(diǎn)(90nm及以下節(jié)點(diǎn))中的功耗目標(biāo),設(shè)計(jì)工程師常常采用斷電(PSO)和多電源電壓(MSV)架構(gòu)等先進(jìn)的省電技術(shù)。但是只有在設(shè)計(jì)周期的架構(gòu)階段考慮這些技術(shù)時(shí),才能得以實(shí)現(xiàn)。因此,在設(shè)計(jì)項(xiàng)目的早期進(jìn)行
介紹了專用于高速數(shù)字電路的仿真工具Hyperlynx,并使用它對(duì)高速數(shù)字電路中的阻抗匹配、傳輸線長(zhǎng)度與串?dāng)_問(wèn)題進(jìn)行布線前的模型建立和仿真,通過(guò)仿真結(jié)果分析給出了相應(yīng)解決辦法,尤其在傳輸線長(zhǎng)度上提供了LVDS電路的解決辦法。
走進(jìn)第九屆高交會(huì)1號(hào)館、6號(hào)館、7號(hào)館,一眼望去,大部分展臺(tái)都用藍(lán)色作主色調(diào),藍(lán)色的帆船,藍(lán)色的幕墻、藍(lán)色的地面,宛如藍(lán)海。 “從第一屆高交會(huì),到今年的第九屆高交會(huì),每一年的高交會(huì)幾乎都以藍(lán)色為主基調(diào)?!?/p>
混合仿真下DDS的改進(jìn)研究與實(shí)現(xiàn)