硬件設(shè)計(jì)者已經(jīng)開始在高性能DSP的設(shè)計(jì)中采用FPGA技術(shù),因?yàn)樗梢蕴峁┍然赑C或者單片機(jī)的解決方法快上10-100倍的運(yùn)算量。以前,對(duì)硬件設(shè)計(jì)不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢(shì),而如今基于C語(yǔ)言的方法可以讓
基于C語(yǔ)言在FPGA上實(shí)現(xiàn)DSP的解決方案
C語(yǔ)言中不定參數(shù)的應(yīng)用
在Linux下利用C語(yǔ)言來實(shí)現(xiàn)一個(gè)Sniffer的方法簡(jiǎn)介
在Linux下利用C語(yǔ)言來實(shí)現(xiàn)一個(gè)Sniffer的方法簡(jiǎn)介
硬件設(shè)計(jì)者已經(jīng)開始在高性能DSP的設(shè)計(jì)中采用FPGA技術(shù),因?yàn)樗梢蕴峁┍然赑C或者單片機(jī)的解決方法快上10-100倍的運(yùn)算量。以前,對(duì)硬件設(shè)計(jì)不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢(shì),而如今基于C語(yǔ)言的方法可以讓
硬件設(shè)計(jì)者已經(jīng)開始在高性能DSP的設(shè)計(jì)中采用FPGA技術(shù),因?yàn)樗梢蕴峁┍然赑C或者單片機(jī)的解決方法快上10-100倍的運(yùn)算量。以前,對(duì)硬件設(shè)計(jì)不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢(shì),而如今基于C語(yǔ)言的方法可以讓
今天經(jīng)歷我找工作來的第一次面試。公司是大家都很向往的南京朗訊,又是第一次面試,所以既緊張又興奮。早上7點(diǎn)起床,坐了一個(gè)多小時(shí)公交車來到漢口華美達(dá)天祿酒店,經(jīng)過了三輪面試,英文presentation,技術(shù)面試和HR面
朗訊面經(jīng)
摘要:為了改進(jìn)數(shù)字邏輯電路教學(xué)方法以適應(yīng)電子技術(shù)迅猛發(fā)展的需要,我們探索和實(shí)踐了數(shù)字邏輯電路教學(xué)的新方法,這就是基于計(jì)算機(jī)高級(jí)語(yǔ)言(C語(yǔ)言)的數(shù)字邏輯電路課堂教學(xué)和實(shí)驗(yàn)教學(xué)方法,本文重點(diǎn)介紹了本教學(xué)方法
數(shù)字邏輯電路C語(yǔ)言描述方法介紹
A1:何謂單片機(jī)編程的可視化? Q1:可視化編程就是提供給用戶可視化的器件模塊配置界面使用戶在不用關(guān)心具體器件工作原理和設(shè)置的情況下直接生成所要配置的器件初始化代碼及驅(qū)動(dòng)程序,從而直接進(jìn)行單片機(jī)應(yīng)用層程序
//115.2k串行口通信程序,校驗(yàn)方式為簡(jiǎn)單雙向校驗(yàn), //而且是必要的,因?yàn)槿魏尾捎弥袛?、crc等的方法 //均很難保證速度和避免錯(cuò)誤. //總體速度5KB/秒//單片機(jī)程序 //使用22.1184晶振 unsigned char time,b_break
很多朋友正在學(xué)習(xí)單片機(jī)開發(fā)技術(shù),但開發(fā)中免不了要碰到這樣、那樣的問題,有些問題可能無礙大局,但有一些問題卻直接影響到產(chǎn)品的成本、體積、性能。這里介紹筆者的幾個(gè)技巧,希望對(duì)大家的工作有幫助?! ∫?C語(yǔ)
很多朋友正在學(xué)習(xí)單片機(jī)開發(fā)技術(shù),但開發(fā)中免不了要碰到這樣、那樣的問題,有些問題可能無礙大局,但有一些問題卻直接影響到產(chǎn)品的成本、體積、性能。這里介紹筆者的幾個(gè)技巧,希望對(duì)大家的工作有幫助。 一.C語(yǔ)
我相信,這可能是很多朋友的問題,我以前也有這樣的感覺,編程編到一定的時(shí)候,發(fā)現(xiàn)能力到了瓶頸,既不深,也不扎實(shí),半吊子。比如:你長(zhǎng)期地使用Java和.NET ,這些有虛擬機(jī)的語(yǔ)言對(duì)于開發(fā)便利是便利,但是對(duì)于程序員
如何學(xué)好 C 語(yǔ)言
C語(yǔ)言嵌入式系統(tǒng)編程之軟件架構(gòu)篇
C語(yǔ)言嵌入式系統(tǒng)編程之軟件架構(gòu)篇
C語(yǔ)言嵌入式系統(tǒng)編程之軟件架構(gòu)篇