
在衛(wèi)星通信系統(tǒng)中,發(fā)送端通常利用不同的分組時隙同步傳送處在同一傳輸頻帶內(nèi)的各路信號,而接收端為了準(zhǔn)確識別和分離出數(shù)據(jù)流中的各路信號,需要采用幀同步算法進(jìn)行分組檢測和符號同步,其中分組檢測用來識別數(shù)據(jù)分
在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對寬帶模擬信號進(jìn)行數(shù)據(jù)采集和存儲,以便計算機進(jìn)一步進(jìn)行數(shù)據(jù)處理。為了對高速模擬信號進(jìn)行不失真采集,根據(jù)奈奎斯特定理,采樣頻率必須為信號頻率的2倍以上
基于雙DSP+FPGA的三相逆變器的設(shè)計與實現(xiàn)三相逆變器作為現(xiàn)在一種常用的電力電子設(shè)備,對輸出電壓控制系統(tǒng)需同時實現(xiàn)兩個目標(biāo):高動態(tài)響應(yīng)和高穩(wěn)態(tài)波形精度。諸如PID、雙閉環(huán)
CAN總線是當(dāng)前最流行的工業(yè)現(xiàn)場總線之一,PCI則是一種應(yīng)用普遍的高速同步總線,具有32 bit帶寬,時鐘頻率為0~33 MHz,最大傳輸速率可達(dá)132 Mbit·s-1,廣泛應(yīng)用于數(shù)字圖像、語音及數(shù)據(jù)實時采集與處理等領(lǐng)域
當(dāng)前應(yīng)用廣泛的串行通信接口標(biāo)準(zhǔn)主要有RS232,RS422和RS485,其中RS232串行通信方式采用單端輸入輸出,傳輸距離短、通信速率低、抗干擾性能差;RS485與RS422均采用差分串行輸入輸出,但RS485只有一對雙絞線,只能工作
低密度奇偶校驗(Low Density Parity—Check,LDPC)碼最早于1962年由R.Gallager提出,其實質(zhì)是一類具有稀疏校檢矩陣的線性分組碼。1996年,Mackay、Neal等人證明了LDPC碼是一種具有逼近Shannon極限性能的好碼,
隨著我國空間技術(shù)的發(fā)展,越來越多的空間科學(xué)實驗得以進(jìn)行。太空中的超真空、微重力、強輻射等條件為科學(xué)實驗提供了在地面難以實現(xiàn)的環(huán)境??臻g材料科學(xué)實驗是一種重要的空間科學(xué)實驗。不論是國際上還是國內(nèi),都投入
仿人假手作為肢殘患者重獲人手功能的主要對象,具有重大的社會需求。理想的假手應(yīng)具有人手的仿生特征,主要體現(xiàn)在假手構(gòu)造、控制方式與環(huán)境感知3 個方面,但由于其有限的體積和復(fù)雜的傳感器系統(tǒng),對控制系統(tǒng)提出了
電子設(shè)計自動化(Electronic Design Automation,EDA)是以計算機為載體,在EDA軟件平臺上,用硬件描述語言VHDL完成設(shè)計文件,然后由計算機自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對于
隨著軍事技術(shù)的高速發(fā)展,現(xiàn)代雷達(dá)系統(tǒng)面臨著嚴(yán)峻的挑戰(zhàn)。為適應(yīng)新形勢,在現(xiàn)代數(shù)字信號處理技術(shù)和數(shù)字計算機高速發(fā)展的基礎(chǔ)上,計算機仿真技術(shù)得到廣泛應(yīng)用,這也促使雷達(dá)信號模擬技術(shù)快速發(fā)展。雷達(dá)信號模擬器是現(xiàn)
頻率特性分析儀可以對被測網(wǎng)絡(luò)的頻率特性進(jìn)行快速的動態(tài)測量,得出被測網(wǎng)絡(luò)傳輸特性,并將測量結(jié)果以數(shù)據(jù)或圖形的形式實時顯示。傳統(tǒng)的掃頻儀大多結(jié)構(gòu)復(fù)雜、體積龐大、價格昂貴且操作復(fù)雜。因此,具有低成本、數(shù)字化
目前,隨著電力電子技術(shù)的發(fā)展,高壓大容量電力電子變換技術(shù)應(yīng)用越來越廣泛,有進(jìn)一步延伸為我國新的生產(chǎn)力和經(jīng)濟增長點的趨勢,其發(fā)展前景與計算機信息產(chǎn)業(yè)等行業(yè)并駕齊驅(qū)
曾幾何時,原理圖就是工程師們的一切,一張羊皮圖紙,一支自動鉛筆,一把直尺,一個綠色邏輯模版,一塊橡皮擦,一塊金屬擦除模板,直到上世紀(jì)80年代,計算機的出現(xiàn),使原理圖的制作技術(shù)得到了一個大的飛躍。到上世紀(jì)
作為一個系統(tǒng)設(shè)計工程師,經(jīng)常會遇到這個問題:是選用ASIC還是FPGA?讓我們來看一看這兩者有什么不同。所謂ASIC,是專用集成電路(Application Specific Integrated Circuit)的簡稱,電子產(chǎn)品中,應(yīng)用非常廣泛。ASIC的
引言本文以Xilinx公司的Kintex-7系列XC7K410T FPGA芯片和兩片Micron公司的MT41J128M16 DDR3 SDRAM芯片為硬件平臺,設(shè)計并實現(xiàn)了基于FPGA的視頻圖形顯示系統(tǒng)的DDR3多端口存儲管理。1 總體架構(gòu)設(shè)計機載視頻圖形顯示系
在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對寬帶模擬信號進(jìn)行數(shù)據(jù)采集和存儲,以便計算機進(jìn)一步進(jìn)行數(shù)據(jù)處理。為了對高速模擬信號進(jìn)行不失真采集,根據(jù)奈奎斯
FPGA近幾年發(fā)展速度可以用突飛猛進(jìn)來形容,邏輯單元增長速度是超摩爾定律的?,F(xiàn)在具備數(shù)百萬個邏輯單元的FPGA已經(jīng)被廣泛應(yīng)用于通信、測試、航天等多個領(lǐng)域,強大的性能也帶來了新的問題,那就是開發(fā)設(shè)計難度急劇增加
現(xiàn)在FPGA的內(nèi)核和I/O的電源需要雙電源供電。通常來說,I/O部分的供電電壓是由設(shè)備中其它元器件所決定的,而FPGA的內(nèi)核則依賴于產(chǎn)品本身的設(shè)計,其內(nèi)核的供電電源分別為2.5V,1.
在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對寬帶模擬信號進(jìn)行數(shù)據(jù)采集和存儲,以便計算機進(jìn)一步進(jìn)行數(shù)據(jù)處理。為了對高速模擬信號進(jìn)行不失真采集,根據(jù)奈奎斯特定理,采樣頻率必須為信號頻率的2倍以上,
Altera公司宣布,為使用Altera現(xiàn)場可編程門陣列(FPGA)的系統(tǒng)設(shè)計人員提供最新版本的工業(yè)功能安全數(shù)據(jù)套裝(第3版)。安全套裝提供TüV Rheinland認(rèn)證的工具流、IP和包括Cyclone V FPGA在內(nèi)的器件,使得支持IEC 61508的安全完整性等級3 (SIL3)的工業(yè)安全解決方案產(chǎn)品能夠更迅速面市。