日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀] Altera公司宣布,為使用Altera現(xiàn)場可編程門陣列(FPGA)的系統(tǒng)設計人員提供最新版本的工業(yè)功能安全數(shù)據(jù)套裝(第3版)。安全套裝提供TüV Rheinland認證的工具流、IP和包括Cyclone V FPGA在內的器件,使得支持IEC 61508的安全完整性等級3 (SIL3)的工業(yè)安全解決方案產(chǎn)品能夠更迅速面市。

 捆綁解決方案提供硅片、IP和TÜV Rheinland認證工具流

21ic訊 Altera公司宣布,為使用Altera現(xiàn)場可編程門陣列(FPGA)的系統(tǒng)設計人員提供最新版本的工業(yè)功能安全數(shù)據(jù)套裝(第3版)。安全套裝提供TÜV Rheinland認證的工具流、IP和包括Cyclone V FPGA在內的器件,使得支持IEC 61508的安全完整性等級3 (SIL3)的工業(yè)安全解決方案產(chǎn)品能夠更迅速面市。

在工業(yè)安全強制要求下,工業(yè)設備必須經(jīng)過認證以確保承載安全功能的電氣、電子和可編程電子系統(tǒng)滿足工業(yè)標準安全指南。一般而言,這類產(chǎn)品必須符合IEC 61508標準的安全完整性等級3 (SIL 3)的要求,滿足ISO 13849標準的性能等級分類4 (PL e Cat 4.)。

此外,隨著安全設計復雜度的提高,需要高級安全功能,在應用中集成安全功能,導致需要高級認證工具流,例如,這一最新版本功能安全數(shù)據(jù)包提供的Altera安全設計劃分工具流。這一劃分工具流使得設計人員能夠分開設計中的安全和非安全部分,用戶以最少的安全重新認證投入完成對非安全部分的更新。

Altera工業(yè)業(yè)務部系統(tǒng)規(guī)劃師兼功能安全的領導人Roger May評論說:“如果沒有Altera安全包提供的這類認證工具流,客戶自己將很難認證工具和器件,只能使用老版本的工具,相應的使用功能欠缺的老技術。隨著我們第三代功能安全數(shù)據(jù)包的發(fā)布,客戶可以繼續(xù)充滿信心的使用Altera最新的器件和工具流,解決他們目前在設計安全系統(tǒng)時遇到的難題。”

現(xiàn)在提供基于Altera的NewTec電路板

Altera今天還宣布提供合作伙伴NewTec GmbH基于Cyclone V的SafeFlex功能安全電路板,該電路板在2014年11月紐倫堡舉行的SPS IC Drives展會上進行了演示,滿足IEC 61508的SIL 3,以及ISO 13849的PL e Cat 4的要求。通過該電路板以及相關的文檔和參考設計,讓剛接觸安全功能的系統(tǒng)設計人員在實現(xiàn)安全系統(tǒng)時能夠很好的理解現(xiàn)在最佳的業(yè)界實踐方式,這些系統(tǒng)采用Altera FPGA,能夠符合SIL3 & PL e Cat 4要求,從而支持Altera客戶加速其設計實現(xiàn)。

Altera Cyclone FPGA簡介

Altera的Cyclone® V FPGA實現(xiàn)了業(yè)界最低的系統(tǒng)成本和功耗,其性能水平使得該器件系列成為突出您大批量應用優(yōu)勢的理想選擇。與前幾代產(chǎn)品相比,其總功耗降低了40%,具有高效的邏輯集成功能,集成收發(fā)器型號極大的提高了系統(tǒng)設計人員的靈活性。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領域的領導者,萊迪思半導體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標準協(xié)會認...

關鍵字: 物理人工智能 傳感器 FPGA

具備彈性選項與先進存儲數(shù)據(jù)流量管理功能的 FlexNoC 互連 IP,助力瑞薩電子打造面向自動駕駛汽車的高能效、低延遲、高性能系統(tǒng)級芯片(SoC),并支持功能安全。

關鍵字: 片上網(wǎng)絡 SoC 自動駕駛

在工業(yè)自動化的“神經(jīng)網(wǎng)絡”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應,這種“邊飛邊修”的...

關鍵字: EtherCAT FPGA 總線

在復雜的SoC芯片設計流程中,硬件與軟件的“割裂”往往是導致項目延期的元兇。當RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構組合,通過"前端FPGA...

關鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網(wǎng)絡通信領域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構建高效的包處理流水線(Packet Pro...

關鍵字: 以太網(wǎng) MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設計與資源復用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關鍵字: FPGA DSP

在異構計算的浪潮中,F(xiàn)PGA憑借其可重構特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內存帶寬瓶頸。PCIe總線的有限帶寬與...

關鍵字: OpenCL FPGA

將成熟的ASIC設計遷移至FPGA平臺,絕非簡單的“復制粘貼”。ASIC設計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構,直接移植往往導致資源利用率低下甚至時序收...

關鍵字: ASIC FPGA

在高性能FPGA設計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構的核心算術引擎,DSP48E2集成了預加器、...

關鍵字: DSP48E2 FPGA
關閉