
手持測試設(shè)備中,為了從系統(tǒng)電池獲得較高的總功率,多數(shù)系統(tǒng)的電池電壓都在7 V之上。介紹一種實(shí)用的高效率DC/DC直流電源轉(zhuǎn)換器TPS6211X的性能特點(diǎn)和應(yīng)用方法,結(jié)合項(xiàng)目實(shí)例,分析其在手持式測試設(shè)備中為FPGA器件提供所需電壓的應(yīng)用設(shè)計(jì)方案。經(jīng)過實(shí)踐驗(yàn)證,該方案能顯著提高系統(tǒng)的工作時(shí)間,達(dá)到了預(yù)期的目標(biāo)。
摘 要:利用FPGA和EZ_15SB FX2(CY7C68013)將MT9M112(Sensor)數(shù)據(jù)準(zhǔn)確無損地傳給PC機(jī)。方案使用CY7C68013控制器工作在Slave FIFO從機(jī)方式,用Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號,最終實(shí)現(xiàn)對數(shù)據(jù)的快速傳輸,
基于ADV212的視頻監(jiān)控記錄系統(tǒng)采用FPGA作為系統(tǒng)的主控器件。介紹了通過主機(jī)接口HDATA總線對視頻編碼器ADV212的初始化。該系統(tǒng)設(shè)計(jì)在汽車、火車、輪船等交通工具的實(shí)際應(yīng)用中可完成CMOS攝像頭輸出的圖像信號的采集、壓縮和海量存儲(chǔ)。
SiliconBlue日前于加州宣布,其iCE65 mobileFPGA家族將開始供應(yīng)業(yè)界第一款晶圓級封裝產(chǎn)品;iCE FPGAs結(jié)合了超低功耗與超低價(jià)的優(yōu)勢并提供0.4mm與0.5mm的芯片尺寸封裝,以滿足今日消費(fèi)性移動(dòng)設(shè)備設(shè)計(jì)者對于尺寸與空間
1. 引言 隨著FPGA的設(shè)計(jì)速度和容量的明顯增長,當(dāng)前流行的FPGA芯片都提供高速總線,例如DDR內(nèi)存總線,PCI-X總線、SPI總線;針對超高速的數(shù)據(jù)傳輸,F(xiàn)PGA通過集成SerDes提供高速串行IO,支持各種諸如PCI-E、
顯示器因?yàn)槠漭敵鲂畔⒘看?,輸出形式多樣等特點(diǎn)已經(jīng)成為現(xiàn)在大多數(shù)設(shè)計(jì)的常用輸出設(shè)備。在 FPGA 的設(shè)計(jì)中可以使用很少的資源,就產(chǎn)生 VGA 各種控制信號。這個(gè)示例在 RHicSP2200B FPGA 開發(fā)板/學(xué)習(xí)板上使用
由于線路速率繼續(xù)增長,DDR SDRAM在網(wǎng)絡(luò)應(yīng)用中正在被廣泛地采用。不斷增加的系統(tǒng)帶寬要求正在推動(dòng)存儲(chǔ)器接口速度提高,而成本仍不斷壓低。LatticeEC FPGA系列的專門而靈活的DDR能力使設(shè)計(jì)者擁有滿足下一代存儲(chǔ)器
益登科技所代理的SiliconBlue®日前于加州宣布,其iCE65 mobileFPGA家族將開始供應(yīng)業(yè)界第一款晶圓級封裝產(chǎn)品;iCE FPGAs結(jié)合了超低功耗與超低價(jià)的優(yōu)勢并提供0.4mm與0.5mm的芯片尺寸封裝,以滿足今日消費(fèi)性移動(dòng)設(shè)備
摘 要:24位立體聲音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。介紹了其基于FPGA的接口電路的設(shè)計(jì),包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過寄存器就可以方便地對
摘 要:24位立體聲音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。介紹了其基于FPGA的接口電路的設(shè)計(jì),包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過寄存器就可以方便地對
FPGA問世已經(jīng)超過20年,現(xiàn)在FPGA在復(fù)雜邏輯電路以及數(shù)字信號處理領(lǐng)域中扮演著越來越重要的角色,SoC以其低功耗、高性能、低成本、高可靠性等優(yōu)點(diǎn)成為嵌入式系統(tǒng)的發(fā)展趨勢。不過,對于很多設(shè)計(jì)者來講這還是“新
如今CMOS技術(shù)讓一塊FPGA器件可以擁有多個(gè)I/O接口。同時(shí),近幾年,低功耗已開始成為高速I/O接口的主流概念。降低功耗最有效的途徑就是降低電壓,而電壓降低就會(huì)導(dǎo)致I/O接口所允許的噪聲余量變小。因此,對FPGA用
摘 要:為了滿足科研與實(shí)驗(yàn)需要,提出并實(shí)現(xiàn)了一種以FPGA和高速D/A為核心,其結(jié)構(gòu)簡單,控制靈活,信號質(zhì)量高的多功能信號源生成系統(tǒng)。該信號源生成系統(tǒng)能夠?qū)崟r(shí)產(chǎn)生中心頻率在30~130 MHz的各種雷達(dá)、通信、導(dǎo)航和
摘要:星載計(jì)算機(jī)系統(tǒng)中電子器件容易受到空間環(huán)境電磁場的輻射和重粒子的沖擊,從而導(dǎo)致器件運(yùn)行出錯(cuò),特別是存儲(chǔ)器中數(shù)據(jù)容易出現(xiàn)錯(cuò)誤,需要具有檢糾錯(cuò)功能的電路模塊對其進(jìn)行糾正,以免造成嚴(yán)重的后果?;跐h明碼
摘 要:相位差的測量在研究網(wǎng)絡(luò)特性中具有重要作用。設(shè)計(jì)一個(gè)測量快速、精確的相位差計(jì)已成為生產(chǎn)科研中重要課題,提出了基于平均值原理相位差計(jì)的設(shè)計(jì)方法,采用FPGA芯片實(shí)現(xiàn)了平均值相位差計(jì),重點(diǎn)對相位差測量中的
摘 要:設(shè)計(jì)一款基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng),該系統(tǒng)采用FPGA作為控制器,主要完成通道選擇控制及增益設(shè)置、A/D轉(zhuǎn)換控制、數(shù)據(jù)緩沖異步FIFO三部分功能。系統(tǒng)采用Verilog HDL語言,通過軟件編程控制硬件實(shí)現(xiàn)通道
為了因應(yīng)市場對于較高性能、較小的系統(tǒng)尺寸及降低成本和電源的需求,系統(tǒng)設(shè)計(jì)者正將較高層級的混合信號功能整合在他們的系統(tǒng)單芯片(SoC)設(shè)計(jì)中。隨著這些SoC設(shè)計(jì)上的混合信號組件數(shù)量增加了,基本的功能驗(yàn)證對
面向3-Gbps應(yīng)用提供獨(dú)特的低功耗、低成本和高性能FPGA解決方案,Altera公司宣布,開始發(fā)售Arria® II GX器件——第三系列40-nm FPGA產(chǎn)品。集成了收發(fā)器的Arria II GX系列結(jié)合Stratix® IV GX和Stratix IV GT F
摘 要:近年來,隨著計(jì)算機(jī)技術(shù)的發(fā)展,尤其是現(xiàn)場可編程門陣列FPGA的出現(xiàn),使實(shí)時(shí)電路重構(gòu)成為研究熱點(diǎn)。基于FPGA的重構(gòu)系統(tǒng)具有自適應(yīng)、自主修復(fù)特性,在空間應(yīng)用中具有非常重要的作用。介紹FPGA可重構(gòu)技術(shù)的分類以
基于DSP和FPGA的嵌入式同步控制器實(shí)現(xiàn)