
這兩周都在調(diào)一塊我們組畫(huà)的FPGA電路板,遇到了不少的問(wèn)題,在此總結(jié)一下?! 『鸽娐钒蹇隙ㄊ菑碾娫春钙穑覀兊碾娫床糠只旧蠜](méi)有問(wèn)題,3.3V、2.5V和1.2V輸出都很正常?! 〉钱?dāng)我們把FPGA芯片焊上后,在qu
越來(lái)越多的消費(fèi)應(yīng)用開(kāi)始在設(shè)計(jì)中集成流式視頻,結(jié)果引入了許多標(biāo)準(zhǔn)和專(zhuān)有的加密算法。但是加密方案以及實(shí)現(xiàn)方法不統(tǒng)一導(dǎo)致視頻接收設(shè)備在設(shè)計(jì)和支持方面存在巨大的挑戰(zhàn)。DeviceDNA作為FPGA的一項(xiàng)新功能,可保證
在直流伺服控制系統(tǒng)中,通過(guò)專(zhuān)用集成芯片或中小規(guī)模的數(shù)字集成電路構(gòu)成的傳統(tǒng)PWM控制電路往往存在電路設(shè)計(jì)復(fù)雜,體積大,抗干擾能力差以及設(shè)計(jì)困難、設(shè)計(jì)周期長(zhǎng)等缺點(diǎn)?因此PWM控制電路的模塊化、集成化已成為發(fā)展趨勢(shì).
全定制數(shù)字ASIC的前景開(kāi)始出現(xiàn)陰影。現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專(zhuān)屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門(mén)數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
摘要:主要介紹了二進(jìn)制移頻鍵控FSK通信過(guò)程中利用FPGA進(jìn)行偽隨機(jī)序列加密的實(shí)現(xiàn)方法。移頻鍵控是信息傳輸中使用較早的一種調(diào)制方式,它具有實(shí)現(xiàn)容易,抗噪聲與抗衰減性能較好的優(yōu)點(diǎn),在中低速數(shù)據(jù)傳輸中得到了廣泛的
O.引言 本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來(lái)共同實(shí)現(xiàn)等精度頻率測(cè)量和IDDS技術(shù),發(fā)揮各自的優(yōu)點(diǎn),使設(shè)計(jì)變得更加容易和靈活,并具有頻率測(cè)量范圍寬、產(chǎn)生的波形頻率分辨率高及精度大等特點(diǎn)。 系統(tǒng)方便靈
本文提供了一個(gè)新思路,即采用簡(jiǎn)單而精確的電路,將復(fù)雜的模擬量轉(zhuǎn)化為數(shù)字量,從而簡(jiǎn)化外部電路的設(shè)計(jì),把復(fù)雜的充電時(shí)序控制交給可編程邏輯來(lái)處理。這樣做不僅非常靈活,精度高,而且還降低了成本。
本文提供了一個(gè)新思路,即采用簡(jiǎn)單而精確的電路,將復(fù)雜的模擬量轉(zhuǎn)化為數(shù)字量,從而簡(jiǎn)化外部電路的設(shè)計(jì),把復(fù)雜的充電時(shí)序控制交給可編程邏輯來(lái)處理。這樣做不僅非常靈活,精度高,而且還降低了成本。
基于可編程邏輯的便攜式設(shè)備多節(jié)鋰聚合物電池管理
調(diào)試FPGA電路板總結(jié)
全定制數(shù)字ASIC的前景開(kāi)始出現(xiàn)陰影?,F(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專(zhuān)屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門(mén)數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
全定制數(shù)字ASIC的前景開(kāi)始出現(xiàn)陰影?,F(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專(zhuān)屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門(mén)數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
基于ARM7與FPGA組成的可編程控制器
O 引 言 電荷耦合器件(Charge Coupled Deviees,CCD)是一種圖像傳感器,它在工業(yè)、計(jì)算機(jī)圖像處理、軍事等方面都得到廣泛的應(yīng)用。目前CCD的應(yīng)用技術(shù)已成為集光學(xué)、電子學(xué)、精密機(jī)械與計(jì)算機(jī)技術(shù)為一體的綜合技術(shù)
0 引 言 在眾多的語(yǔ)音編譯碼調(diào)制中,連續(xù)可變斜率增量調(diào)制(CVSD)作為許多增量調(diào)制中的一種,只需編一位碼,在發(fā)送端與接收端之間不需要碼型同步,量階△的大小能自動(dòng)地跟蹤信號(hào)變化,因而具有強(qiáng)抗誤碼能力,在1
溫度對(duì)工農(nóng)業(yè)生產(chǎn)和國(guó)防事業(yè)均有不同程度的影響。電力設(shè)備的故障有多種多樣,但大多數(shù)都伴有發(fā)熱的現(xiàn)象,一次事故損失巨大;紡織、食品、煙草等工業(yè)中,溫度過(guò)高容易使產(chǎn)品變質(zhì),電子儀器也容易出故障;溫室栽培和工
O 引 言 樂(lè)曲都是由一連串的音符組成,因此按照樂(lè)曲的樂(lè)譜依次輸出這些音符所對(duì)應(yīng)的頻率,就可以在揚(yáng)聲器上連續(xù)地發(fā)出各個(gè)音符的音調(diào)。大多數(shù)的電子琴設(shè)計(jì)都有彈奏和播放功能,但能自動(dòng)對(duì)彈奏的樂(lè)曲進(jìn)行錄音并可
概覽 高端設(shè)計(jì)工具為少有甚是沒(méi)有硬件設(shè)計(jì)技術(shù)的工程師和科學(xué)家提供現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)。無(wú)論你使用圖形化設(shè)計(jì)程序,ANSI C語(yǔ)言還是VHDL語(yǔ)言,如此復(fù)雜的合成工藝會(huì)不禁讓人去想FPGA真實(shí)的運(yùn)作情況。在這個(gè)芯
介紹 電機(jī)在現(xiàn)代生活中扮演著重要角色。出于對(duì)安全、成本及效率的考慮,工程師——尤其是混合電動(dòng)力汽車(chē)(HEV)工程師——往往希望在特定的真實(shí)環(huán)境下通過(guò)仿真電機(jī)模型對(duì)電機(jī)控制器進(jìn)行測(cè)試?! ∮捎谠诮?jīng)濟(jì)及環(huán)境等
摘 要:若采用沒(méi)有信號(hào)調(diào)節(jié)功能的LVDS芯片與設(shè)有驅(qū)動(dòng)器預(yù)加重功能和接收器均衡功能的LVDS集成電路構(gòu)成系統(tǒng)傳輸數(shù)據(jù),電纜的長(zhǎng)度便可最多到數(shù)百米。但這些系統(tǒng)想要進(jìn)行數(shù)十公里長(zhǎng)距離的數(shù)據(jù)傳送,便應(yīng)將LVDS信號(hào)經(jīng)過(guò)光