華虹NEC選擇Synopsys作為其首選EDA供應商 全球領先的電子設計自動化(EDA)軟件工具領導廠商Synopsys與中國最先進的集成電路制造商之一上海華虹NEC電子有限公司今日宣布,雙方將攜手開發(fā)應用于華虹NEC0.18微米工藝的
電子設計自動化(EDA)軟件工具廠商Synopsys 與上海華虹NEC電子有限公司今日宣布,雙方將攜手開發(fā)應用于華虹NEC 0.18微米工藝的參考設計流程 2.0。
美國Synopsys宣布,東芝使用該公司自動布局設計工具“IC Compiler”開發(fā)的數(shù)字家庭網(wǎng)絡無線通信SoC已經(jīng)送廠生產(chǎn)(新聞發(fā)布)。關于這一應用案例,東芝已經(jīng)在Synopsys于43rd Design Automation Conference(DAC 2006)
8月25日信息產(chǎn)業(yè)部電子信息產(chǎn)品管理司(以下簡稱產(chǎn)品司)與美國新思科技有限公司(以下簡稱Synopsys公司)簽署合作備忘錄,雙方就集成電路EDA工具等方面的合作達成意向。產(chǎn)品司肖華司長、丁文武副司長和Synopsys公司
六家芯片設計公司結盟 標準格式庫指日可待
Synopsys日前宣布,公司將進一步強化和拓寬與中國客戶的合作伙伴關系,通過整合公司在設計平臺、驗證平臺、設計服務以及知識產(chǎn)權(IP)等領域的資源,并借助多年來在中國投資建立的成熟基礎架構,以
電子設計自動化(EDA)軟件工具領導廠商Synopsys公司日前宣布:公司將進一步強化和拓寬與中國客戶的合作伙伴關系,通過整合公司在設計平臺、驗證平臺、設計服務以及知識產(chǎn)權(IP)等領域的資源,并借助多年來在中國投資建
TensilicaÒ宣布增加了自動可配置處理器內(nèi)核的設計方法學以面對90納米工藝下普通集成電路設計的挑戰(zhàn)。這些增加支持Cadence和Synosys工具的最新能力,包括自動生成物理設計流程腳本,自動輸入用戶定義的功耗結構
意法半導體和Synopsys近日聯(lián)合宣布,兩家公司將利用ST的90納米MIPHY(多接口PHY)物理層接口宏單元和Synopsys的DesignWare?SATA主控制器知識產(chǎn)權(IP)進行一項串行ATA(SATA)的互操作性測試。對于在系統(tǒng)芯片(SoC)設