日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 芯聞號 > 充電吧
[導讀]可程序邏輯門陣列(FPGA)廠賽靈思19日宣布開始出貨旗下Versal AI Core及Versal Prime系列組件給多家參與早期試用計劃的一線客戶。Versal為業(yè)界首款自行調(diào)適運算加速平臺(A

可程序邏輯門陣列(FPGA)廠賽靈思19日宣布開始出貨旗下Versal AI Core及Versal Prime系列組件給多家參與早期試用計劃的一線客戶。Versal為業(yè)界首款自行調(diào)適運算加速平臺(ACAP),是功能遠超越傳統(tǒng)CPU、GPU及FPGA的新型異構操作硬件。


賽靈思總裁暨CEO Victor Peng表示,第1批Versal ACAP芯片在晶圓代工廠臺積電的支持下提早出貨給一線客戶,是賽靈思一個具歷史性的里程碑和工程成就,預計今年下半年便可全面供貨Versal AI Core與Versal Prime系列。

他強調(diào),Versal ACAP是賽靈思多年的軟硬件投資與過去35年來在產(chǎn)品架構上的心血結(jié)晶,也是一項重大技術創(chuàng)新,為所有應用與開發(fā)者開啟異構運算加速的新時代。

賽靈思說明,ACAP是一種高度整合的多核心異構運算平臺,能在硬件與軟件層面隨時進行修改,以適應數(shù)據(jù)中心、5G、汽車及國防等眾多市場應用與作業(yè)負載的需求。今年10月1、2日在加州圣荷西(San Jose)舉辦的賽靈思開發(fā)者大會(XDF)上就可親眼見到Versal ACAP。

Versal ACAP系列運用臺積電7納米制程技術打造,融合用于嵌入式運算的新一代純量引擎、用于FPGA芯片編程的自行調(diào)適引擎及用于AI推論與進階信號處理的智能引擎,進而在運算性能與功耗大幅超越CPU與GPU。

此外,Versal AI Core與Versal Prime系列采用雙核Arm Cortex-A72應用處理器、R5F實時處理器,配置超過200萬個邏輯單元的自行調(diào)適硬件組件及3000個以上針對高精準浮點與低延遲完成優(yōu)化的DSP引擎。

其中,Versal AI Core平臺提供高達400個已優(yōu)化AI推論與進階信號處理作業(yè)負載的AI引擎,擁有極高運算能力和極低延遲表現(xiàn),提供云端、連網(wǎng)與自主技術最大范圍的AI與作業(yè)負載加速能力。

Versal ACAP平臺架構包含每秒傳輸率達數(shù)萬億位(terabit)的高彈性網(wǎng)絡單芯片(NoC)。該NoC無縫整合所有引擎與重要接口,在啟動時就能實時使用平臺的各項資源,讓軟硬件開發(fā)者均能輕松編程。

賽靈思補充,結(jié)合眾多工具、軟件、函式庫、IP、中介軟件及框架資源,ACAP讓使用者能隨時通過業(yè)界的標準設計流程,開發(fā)各種定制化的加速運算解決方案。


本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領域的領導者,萊迪思半導體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標準協(xié)會認...

關鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動化的“神經(jīng)網(wǎng)絡”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應,這種“邊飛邊修”的...

關鍵字: EtherCAT FPGA 總線

在復雜的SoC芯片設計流程中,硬件與軟件的“割裂”往往是導致項目延期的元兇。當RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構組合,通過"前端FPGA...

關鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網(wǎng)絡通信領域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構建高效的包處理流水線(Packet Pro...

關鍵字: 以太網(wǎng) MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設計與資源復用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關鍵字: FPGA DSP

在異構計算的浪潮中,F(xiàn)PGA憑借其可重構特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關鍵字: OpenCL FPGA

將成熟的ASIC設計遷移至FPGA平臺,絕非簡單的“復制粘貼”。ASIC設計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構,直接移植往往導致資源利用率低下甚至時序收...

關鍵字: ASIC FPGA

在高性能FPGA設計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構的核心算術引擎,DSP48E2集成了預加器、...

關鍵字: DSP48E2 FPGA

在浩瀚宇宙中,高能粒子如隱形的子彈,時刻轟擊著航天器的電子核心。對于FPGA而言,單粒子翻轉(zhuǎn)(SEU)可能導致邏輯狀態(tài)突變,引發(fā)災/難性后果。此時,三模冗余(TMR)技術便成為守護系統(tǒng)可靠的“神盾”,它通過硬件代價換取極...

關鍵字: 抗輻射加固設計 FPGA 三模冗余
關閉