日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > > FPGA開(kāi)源工作室


一階 sigma-delta 調(diào)制器類(lèi)似于 PWM,但如果需要對(duì)其進(jìn)行濾波,則具有更好的頻率響應(yīng),因?yàn)樗哂懈叩念l率輸出內(nèi)容。

創(chuàng)建一階 sigma-delta 調(diào)制器的最簡(jiǎn)單方法是使用硬件累加器……每次累加器溢出時(shí),輸出“1”。否則輸出’0’。這在 FPGA 中很容易完成。


module PWM3( clk,  rst_n, PWM_in,  PWM_out);input clk;input rst_n;input [3:0] PWM_in;output PWM_out;  reg [4:0] PWM_accumulator;always @(posedge clk or negedge rst_n)  if(!rst_n) PWM_accumulator <=0; else PWM_accumulator <= PWM_accumulator[3:0] + PWM_in;  assign PWM_out = PWM_accumulator[4];endmodule 

輸入值越高,累加器溢出越快(“ PWM _ 累加器[4]”) ,輸出“1”的頻率越高。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
關(guān)閉