電壓波形函數(shù)發(fā)生器在工業(yè)設(shè)備領(lǐng)域應(yīng)用很廣泛。如能用較少的成本設(shè)計(jì)出穩(wěn)定度和精度都很高的波形產(chǎn)生電路,無(wú)疑會(huì)增加它的應(yīng)用價(jià)值。在設(shè)計(jì)中應(yīng)用高頻波形發(fā)生器MAX038芯片,輔以程控電壓放大芯片PGA202和由集成運(yùn)放ADOP37組成的電壓跟隨驅(qū)動(dòng)電路,實(shí)現(xiàn)了一個(gè)低成本、高精度、輸出頻率連續(xù)可調(diào),具有較強(qiáng)驅(qū)動(dòng)能力的電壓波形函數(shù)發(fā)生器。
利用Ansoft Designer和Ansoft Hfss軟件,協(xié)同設(shè)計(jì)帶有兩個(gè)傳輸零點(diǎn)的LTCC層疊式帶通濾波器。濾波器采用集總電容C和集總電感L實(shí)現(xiàn),其尺寸20 mm×8 mm×1.2 mm。通過(guò)在各諧振單元之間引入耦合,濾波器在阻帶低端和高端共產(chǎn)生兩個(gè)傳輸零點(diǎn),從而有效提高了濾波器帶外衰減特性。實(shí)際測(cè)試表明濾波器通頻帶內(nèi)插損小于2 dB,回波損耗大于20 dB,測(cè)試結(jié)果與仿真結(jié)果有很好的吻合。
針對(duì)H.264解碼器的參考模型JM對(duì)CAVLC算法的查表部分進(jìn)行分析,并提出了改進(jìn)的算法。其中提出了三種改進(jìn)的算法,分別為分組子表法、二叉樹(shù)法和二叉樹(shù)子表混合法。通過(guò)上述三種方法的優(yōu)化,使查表過(guò)程中可以避免對(duì)這個(gè)碼表進(jìn)行查找,節(jié)省了查表時(shí)間,提高了查表速度。
有限沖激響應(yīng)(FIR)數(shù)字濾波器的設(shè)計(jì)實(shí)質(zhì)是一個(gè)多參數(shù)優(yōu)化的問(wèn)題,而傳統(tǒng)的一些優(yōu)化設(shè)計(jì)方法,如遺傳算法、神經(jīng)網(wǎng)絡(luò)法等,存在算法復(fù)雜,收斂速度慢,效果不明顯等缺點(diǎn)。提出一種改進(jìn)粒子群優(yōu)化算法(IMPSO)的FIR數(shù)字濾波器設(shè)計(jì)。該方法首先根據(jù)粒子聚合度情況引入變異思想,克服PSO算法容易早熟的毛病,對(duì)算法進(jìn)行改進(jìn),然后利用改進(jìn)的IMPSO搜索濾波器參數(shù)的最優(yōu)解,對(duì)FIR濾波器進(jìn)行優(yōu)化設(shè)計(jì)。實(shí)例設(shè)計(jì)FIR數(shù)字低通、帶通濾波器,仿真結(jié)果表明,該方法具有算法簡(jiǎn)單,收斂速度快,魯棒性好等優(yōu)點(diǎn)。
為了能快速實(shí)現(xiàn)Laplacian算子高頻增強(qiáng)功能,通過(guò)理論研究設(shè)計(jì)出該算子實(shí)現(xiàn)的硬件結(jié)構(gòu)。提出一種調(diào)用仿真軟件中宏功能塊快速實(shí)現(xiàn)算法的硬件實(shí)現(xiàn)模式。詳細(xì)介紹使用QuattusⅡ中Megafunctions宏功能模塊庫(kù)實(shí)現(xiàn)3×3模板Laplacian算子的過(guò)程。通過(guò)實(shí)驗(yàn)結(jié)果表明,用該方法實(shí)現(xiàn)的算子能夠取得良好的濾波效果,且設(shè)計(jì)方便、有效,為相似功能模塊的設(shè)計(jì)提供了新思路。
設(shè)計(jì)分析了Chirp函數(shù)在時(shí)域和頻域內(nèi)的一般特點(diǎn)和解析公式。提出首先在Altera DSP開(kāi)發(fā)工具DSP Builder中實(shí)現(xiàn)直接數(shù)字合成器(DDS)模塊,根據(jù)Chirp函數(shù)特定的輸入/輸出(線性和非線性)關(guān)系,計(jì)算出當(dāng)前輸入字與輸出頻率的對(duì)應(yīng)關(guān)系;然后設(shè)計(jì)控制字子模塊產(chǎn)生DDS模塊的頻率控制字,驅(qū)動(dòng)DDS產(chǎn)生不同的輸出頻率,通過(guò)在Matlab的Simu-link環(huán)境下的仿真驗(yàn)證,得出不同時(shí)刻輸出的頻譜圖,驗(yàn)證了該設(shè)計(jì)能很好地實(shí)現(xiàn)Chirp信號(hào)源。
頻率合成技術(shù)起源于二十世紀(jì)30年代,當(dāng)時(shí)所采用的頻率合成方法是直接頻率合成。它是利用混頻、倍頻、分頻的方法由參考源頻率經(jīng)過(guò)加、減、乘、除運(yùn)算,直接組合出所需要的的頻率。它的優(yōu)點(diǎn)是捷變速度快,相位噪
介紹RTEMS實(shí)時(shí)操作系統(tǒng)和USB協(xié)議,分析RTEMS系統(tǒng)的設(shè)備管理機(jī)制,詳細(xì)描述RTEMS操作系統(tǒng)下的USB設(shè)備驅(qū)動(dòng)程序的設(shè)計(jì)與實(shí)現(xiàn)。該設(shè)計(jì)根據(jù)USB的特點(diǎn),通過(guò)合理的層次劃分,將驅(qū)動(dòng)程序分為硬件抽象層和設(shè)備類(lèi)驅(qū)動(dòng)層,在硬件抽象層完成對(duì)USB設(shè)備控制器的操作,在設(shè)備類(lèi)驅(qū)動(dòng)層實(shí)現(xiàn)對(duì)各類(lèi)USB設(shè)備命令的處理,保證了驅(qū)動(dòng)程序易于移植和擴(kuò)展。按照RTEMS的設(shè)備管理機(jī)制,為在RTEMS上運(yùn)行的任務(wù)提供了標(biāo)準(zhǔn)I/0系統(tǒng)調(diào)用。
在分析Cache性能的基礎(chǔ)上介紹了當(dāng)前低功耗Cache的設(shè)計(jì)方法,提出了一種可重構(gòu)Cache模型和動(dòng)態(tài)可重構(gòu)算法。Cache模型能夠在程序運(yùn)行過(guò)程中改變相聯(lián)度和大小,動(dòng)態(tài)可重構(gòu)算法能夠在運(yùn)行時(shí)針對(duì)不同的應(yīng)用程序?qū)芍貥?gòu)Cache進(jìn)行配置。通過(guò)對(duì)Cache的動(dòng)態(tài)配置,不僅可以提高Cache命中率,還能夠有效降低處理器的功耗。
針對(duì)當(dāng)前網(wǎng)上銀行個(gè)人客戶分布中存在著明顯的“二八”效應(yīng),提出基于Ajax的網(wǎng)上銀行客戶評(píng)估系統(tǒng),從交互性、性能等角度探討SOA和Ajax技術(shù),并結(jié)合SOA和Ajax實(shí)現(xiàn)集數(shù)據(jù)采集、模型建立、模型評(píng)估與高端客戶預(yù)測(cè)的網(wǎng)上銀行客戶評(píng)估系統(tǒng)。該系統(tǒng)基于B/S結(jié)構(gòu),解決了網(wǎng)上銀行個(gè)人客戶分布存在的“二八”效應(yīng),提高了Web系統(tǒng)數(shù)據(jù)響應(yīng)時(shí)間和數(shù)據(jù)傳輸效率,實(shí)現(xiàn)了跨平臺(tái)操作,并減輕了服務(wù)器端的負(fù)擔(dān),且通過(guò)實(shí)踐驗(yàn)證了系統(tǒng)的有效性。
針對(duì)已有Apriori算法存在的問(wèn)題,設(shè)計(jì)新的基于引用作用度的Apriori_lift算法,從而提高關(guān)聯(lián)規(guī)則的挖掘性能。通過(guò)實(shí)驗(yàn)仿真,結(jié)果表明Apriori_lift算法在挖掘結(jié)果方面明顯優(yōu)于Aprio ri算法。應(yīng)用Apriori_lift算法對(duì)現(xiàn)有的基于數(shù)據(jù)挖掘的入侵檢測(cè)系統(tǒng)進(jìn)行改進(jìn)。改進(jìn)后的系統(tǒng)在挖掘網(wǎng)絡(luò)數(shù)據(jù)包方面可以有效地發(fā)現(xiàn)數(shù)據(jù)包中各屬性之間的相關(guān)性,利用這一特點(diǎn)并結(jié)合協(xié)議分析、入侵分析等技術(shù),可以通過(guò)挖掘結(jié)果中的規(guī)則去準(zhǔn)確而高效地鎖定攻擊者,從提高了系統(tǒng)檢測(cè)性能。
為實(shí)現(xiàn)短距離無(wú)線抄表,以DSP2812為控制核心,采用先進(jìn)的電能采集芯片CS5460A,對(duì)電壓、電流、功率等進(jìn)行測(cè)量和計(jì)算。同時(shí)采用無(wú)線收發(fā)模塊nRF2401A對(duì)數(shù)據(jù)進(jìn)行無(wú)線收發(fā),在微處理器的控制下對(duì)數(shù)據(jù)進(jìn)行處理后向上級(jí)系統(tǒng)發(fā)送,實(shí)現(xiàn)了采集終端和控制終端之間的短距離無(wú)線通信。采用DS1302作為系統(tǒng)時(shí)鐘芯片,為系統(tǒng)采集電能提供了準(zhǔn)確的時(shí)間信息。
為了采用FPGA來(lái)實(shí)時(shí)實(shí)現(xiàn)Sobel邊緣檢測(cè),設(shè)計(jì)者往往自己編寫(xiě)代碼。在此介紹基于QuartusⅡ提供的參數(shù)可設(shè)置宏功能模塊,實(shí)現(xiàn)Sobel邊緣檢測(cè)的新方案。該方案獲得了比用戶編寫(xiě)的代碼更優(yōu)的綜合和實(shí)現(xiàn)結(jié)果,節(jié)省了寶貴的設(shè)計(jì)時(shí)間,并且獲得了很好的邊緣檢測(cè)效果。
隨著需要在有限的無(wú)線頻譜上承載日益增加的數(shù)據(jù)流量,無(wú)論是用戶還是數(shù)字內(nèi)容的快速增長(zhǎng)都為無(wú)線基礎(chǔ)局端承受著巨大的壓力。滿足上述需求將產(chǎn)生高能耗,進(jìn)而導(dǎo)致基站系統(tǒng)的購(gòu)置成本及其運(yùn)行費(fèi)用攀升。將無(wú)線信號(hào)從
Protothrcads是一種無(wú)需堆棧的極輕量級(jí)線程。本文旨在討論P(yáng)rotothrcads在時(shí)間觸發(fā)模式系統(tǒng)中所能發(fā)揮的優(yōu)勢(shì)。以一個(gè)具體例子為依據(jù),詳細(xì)介紹了如何使用經(jīng)過(guò)改進(jìn)之后的Protothrcads構(gòu)建一個(gè)多任務(wù)調(diào)度器,并使之順利應(yīng)用于時(shí)間觸發(fā)模式的系統(tǒng)中。