日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]從PCI時(shí)序分析入手,重點(diǎn)闡述了PCI通用的狀態(tài)機(jī)設(shè)計(jì),說(shuō)明了用VHDL語(yǔ)言來(lái)實(shí)現(xiàn)本PIC通信狀態(tài)機(jī)的軟件設(shè)計(jì)以及進(jìn)行MaxPlusII驗(yàn)證的程序和方法。用該方法所設(shè)計(jì)的接口既可支持PCI常規(guī)傳輸,又可支持PCI猝發(fā)傳輸。

    摘要:從PCI時(shí)序分析入手,重點(diǎn)闡述了PCI通用的狀態(tài)機(jī)設(shè)計(jì),說(shuō)明了用VHDL語(yǔ)言來(lái)實(shí)現(xiàn)本PIC通信狀態(tài)機(jī)的軟件設(shè)計(jì)以及進(jìn)行MaxPlusII驗(yàn)證的程序和方法。用該方法所設(shè)計(jì)的接口既可支持PCI常規(guī)傳輸,又可支持PCI猝發(fā)傳輸。

    關(guān)鍵詞:PCI時(shí)序  CPLD器件  狀態(tài)圖  VHDL語(yǔ)言  PCI猝發(fā)傳輸

用CPLD設(shè)計(jì)所構(gòu)成的CPI接口系統(tǒng)具有簡(jiǎn)潔、可靠等優(yōu)點(diǎn),是一種行之有效的設(shè)計(jì)途徑。很多技術(shù)雜志和網(wǎng)站上,都有不少用CPLD設(shè)計(jì)PCI常規(guī)傳輸系統(tǒng)的文章。但用這些方法在MzxPlusII、Fundition等環(huán)境下進(jìn)行模擬仿真時(shí),其產(chǎn)生的時(shí)序往往與PCI規(guī)范有很大出入。雖然Altera等公司推出PCI核可以直接使用,但這樣的內(nèi)核占用CPLD資源較多,且能適配的器件種類少,同時(shí)價(jià)格也高,在實(shí)際設(shè)計(jì)應(yīng)用中有很大的局限性。因此,使用通用型CPLD器件設(shè)計(jì)簡(jiǎn)易型PCI接口有很大的現(xiàn)實(shí)意義。在Compact接口的CPLD設(shè)計(jì)中,筆者根據(jù)PCI總線傳輸時(shí)序來(lái)進(jìn)行狀態(tài)機(jī)構(gòu)造,并使用VHDL語(yǔ)言進(jìn)行功能模擬和定時(shí)分析,從而達(dá)到了預(yù)期目的。用該方法設(shè)計(jì)的CPLD-PCI接口既可支持PCI常規(guī)傳輸,也可支持PCI猝發(fā)傳輸,而且在系統(tǒng)編程和下載器件方面,效果也都很好。

1 典型的CPLD-PCI接口模型簡(jiǎn)介

用CPLD作PCI接口所構(gòu)成的系統(tǒng)模型如圖1所示。這里,CPLD/FPGA用于完成PCI主/從傳輸時(shí)序的邏輯構(gòu)成與變換,并對(duì)雙口RAM進(jìn)行適當(dāng)操作。在整個(gè)系統(tǒng)的設(shè)計(jì)中,CPLD常常使用PCI總線的33MHz時(shí)鐘,雙口RAM常常選用高速器件來(lái)簡(jiǎn)化PCI傳輸?shù)倪壿嬙O(shè)計(jì)。

2 PCI總線傳輸時(shí)序分析

PCI總線傳輸至少需要40多條信號(hào)線,包括數(shù)據(jù)/地址線、接口控制線、仲裁、總線命令及系統(tǒng)線等。每次數(shù)據(jù)傳輸均由一個(gè)地址脈沖和一個(gè)或幾個(gè)數(shù)據(jù)脈沖組成。一次傳輸一個(gè)地址和一個(gè)數(shù)據(jù)的稱為常規(guī)傳輸;一次傳輸一個(gè)地址和一批數(shù)據(jù)的稱為猝發(fā)傳輸。常用的控制信號(hào)有:幀同步信號(hào)FRAME、主設(shè)備準(zhǔn)備好信號(hào)IRDY、從設(shè)備準(zhǔn)備好信號(hào)TRDY、從設(shè)備選通信號(hào)DEVSEL、命令/字節(jié)信號(hào)C/BE等。圖2 和圖3分別給出了PCI單數(shù)據(jù)段和猝發(fā)操作時(shí)的讀寫時(shí)序。

分析PCI總線的傳輸時(shí)序,可以看出,PCI總線傳輸有以下幾個(gè)顯著特點(diǎn):

(1)每次數(shù)據(jù)傳輸時(shí)首先傳出地址和命令字,從設(shè)備一般可從地址中確定是不是對(duì)本機(jī)的訪問(wèn),并確定訪問(wèn)的首地址;而從設(shè)備則從命令字中識(shí)別該訪問(wèn)是讀操作還是寫操作;

(2)讀寫訪問(wèn)只有在信號(hào)IRDY、TRDY、DEVSEL都為低狀態(tài)時(shí)才能進(jìn)行;

(3)猝發(fā)傳輸通常需要通過(guò)邏輯來(lái)實(shí)現(xiàn)地址的自動(dòng)遞加;

(4)主從設(shè)備中任一方?jīng)]有準(zhǔn)備好,操作中都需要能夠引起等待狀態(tài)插入的活動(dòng);

(5)系統(tǒng)通常在幀同步信號(hào)FRAME的下降沿誘發(fā)數(shù)據(jù)傳輸,而在上升沿指明只有一個(gè)數(shù)據(jù)或只剩下一個(gè)數(shù)據(jù);

(6)讀操作比寫操作多一個(gè)中間準(zhǔn)備過(guò)程。

圖2

3 基于CPLD的狀態(tài)機(jī)設(shè)計(jì)

3.1 狀態(tài)機(jī)的構(gòu)造

根據(jù)對(duì)上述時(shí)序圖的分析,完成一個(gè)簡(jiǎn)易PCI總線傳輸需要設(shè)計(jì)六個(gè)狀態(tài):S0~S5,其中狀態(tài)S0標(biāo)識(shí)PCI總線空閑時(shí)期;狀態(tài)S1標(biāo)識(shí)地址與總線命令識(shí)別階段;狀態(tài)S2標(biāo)識(shí)讀操作入口的準(zhǔn)備階段;狀態(tài)S3標(biāo)識(shí)讀/寫訪問(wèn)周期;狀態(tài)S4標(biāo)識(shí)最后一個(gè)數(shù)據(jù)傳輸階段;狀態(tài)S5標(biāo)識(shí)操作中的等待時(shí)期。

3.2 狀態(tài)功能的確定

各狀態(tài)所應(yīng)執(zhí)行的功能如下:

狀態(tài)S0~S2用于對(duì)PCI總線置高信號(hào)TRDY和DEVSEL;對(duì)雙口RAM則置高片選信號(hào)CS,以使讀/寫信號(hào)處于讀狀態(tài),此時(shí)地址呈現(xiàn)三態(tài)。此外,在S1態(tài)還應(yīng)依據(jù)地址信號(hào)來(lái)確定是不是對(duì)本機(jī)的選擇,并識(shí)別是不是讀或?qū)懖僮鳌?/P>

狀態(tài)S3~S4用于對(duì)PCI總線置低信號(hào)TRDY和DEVSEL;對(duì)雙口RAM則產(chǎn)生片選信號(hào)CS、讀或?qū)懶盘?hào),同時(shí)確定適當(dāng)?shù)淖x寫訪問(wèn)地址。

狀態(tài)S5用于對(duì)PCI總線置低信號(hào)TRDY和DEVSEL;并且對(duì)雙口RAM置高片選信號(hào)CS,以使讀/寫信號(hào)處于讀狀態(tài),此時(shí)地址呈現(xiàn)三態(tài)。

3.3 狀態(tài)變化的確定

根據(jù)對(duì)PCI總線傳輸時(shí)序的分析,影響各個(gè)狀態(tài)相互轉(zhuǎn)化的因素是:幀同步信號(hào)FRAME、主設(shè)備準(zhǔn)備好信號(hào)IRDY、從設(shè)備選擇信號(hào)CS-MAP、讀識(shí)別信號(hào)READ以及寫識(shí)別信號(hào)WRITE。這里,可用CS-MAP、READ、WRITE來(lái)標(biāo)識(shí)狀態(tài)S1產(chǎn)生的中間識(shí)別信號(hào)。

圖3

    需要注意,在狀態(tài)S1時(shí)要寄存收到的首地址,而在狀態(tài)S3變化時(shí)要適時(shí)進(jìn)行地址遞增。

還要注意狀態(tài)機(jī)設(shè)計(jì)時(shí)產(chǎn)生的容錯(cuò)問(wèn)題,以便在非設(shè)計(jì)狀態(tài)下能夠無(wú)條件回到空閑態(tài)S0。

由于采用的是高速雙口RAM,并且規(guī)劃分開了RAM兩側(cè)的寫操作區(qū)域,因此可以認(rèn)為:RAM是可以任意訪問(wèn)的。

3.4 狀態(tài)圖的規(guī)劃

綜上所述便可得出如圖4所示的設(shè)計(jì)規(guī)劃圖。

4 VHDL語(yǔ)言的描述

設(shè)計(jì)時(shí),使用三個(gè)進(jìn)程和幾個(gè)并行語(yǔ)句可實(shí)現(xiàn)整個(gè)CPLD的功能:一個(gè)進(jìn)程用于完成從設(shè)備及其讀寫操作的識(shí)別;一個(gè)進(jìn)程用于完成操作地址的獲取與地址的遞增;第三個(gè)進(jìn)程完成狀態(tài)機(jī)的變化。用幾個(gè)并行語(yǔ)句完成操作信號(hào)的產(chǎn)生時(shí),需要注意,各狀態(tài)所完成的功能要用并行語(yǔ)句實(shí)現(xiàn),不能再用進(jìn)程,否則就會(huì)引起邏輯綜合的麻煩,有時(shí)甚至根本不能綜合。整 個(gè)程序如下:

LIBRARY ieee;

USE ieee.std_logic_1164.All;

USE ieee.std_logic_unsigned.ALL;

ENTTTY cpci IS

PORT(clk,rst,frame,irdy:IN STD_LOGIC;

ad_high : IN STD_LOGIC_VECTOR(31 downto 24);

ad_low : IN STD_LOGIC_VECTOR(12 downto 0);

c_be : IN STD_LOGIC_VECTOR(3 downto 0);

trdy,devsel:OUT STD_LOGIC;

cs, r_w :OUT STD-LOGIC;

addr: OUT STD_LOGIC_VECTOR(12 downto 0);

END cpci;

ARCHITECTURE behave OF cpci IS

SIGNAL addr_map : STD_LOGIC_VECTOR(12 downto 0);

SIGNAL read,write,cs-map:STD_LOGIC;

TYPE state_type IS(s0,s1,s2,s3,s4,s5);

SIGNAL state: state_type;

BEGIN

Identify: PROCESS(clk)- -讀、寫、從設(shè)備的識(shí)別

BEGIN

IF rising_edge(clk)THEN

IF c_be=X"6"AND ad_high=X"50"AND state=s1

HTEN read < = '0'; - -讀

write < = '1';

cs_map < ='0';

ELSIF c_be=X"7"AND ad_high= X"50"

AND state=s1 THEN

read < = '1'; - -寫

write < = '0';

cs_map < ='0';

ELSIF state=s0 THEN

read < = '1';

write < = '1';

cs_map < ='1';

END IF;

END IF;

END PROCESS;

Addr_count:PROCESS (clk) - -操作地址的獲取與地址的遞增

BEGIN

IF falling_edge(clk)THEN

IF state=s1 THEN addr_map< =ad-low;

ELSIF state=s3 THEN addr_map< =addr-map+1;

END IF;

END IF;

END PROCESS;

- - 操作信號(hào)的產(chǎn)生

addr < = addr-map WHEN state=s3 OR state=s4

ELSE "ZZZZZZZZZZZZZ"

trdy < = '0' WHEN state=s3 OR state=s4 OR state=s5

ELSE '1';

devsel < = '0'WHEN state=s3 OR state=s4 OR state=s5

ELSE'1';

cs < ='0'WHEN state=s3 OR state=s4 ELSE '1';

r-w < =NOT clk WHEN write='0'AND (state=s3 OR state=s4)ELSE'1';

state-change:PROCESS(clk,rst) - - 狀態(tài)機(jī)的變化

BEGIN

IF rst='0'THEN state < = s0;

ELSIF falling-edge(clk)THEN

CASE state IS

WHEN s0 = >

IF frame='1'AND irdy='1'THEN state < = s0;

ELSIF frame='0' AND irdy= '1' THEN state < = s1;

END IF;

WHEN s1 = >

IF cs_map='1'OR (read='1'AND write ='1')

THEN state < = s0;

ELSIF irdy='1'AND read='0' THEN state < =s2;

ELSIF frame='0'AND irdy='0'AND write='0'

THEN state < = s3;

ELSIF frame='1'AND irdy='0'AND write='0'

THEN state < = s4;

END IF;

WHEN s2 = >

IF frame='1'AND irdy='1'THEN state < = s0;

ELSIF frame='0'AND irdy='0'AND read='0'

THEN state < = s3;

ELSIF frame='1'AND irdy='0'AND read='0'

THEN state < = s4;

END IF;

WHEN s3 = >

IF frame='1'AND irdy='1'THEN state < = s0;

ELSIF frame='0' AND irdy= '1' THEN state < = s5;

ELSIF frame='1'AND irdy='0' THEN state < =s4;

ELSIF frame='0' AND irdy= '1' THEN state < = s3;

END IF;

WHEN s4 = >

ELSIF frame='1'AND irdy='0'THEN state < = s4;

END IF;

WHEN s5 = >

IF frame='1'AND irdy='1'THEN state < = s0;

ELSIF frame='0' AND irdy= '0'THEN state < = s3;

ELSIF frame='1'AND irdy='0' THEN state < =s4;

ELSE state < = s5;

END IF;

WHEN OTHERS = > state < = s0;

END CASE;

END IF;

END PROCESS state_change;

END behave。

圖5

5 MaxPlusII的驗(yàn)證

設(shè)計(jì)CPLD時(shí),可使用MaxPlusII軟件來(lái)進(jìn)行邏輯綜合、功能模擬與定時(shí)分析。本例選用Altera的Max7000系列在系統(tǒng)可編程器件EPM7064SLC84-5。圖5所示是其讀寫訪問(wèn)的仿真波形圖。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在芯片驗(yàn)證領(lǐng)域,大量遺留的VHDL代碼庫(kù)如同“技術(shù)債務(wù)”,隨著項(xiàng)目復(fù)雜度提升,其驗(yàn)證效率低下的問(wèn)題日益凸顯。將這些代碼遷移至SystemVerilog(SV)并集成到UVM(通用驗(yàn)證方法學(xué))環(huán)境中,不再是簡(jiǎn)單的語(yǔ)言翻譯,...

關(guān)鍵字: VHDL SystemVerilog

在現(xiàn)代芯片設(shè)計(jì)流程中,硬件工程師往往面臨著比軟件開發(fā)更復(fù)雜的協(xié)作挑戰(zhàn)。當(dāng)多個(gè)工程師同時(shí)修改同一個(gè)Verilog模塊的時(shí)序邏輯,或者對(duì)VHDL的狀態(tài)機(jī)編碼進(jìn)行調(diào)整時(shí),代碼沖突不可避免。Git作為分布式版本控制系統(tǒng),已成為硬...

關(guān)鍵字: Git 硬件開發(fā) Verilog VHDL

北京2026年3月20日 /美通社/ -- 全球領(lǐng)先的半導(dǎo)體公司Analog Devices,Inc. (Nasdaq:ADI)宣布公司在泰國(guó)新落成的先進(jìn)制造工廠已經(jīng)正式啟用。此舉將進(jìn)一步提升ADI的先進(jìn)制造與測(cè)試能力,...

關(guān)鍵字: ADI ANALOG AI STATE

在數(shù)字電路設(shè)計(jì)中,F(xiàn)PGA(現(xiàn)場(chǎng)可編程門陣列)憑借其高度的靈活性和可重配置性,成為了實(shí)現(xiàn)復(fù)雜邏輯和算法的重要平臺(tái)。為了提高設(shè)計(jì)效率和復(fù)用性,參數(shù)化模塊的設(shè)計(jì)顯得尤為重要。參數(shù)化模塊允許設(shè)計(jì)者通過(guò)調(diào)整模塊內(nèi)部的參數(shù)來(lái)改變其...

關(guān)鍵字: FPGA設(shè)計(jì) Verilog VHDL

以下內(nèi)容中,小編將對(duì)基于FPGA VHDL的ASK調(diào)制與解調(diào)的相關(guān)內(nèi)容進(jìn)行著重介紹和闡述

關(guān)鍵字: FPGA VHDL ASK

正弦信號(hào)發(fā)生器是一種用于產(chǎn)生正弦波信號(hào)的電子設(shè)備,廣泛應(yīng)用于通信、測(cè)試和測(cè)量等領(lǐng)域。該發(fā)生器主要由兩部分組成:正弦波信號(hào)發(fā)生器和調(diào)頻、調(diào)相、鍵控等信號(hào)產(chǎn)生部分。

關(guān)鍵字: 正弦波信號(hào)發(fā)生器 CPLD

CPLD(可編程邏輯器件)無(wú)刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)是一種基于硬件可編程邏輯電路的電機(jī)驅(qū)動(dòng)方法。CPLD無(wú)刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)的主要目的是實(shí)現(xiàn)高效率、高可靠性和精確控制。以下是CPLD無(wú)刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)及原理的一些基本信息:

關(guān)鍵字: 無(wú)刷直流電機(jī) CPLD 可編程邏輯電路

常用的通信接口有以下幾種:PCI接口,這種接口的顯卡已經(jīng)不多見(jiàn)了,只有較老的PC上才有,廠商也很少推出此類接口的產(chǎn)品。PCIE接口,這是最新的總線和接口標(biāo)準(zhǔn),它原來(lái)的名稱為“3GIO”,是由英特爾提出的。它代表著下一代I...

關(guān)鍵字: 通信接口 PCI接口

加州卡爾弗城2023年8月3日 /美通社/ -- 蝸牛游戲公司(納斯達(dá)克代碼:SNAL)("蝸牛游戲"或"公司"),一家全球領(lǐng)先的獨(dú)立互動(dòng)數(shù)字娛樂(lè)開發(fā)商和出版商,今日宣布與Wolp...

關(guān)鍵字: TI GE AI STATE

目前,PCI總線已成為新一代個(gè)人計(jì)算機(jī)的標(biāo)準(zhǔn)總線,它是一種高性能的32/64位地址數(shù)據(jù)復(fù)用總線,總線時(shí)鐘頻率的0~33MHz。它不象ISA異步總線那樣把地址尋址和數(shù)據(jù)讀寫控制信號(hào)都交由微處理器產(chǎn)生,而是一種獨(dú)立于處理器的...

關(guān)鍵字: PCI總線 PCI接口
關(guān)閉