日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]0 引 言軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通過軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可

0 引 言

軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通過軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可重構(gòu)可編程的無線電系統(tǒng)。軟件無線電的關(guān)鍵思想是,將AD(DA)盡可能靠近天線和用軟件來完成盡可能多的無線電功能[1~2]。

蜂窩移動通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進入商業(yè)運行一方面需要解決不同標(biāo)準(zhǔn)的系統(tǒng)間的兼容性;另一方面要求系統(tǒng)具有高度的靈活性和擴展升級能力,軟件無線電技術(shù)無疑是最好的解決方案。用ASIC(Application Specific Intergrated CIRcuits)和DSP(Digital Singnal Processor)芯片搭建軟件無線電平臺是目前系統(tǒng)設(shè)計的主要方法[3~5],這種方法有兩個突出缺點:一是系統(tǒng)速度跟不上高速動態(tài)實時數(shù)字信號處理,二是系統(tǒng)體積大功耗高。這兩個突出缺點制約了軟件無線電在高速實時通信領(lǐng)域的應(yīng)用前景。本文運用目前基于FPGA(Field Programmable Gate Array)的SoPC (System on Programmable Chip)技術(shù)構(gòu)建軟件無線電平臺。大大提高了數(shù)字信號處理的能力和速度,并且降低了系統(tǒng)功耗,縮小了系統(tǒng)體積,為更高層次的3G無線通信要求提供了解決方案。

1 無線通信系統(tǒng)設(shè)計

1.1 系統(tǒng)設(shè)計

軟件無線電使得無線電具有更多的個性化特點,它以軟件方式定義多個頻段及多種調(diào)制波形接口。軟件無線電系統(tǒng)包括信號發(fā)射和接收兩部分,本文重點以接收流程進行論述。軟件無線電的RF(Radio Frequency)部分是一個多波束天線陣,可同時接收多個頻段、多個方向的射頻信號,并將射頻轉(zhuǎn)換為中頻信號[6~9]。如圖1所示,系統(tǒng)中包括Virtex-4 FX系列FPGA,模擬信號輸入端口,同步觸發(fā)端口,外接時鐘源,F(xiàn)lash(加載FPGA配置程序),CPLD,SDRAM,PCI接口,LED信號燈等部分。

提取用戶窄帶信號進行抽取由專用ADC芯片完成,數(shù)字下變頻部分由FPGA中的IP(Intellectual Property)模塊完成。用專用芯片進行模數(shù)轉(zhuǎn)換可以提高系統(tǒng)的穩(wěn)定性和可靠性;用IP模塊完成數(shù)字下變頻功能可以降低功耗,提高速率。

數(shù)字下變頻后進行解調(diào),經(jīng)過解調(diào)后的信號為一個比特流序列,比特流處理部分需要完成信息的加密解密、編碼譯碼等。如圖1所示,這部分功能可以用Verilog-HDL語言編寫DSP處理模塊完成,也可以用Matlab的FDATool進行設(shè)計后自動生成Verilog-HDL源代碼和PowerPC指令程序;本文采用Verilog-HDL直接編寫DSP模塊的辦法,這樣可以對硬件處理流程進行更好的掌控,并且獲得更高的信號處理性能。由于將DSP模塊嵌入FPGA中,通過增加或減少DSP邏輯電路可以使得設(shè)計更加靈活,例如可以將2FSK調(diào)制解調(diào),F(xiàn)IR濾波和FFT分別封裝成為單元模塊,編寫地址驅(qū)動后PowerPC程序執(zhí)行時可直接進行調(diào)用,相比DSP專用處理器僅調(diào)用乘法器和移位寄存器的方法可以節(jié)省上百個指令周期,大大提高了實時信號處理的能力,具有在高端領(lǐng)域廣闊的應(yīng)用前景。

比特流序列處理完成后,可將數(shù)據(jù)傳入主機磁盤陣列經(jīng)行儲存,PowerPC通過PCI橋控制本系統(tǒng)和主機的數(shù)據(jù)傳輸,以滿足未來數(shù)據(jù)回放和可視化界面要求。

1.2 ADC模數(shù)轉(zhuǎn)換

軟件無線電要求ADC,DAC盡可能的靠近天線,這需要很高的ADC的采樣率,采樣精度,動態(tài)范圍等特征[11~13]。AD9042是一款高性能高速ADC芯片,采用的是兩級子區(qū)式轉(zhuǎn)換結(jié)構(gòu),這種設(shè)計既保證了所需的轉(zhuǎn)換精度和轉(zhuǎn)換速度,又降低了功耗,同時也減小了芯片尺寸,AD9042系統(tǒng)原理如圖2所示[10]。AD9042可以保證的最小采樣率可達41MHZ, 12bit精度,80dB無寄生動態(tài)范圍。

1.3 DDS直接頻率合成

由于數(shù)字信號處理的處理速度有限,往往難以對A/D采樣得到的高速率數(shù)字信號直接進行各種類別的實時處理。為了解決這一矛盾,需要采用數(shù)字下變頻技術(shù),將采樣得到的高速率信號變成低速率基帶信號,以便進行下一步的信號處理。數(shù)字下變頻技術(shù)在軟件無線電和各類數(shù)字化接收機中得到了廣泛應(yīng)用。寬帶數(shù)字下變頻器基于外差接收機的原理,包括數(shù)字混頻、低通濾波、抽取三個環(huán)節(jié)[12]。抽取后得到和信號帶寬匹配的基帶抽樣信號,實現(xiàn)從寬頻帶中提取窄帶信號的目的。Xilinx提供的專用DDS(Direct DIGItal Synthesizer) IP模塊用以實現(xiàn)數(shù)字下變頻功能。

1.4 CPU控制單元

Virtex-4 FX系列FPGA集成了運行速度高達450 MHz的雙32位嵌入式PowerPC,每個處理器可提供超過700 DhrySTone MIPS的性能,是普通FPGA中處理器性能的三倍。兩個完全集成的UNH認證的10/100/1000 Ethernet MAC進一步提升了Virtex-4 FX處理平臺的性能,從而提高了FPGA資源的可用性。本系統(tǒng)以PowerPC作為該系統(tǒng)的指令處理和控制單元,可以避免純硬件設(shè)計復(fù)雜,通用性差和不容易協(xié)調(diào)控制的缺點。PowerPC是本系統(tǒng)SoPC架構(gòu)的核心組成部分,擔(dān)負算法實現(xiàn)和中央控制兩部分任務(wù)。Virtex-4 FX內(nèi)部有大量乘法器可供調(diào)用,能夠充分滿足各種數(shù)字信號處理要求;PowerPC與前文提到用Verilog-HDL 設(shè)計的DSP模塊連接,使整個系統(tǒng)具有實時動態(tài)信號的處理能力。PowerPC作為控制器的狀態(tài)流程如圖3所示。

2 FSK設(shè)計實例及仿真結(jié)果

在現(xiàn)代通信中,調(diào)制器的載波信號幾乎都是正弦信號,數(shù)字基帶信號通過調(diào)制器改變正弦載波頻率,產(chǎn)生移頻鍵控(FSK)信號。FSK時域表達式為

用本系統(tǒng)實現(xiàn)FSK調(diào)制結(jié)構(gòu)框圖如圖4所示,用Verilog-HDL語言編寫實現(xiàn)的FSK調(diào)制模塊,相對于傳統(tǒng)軟件無線電的實現(xiàn)方式,省去了讀取指令周期的時間,總運算時間縮短了一半。FSK調(diào)制的ModelSim波形仿真結(jié)果如圖5所示。

3 結(jié) 論

改進的基于FPGA的嵌入式軟件無線電系統(tǒng),可更好地滿足通信、雷達、數(shù)字電視等高科技領(lǐng)域?qū)π盘柼幚韺崟r性的要求。運用軟件無線電和SoPC技術(shù),極大的提高了系統(tǒng)動態(tài)實時信號的處理能力。在節(jié)約資源方面,以節(jié)省芯片數(shù)量計算,該系統(tǒng)相對于目前常規(guī)系統(tǒng),節(jié)省功耗和體積可達30%以上。40MHZ時鐘頻率, 12bit精度,80dB無寄生動態(tài)范圍,該系統(tǒng)可以應(yīng)用于Cellular / PCS基站,多通道多模式接收機,GPS抗干擾接收機,相控陣接收機,頻譜分析,3G無線通信等領(lǐng)域。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉