日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 單片機(jī) > 單片機(jī)
[導(dǎo)讀]隨著信息技術(shù)的發(fā)展,數(shù)字信號(hào)處理技術(shù)成為數(shù)字化社會(huì)最重要的技術(shù)之一。由于數(shù)字信號(hào)處理器(DSP)速度快,穩(wěn)定性高,功耗小,近些年來(lái)在通信、圖像處理、自動(dòng)控制等領(lǐng)域中得到了廣泛的應(yīng)用。

1 引言

隨著信息技術(shù)的發(fā)展,數(shù)字信號(hào)處理技術(shù)成為數(shù)字化社會(huì)最重要的技術(shù)之一。由于數(shù)字信號(hào)處理器(DSP)速度快,穩(wěn)定性高,功耗小,近些年來(lái)在通信、圖像處理、自動(dòng)控制等領(lǐng)域中得到了廣泛的應(yīng)用。其中,美國(guó)德州儀器的TMS320系列DSP占據(jù)了世界DSP 市場(chǎng)的主要份額,TI也因此成為了世界上最大的DSP制造商。本系統(tǒng)采用了TMS320C6722浮點(diǎn)型DSP芯片。

EMIF接口(External Memory Interface)是TMS320系列DSP上具有的一種高速接口,其設(shè)計(jì)初衷是實(shí)現(xiàn)DSP與不同類(lèi)型的外部擴(kuò)展存儲(chǔ)器(如 SDRAM,F(xiàn)LASH等)之間的高速連接。在當(dāng)前的一些應(yīng)用中,為了更充分的應(yīng)用DSP的運(yùn)算能力,擴(kuò)展其引腳資源,工程師們常用EMIF接口連接FPGA,再通過(guò)FPGA與多種外部設(shè)備相連。這樣,F(xiàn)PGA成為了一個(gè)中轉(zhuǎn)站,各種數(shù)字芯片的數(shù)據(jù)都可以通過(guò)FPGA傳輸至DSP.對(duì)于更加復(fù)雜的系統(tǒng),當(dāng)一塊FPGA芯片的引腳資源都被用盡時(shí),可以在DSP 的EMIF接口上連接多塊FPGA芯片,再將功能各異的芯片連接至FPGA。這樣,DSP芯片僅通過(guò)EMIF接口就能實(shí)現(xiàn)對(duì)復(fù)雜系統(tǒng)的控制。

2 基于EMIF接口的DSP+FPGA系統(tǒng)實(shí)現(xiàn)

2.1 系統(tǒng)架構(gòu)

DSP芯片通過(guò)EMIF接口連接了2 片F(xiàn)PGA,其中EP2C8F256I8 主要負(fù)責(zé)DSP核心處理所需數(shù)據(jù)的交換,連接了FLASH 芯片,SDRAM芯片,A/D 芯片。另一塊FPGA 芯片EP2C8F144I8 負(fù)責(zé)與外部通信,連接了USB 接口芯片,I2C通信芯片和CAN總線通信芯片。

TMS320C6722 型DSP的EMIF接口設(shè)計(jì)初衷是與外部擴(kuò)展存儲(chǔ)器連接,EMIF接口有兩種工作方式:SDRAM工作模式與異步工作模式。SDRAM工作模式是專(zhuān)為 SDRAM設(shè)計(jì)的同步工作模式,EMIF接口能自動(dòng)給SDRAM進(jìn)行刷新;異步工作模式是與SRAM、FLASH等異步器件工作時(shí)采用的模式。

DSP與多片F(xiàn)PGA連接時(shí),TMS320C6722型DSP的EMIF接口有14根地址線,與不同F(xiàn)PGA進(jìn)行通信時(shí),要使用不同的地址。

2.2.1 異步讀操作

DSP發(fā)出對(duì)FPGA的讀申請(qǐng)時(shí),就會(huì)進(jìn)行異步讀操作。當(dāng)讀操作不能在外部器件的一個(gè)訪問(wèn)周期內(nèi)完成時(shí),EMIF就會(huì)進(jìn)行多個(gè)周期的操作,直到完成整個(gè)申請(qǐng)。

一個(gè)EMIF讀操作分為建立時(shí)間、觸發(fā)時(shí)間和保持時(shí)間三部分。在建立時(shí)間開(kāi)始時(shí),EM_CS[2]片選信號(hào)拉低,同時(shí)地址線EM_A與EM_BA給出所讀取數(shù)據(jù)的地址。觸發(fā)時(shí)間開(kāi)始時(shí),EM_OE信號(hào)拉低,同時(shí)FPGA在EM_D信號(hào)線上傳輸數(shù)據(jù),DSP將在觸發(fā)時(shí)間的最后一個(gè)時(shí)鐘處對(duì)數(shù)據(jù)采樣。保持時(shí)間中EM_OE 信號(hào)將拉高,并在保持時(shí)間結(jié)束后,EM_CS[2]信號(hào)拉高。在整個(gè)周期中EM_WE_DQM、EM_WE、EM_RW信號(hào)始終為高電平。

2.2.2 異步寫(xiě)操作

DSP發(fā)出對(duì)FPGA的寫(xiě)申請(qǐng)時(shí),就會(huì)進(jìn)行異步寫(xiě)操作。當(dāng)寫(xiě)操作不能在外部器件的一個(gè)訪問(wèn)周期內(nèi)完成時(shí),EMIF就會(huì)進(jìn)行多個(gè)周期的操作,直到完成整個(gè)申請(qǐng)。

類(lèi)似于讀操作,EMIF 寫(xiě)操作分為建立時(shí)間、觸發(fā)時(shí)間和保持時(shí)間三部分。在建立時(shí)間開(kāi)始時(shí),EM_CS[2]片選信號(hào)拉低,EM_RW信號(hào)拉低,同時(shí)地址線EM_A與EM_BA給出所讀取數(shù)據(jù)的地址,數(shù)據(jù)線EM_D 給出需要寫(xiě)入FPGA的數(shù)據(jù)。觸發(fā)時(shí)間開(kāi)始時(shí),EM_WE信號(hào)拉低,EM_WE_DMQ信號(hào)給出字節(jié)使能信號(hào)。保持時(shí)間開(kāi)始時(shí)EM_WE_DMQ信號(hào)與 EM_WE信號(hào)拉高,并在保持時(shí)間結(jié)束后,EM_CS[2]信號(hào)與EM_RW信號(hào)拉高。在整個(gè)寫(xiě)操作周期中EM_OE信號(hào)始終為高電平。

DSP 通過(guò)配置EMIF 接口的寄存器來(lái)實(shí)現(xiàn)上述時(shí)序,F(xiàn)PGA可采用IP 核來(lái)實(shí)現(xiàn)EMIF協(xié)議,不同的FPGA芯片要采用不同的地址。

3 系統(tǒng)BOOT方法

TMS320C6722 型DSP的內(nèi)部沒(méi)有可寫(xiě)的ROM,DSP的程序必須存放在外部器件中,DSP芯片上電后必須首先從外部芯片下載程序。本款DSP可以通過(guò)SPI總線啟動(dòng)、通過(guò)I2C總線啟動(dòng)和通過(guò)EMIF接口啟動(dòng)。這幾種Boot方式和對(duì)應(yīng)的引腳配置如表1所示,在本系統(tǒng)中,EMIF接口除了實(shí)現(xiàn)通常的數(shù)據(jù)交換,還兼任帶動(dòng)DSP啟動(dòng)的功能。

系統(tǒng)上電后,DSP的RESET引腳要通過(guò)下拉電阻拉低,使DSP 處于復(fù)位態(tài)。FPGA芯片EP2C8F256I8上電后從FPGA 配置芯片EPCS4中下載程序啟動(dòng)。FPGA啟動(dòng)成功后將DSP芯片的SPI0SOMI引腳與SPI0CLK引腳拉低,將SPI0SIMO引腳拉高,然后再將RESET引腳拉高。這樣配置是為了使DSP退出復(fù)位態(tài)時(shí)能根據(jù)上述3個(gè)引腳的電平獲知DSP芯片將通過(guò)EMIF接口啟動(dòng)。此后,DSP芯片將從EMIF接口讀取1KB數(shù)據(jù),并將這1KB數(shù)據(jù)存放于DSP的RAM中,再執(zhí)行這1KB的程序。

上述過(guò)程稱(chēng)為DSP的第一次啟動(dòng)過(guò)程。這1KB的程序是由匯編語(yǔ)言編寫(xiě)并通過(guò)CCStudio 軟件編譯成機(jī)器語(yǔ)言,存放于FPGA中(通過(guò)mif 文件編譯進(jìn)FPGA的程序)。該1KB程序的功能是再次調(diào)用EMIF 接口,操作FPGA,使得FPGA 通過(guò)IP 核從FLASH芯片中將其余的程序(本系統(tǒng)的程序約為32K)拷入DSP的RAM 中并執(zhí)行這些新拷入的程序。這是DSP 的第二次啟動(dòng)。第一次啟動(dòng)是硬件啟動(dòng),是TMS320C6722 型DSP已經(jīng)設(shè)定好的啟動(dòng)方式,第二次啟動(dòng)是軟件啟動(dòng),所執(zhí)行的啟動(dòng)程序由用戶(hù)編寫(xiě)。

綜上,本文介紹了DSP芯片通過(guò)EMIF接口連接FPGA的硬件電路與時(shí)序,根據(jù)本文介紹的方法,DSP芯片通過(guò)FPGA能控制大量外部芯片工作,僅使用DSP的EMIF接口就能實(shí)現(xiàn)DSP啟動(dòng)和控制復(fù)雜系統(tǒng)工作的功能,大大擴(kuò)展了DSP芯片的靈活性,使其強(qiáng)大的運(yùn)算功能得以更好的發(fā)揮。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車(chē)電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門(mén)陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過(guò)構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_(kāi),深圳市米爾電子有限公司(簡(jiǎn)稱(chēng):米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺(jué)

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類(lèi)型的溫度傳感器及其優(yōu)缺點(diǎn)。最后,我們將探討遠(yuǎn)程和本地檢測(cè)技術(shù)的最新進(jìn)展如何推動(dòng)科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉