日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 測試測量 > 測試測量
[導(dǎo)讀]頻譜分析儀是微電子測量領(lǐng)域中最基礎(chǔ)、最重要的測量儀器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實現(xiàn)一直是該領(lǐng)域的研究熱點[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信

頻譜分析儀是微電子測量領(lǐng)域中最基礎(chǔ)、最重要的測量儀器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實現(xiàn)一直是該領(lǐng)域的研究熱點[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信號處理理論的頻譜分析儀,信號經(jīng)過前置預(yù)處理、抗混疊濾波、A/D變換、數(shù)字頻譜分析等環(huán)節(jié)而得到信號中的頻率分量, 達(dá)到與傳統(tǒng)頻譜分析儀同樣的結(jié)果。

本設(shè)計完全利用FPGA實現(xiàn)FFT,在FPGA上實現(xiàn)整個系統(tǒng)構(gòu)建。其中CPU選用Altera公司的Nios II軟核處理器進(jìn)行開發(fā), 硬件平臺關(guān)鍵模塊使用Altera公司的EDA軟件QuartusIIV8.0完成設(shè)計。整個系統(tǒng)利用Nios II軟核處理器通過Avalon總線進(jìn)行系統(tǒng)的控制。全文重點闡述了整個系統(tǒng)的設(shè)計流程,同時對于方案中的設(shè)計思路和重要部分給予說明。

1 系統(tǒng)設(shè)計方案

頻譜分析儀一般分為兩類:

一種是掃頻調(diào)諧式的分析儀,此類分析儀通過各類濾波,再經(jīng)過一個外差的接收機,把輸入信號中的中頻信號進(jìn)行分析,從而得到頻譜分析的結(jié)果。這是現(xiàn)在最為普遍的頻譜分析儀結(jié)構(gòu),此類分析儀結(jié)構(gòu)復(fù)雜[2]。

另外一種是動態(tài)的信號分析儀,即快速傅里葉變換FFT分析儀。它利用FFT將信號分解成分立的頻率分量,由模擬/數(shù)字轉(zhuǎn)換器(ADC)直接對輸入信號取樣,經(jīng)過FFT處理后獲得頻譜分布圖。此類分析儀速度明顯優(yōu)于傳統(tǒng)分析儀,可以進(jìn)行實時分析。本文的設(shè)計就采用這種原理。

在此設(shè)計中,信號經(jīng)過濾波、放大之后,通過AD取樣,在FGPA內(nèi)對信號進(jìn)行全硬件的數(shù)字濾波后,交給FFT信息處理單元進(jìn)行FFT變換,最后送到LCD顯示其頻譜分析的結(jié)果。

圖1是系統(tǒng)的硬件結(jié)構(gòu)框圖。整個系統(tǒng)設(shè)計主要由FPGA的內(nèi)部硬件電路及外圍接口模塊構(gòu)成。

2 系統(tǒng)的硬件單元

2.1 AGC電路

因為輸入信號幅度變化較大,為了使信號的幅度恒定且其幅度滿足A/D采樣的范圍(高位為2 V~3 V),因此此設(shè)計中加入AGC電路。本設(shè)計中的AGC電路采用AD603型線性增益放大器[3]。

2.2 ADC電路

為保證ADC輸入動態(tài)范圍的要求和對特定干擾的抑制,信號首先需要預(yù)處理。根據(jù)采樣定理,輸入ADC的信號必須小于采樣頻率的1/2。ADC是完成從模擬到數(shù)字轉(zhuǎn)換的關(guān)鍵環(huán)節(jié),它的精度和速度直接決定了頻譜分析儀的性能,所以ADC應(yīng)盡量選用精度和速度都比較高的芯片[4]。系統(tǒng)采用WM8731芯片實現(xiàn)ADC,該芯片采用Sigma-delta ADC方式,通過采樣和數(shù)字濾波技術(shù)實現(xiàn)低頻信號的高分辨率轉(zhuǎn)換和含有音頻信號的低失真轉(zhuǎn)換。

2.3 LCD顯示模塊

本系統(tǒng)直接定義NiosⅡ控制LCD液晶顯示模塊,利用FPGA中的PIO接口模擬LCD的接口電路。外圍電路上選用320×240液晶顯示模塊,選用SEDl335作為液晶模塊的控制器。

3 FFT/DFT信號處理模塊的實現(xiàn)

3.1 FIFO模塊

AD采樣的數(shù)據(jù)不能立即送到Nios CPU中進(jìn)行處理,因為CPU還有許多其他任務(wù)要做,所以只有等AD采集到一定數(shù)量的數(shù)據(jù)之后再讀取采樣數(shù)據(jù),這樣節(jié)省CPU的時間[5]。因此首先需設(shè)計一個FIFO來存儲AD采樣的數(shù)據(jù),等FIFO中的數(shù)據(jù)滿之后再將它們讀取到CPU中進(jìn)行處理。

FIFO是一種先進(jìn)先出的數(shù)據(jù)緩存器,根據(jù)FIFO工作的時鐘域,可以將FIFO分為同步FIFO和異步FIFO。本設(shè)計中采用了寬度為16 bit,深度為256的異步FIFO。

3.2 FFT/DFT處理模塊

根據(jù)DFT算法將信號處理的模塊分為乘累加器、平方器、加法器、開方器。

用再內(nèi)建FPGA內(nèi)部到16 bit雙口RAM,可方便地使刷新數(shù)據(jù)和顯示讀出數(shù)據(jù)同時進(jìn)行,而不產(chǎn)生邏輯沖突,同時也保留了結(jié)果的精度,其FPGA實現(xiàn)模塊連接圖如圖2所示。

4 軟件設(shè)計方案

控制系統(tǒng)的主程序采用C語言和匯編語言編寫,程序分為下列幾個部分:采樣數(shù)據(jù)處理、FFT轉(zhuǎn)換、標(biāo)準(zhǔn)參數(shù)設(shè)定、操作界面和頻譜顯示。

軟件流程圖如圖3所示。

5 實驗的結(jié)果與分析

給頻譜分析儀輸入峰-峰值為2 V、頻率為100 Hz的方波信號,其信號處理結(jié)果見圖4。從圖4看出輸出的方波頻譜圖只有奇次諧波,沒有偶次諧波,而且此方波的基波、三次諧波、五次諧波和七次諧波的幅值滿足1、1/3、1/5、1/7的理論數(shù)值,這與方波理論頻譜基本相同[6],表1為其測量值與理論值的對比結(jié)果分析。

通過比對可以驗證分析儀的LCD顯示的頻譜圖形與其輸入信號的理論頻譜數(shù)值基本一致,譜線位置準(zhǔn)確,幅度值與理論誤差較小,該頻譜分析儀較好地完成了測量信號頻譜的要求,達(dá)到了預(yù)期設(shè)計的要求。

該設(shè)計在分析和利用Nios II軟核處理器和頻譜分析儀理論的基礎(chǔ)上,完成儀器硬件和軟件部分的設(shè)計。分析儀采用周期圖法進(jìn)行頻譜分析,這樣可以保證測試結(jié)果較高的分辨率和頻率準(zhǔn)確性;其中FFT運算模塊采用全硬件級聯(lián)結(jié)構(gòu),不僅有效滿足了儀器對于信號處理實時性的要求,同時也節(jié)省了硬件資源;本設(shè)計可重構(gòu)性好,在多種不同的應(yīng)用領(lǐng)域,可根據(jù)實際需要對模塊進(jìn)行替換升級.選擇高性能AD和大邏輯資源的FPGA等可以使性能得到大幅度提升;實現(xiàn)了片上設(shè)計,降低了系統(tǒng)的成本,實現(xiàn)了高集成度和可靠度。
 

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

Arm 控股有限公司(納斯達(dá)克股票代碼:ARM,以下簡稱 Arm)今日宣布推出全新 Arm? Lumex? 計算子系統(tǒng) (Compute Subsystem, CSS) 平臺,這是一套專為旗艦級智能手機及下一代個人電腦加...

關(guān)鍵字: CPU AI 消費電子

Arm 控股有限公司(納斯達(dá)克股票代碼:ARM,以下簡稱 Arm)今日宣布推出全新 Arm? Lumex?計算子系統(tǒng) (Compute Subsystem, CSS) 平臺,這是一套專為旗艦級智能手機及下一代個人電腦加速...

關(guān)鍵字: 消費電子 CPU AI

8位單片機在嵌入式設(shè)計領(lǐng)域已經(jīng)成為半個多世紀(jì)以來的主流選擇。盡管嵌入式系統(tǒng)市場日益復(fù)雜,8位單片機依然不斷發(fā)展,積極應(yīng)對新的挑戰(zhàn)和系統(tǒng)需求。如今,Microchip推出的8位PIC?和AVR?單片機系列,配備了先進(jìn)的獨立...

關(guān)鍵字: 單片機 嵌入式 CPU

上海2025年8月15日 /美通社/ -- 在數(shù)字化轉(zhuǎn)型浪潮與數(shù)據(jù)安全需求的雙重驅(qū)動下,瀾起科技今日重磅推出第六代津逮? 性能核 CPU (以下簡稱 C6P )。這款融合突破性架構(gòu)、全棧兼容性與芯片級安全防護(hù)的高性能服...

關(guān)鍵字: CPU BSP 數(shù)字化 AI

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

采用分離式架構(gòu),充分利用主機 CPU 和 PCIe? 基礎(chǔ)設(shè)施,克服傳統(tǒng)存儲瓶頸

關(guān)鍵字: CPU 數(shù)據(jù)中心 服務(wù)器

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

受生成式 AI 驅(qū)動, RISC-V 芯片市場快速發(fā)展。預(yù)計到2030年,RISC-V SoC出貨量將達(dá)到1618.1億顆,營收將達(dá)到927億美元。其中,用于AI加速器的RISC-V SoC出貨量將達(dá)到41億顆,營收將達(dá)...

關(guān)鍵字: RISC-V CPU AI CUDA ARM 推理
關(guān)閉