[導(dǎo)讀]來源 :ittbank 轉(zhuǎn)發(fā)本文僅為傳播相關(guān)知識,如有疑問請聯(lián)系刪除,本文觀點不代表本網(wǎng)觀點 FPGA 是可以先購買再設(shè)計的“萬能”芯片。FPGA (Field-Programmable Gate Array)現(xiàn)場可編程門陣列,是在硅片上預(yù)先設(shè)計實現(xiàn)的具有可編程特性的集成電路,它能夠按照
來源 :ittbank
轉(zhuǎn)發(fā)本文僅為傳播相關(guān)知識,如有疑問請聯(lián)系刪除,本文觀點不代表本網(wǎng)觀點
FPGA 是可以先購買再設(shè)計的“萬能”芯片。FPGA (Field-Programmable Gate Array)現(xiàn)場可編程門陣列,是在硅片上預(yù)先設(shè)計實現(xiàn)的具有可編程特性的集成電路,它能夠按照設(shè)計人員的需求配置為指定的電路結(jié)構(gòu),讓客戶不必依賴由芯片制造商設(shè)計和制造的 ASIC 芯片。廣泛應(yīng)用在原型驗證、通信、汽車電子、工業(yè)控制、航空航天、數(shù)據(jù)中心等領(lǐng)域。
技術(shù)趨勢:制程迭代驅(qū)動 33 年發(fā)展,平臺型產(chǎn)品是未來
1985 年賽靈思發(fā)明 FPGA 以來,其容量提高了一萬倍以上,速度提高了一百倍以上,價格和能耗縮小了一千倍以上。受到先進制程迭代的推動,F(xiàn)PGA 的架構(gòu)不斷更新。1985 年,Xilinx 公司推出了全球第一款 FPGA 產(chǎn)品 XC2064,采用 2μm 工藝,包含 64 個邏輯模塊和 85,000 個晶體管,門數(shù)量不超過 1000 個。對比 2016 年賽靈思發(fā)布的 VIRTEX UltraScale,16nm 制程,系統(tǒng)邏輯單元最高達378 萬個。FPGA 制程迭代在提高算力的同時降低了功耗,減小了芯片面積,推動了 FPGA 的性能提升。
未來,在技術(shù)趨勢上,制程迭代+平臺產(chǎn)品將是未來產(chǎn)品發(fā)展方向。我們?nèi)匀豢春孟冗M制程帶給 FPGA 的性能提升,同時新的產(chǎn)品形態(tài)(平臺型產(chǎn)品)的出現(xiàn)讓FPGA 性能有了進一步提升的可能。Xilinx 和 Intel 相繼發(fā)布 ACAP 和 Agilex 平臺型產(chǎn)品,根據(jù) Xilinx 披露的數(shù)據(jù),新的平臺型產(chǎn)品速度超過當(dāng)前最高速的 FPGA 20倍、比目前最快的 CPU 快 100 倍,該平臺面向數(shù)據(jù)中心、有線網(wǎng)絡(luò)、5G 無線和汽車駕駛輔助應(yīng)用。產(chǎn)品進展方面,2019 年 6 月 19 日 Versal AI Core 及 Versal Prime系列組件小規(guī)模出貨,量產(chǎn)時間預(yù)計在 2019 下半年。
技術(shù)、專利、人才壁壘高,國產(chǎn)替代迎難而上
FPGA是一個技術(shù)壁壘高的行業(yè),有人認為FPGA公司就是半個 IC 設(shè)計公司+半個軟件公司,硬件結(jié)構(gòu)復(fù)雜且良率低,軟硬協(xié)同再提研發(fā)難度。FPGA 企業(yè)的硬件開發(fā)部分屬于典型的 IC 設(shè)計企業(yè),與一般 IC設(shè)計企業(yè)不同的是,由于 FPGA 硬件需要配套 EDA 軟件一起使用,F(xiàn)PGA 公司通常需要自行研發(fā)適配自家硬件的 EDA 軟件,因此也算半個 EDA 軟件公司。由于FPGA 版圖及布線復(fù)雜,硬件設(shè)計難度較大,加之軟件和硬件協(xié)同開發(fā),系統(tǒng)工程的難度再升級。
核心專利被頭部公司壟斷,國產(chǎn)廠商披荊斬棘艱難前行,專利有效期結(jié)束或帶來轉(zhuǎn)機。在專利上國外廠商目前占據(jù)絕對優(yōu)勢,Xilinx 和 Altera (Intel)在 FPGA 領(lǐng)域的專利數(shù)近 10,000 個,而國產(chǎn)廠商如紫光同創(chuàng)專利數(shù)僅約 200 項,相差懸殊。未來隨著部分專利的有效期結(jié)束,及國產(chǎn)廠商在新專利上的突破,專利上的壟斷格局或迎來轉(zhuǎn)機。
半導(dǎo)體產(chǎn)業(yè)鏈國產(chǎn)化程度低,硬件自主可控進程難以阻擋,國產(chǎn)當(dāng)自強。產(chǎn)業(yè)鏈角度來看,硬件產(chǎn)業(yè)鏈中目前自主可控程度較低,尤其在高端半導(dǎo)體設(shè)備和材料領(lǐng)域,未來產(chǎn)業(yè)鏈上下游國產(chǎn)替代進程的推進也將助力國產(chǎn) FPGA 加速發(fā)展。
硬件部分上游:EDA+IP。硬件開發(fā)用的EDA仍是Cadence、Synopsys及 MentorGraphics,IP來源包括外部授權(quán)和內(nèi)部開發(fā)。
硬件部分下游:代工廠+封測。其中代工廠國內(nèi)廠商主要與臺積電及中芯國際合作,封測主要和日月光等合作。
全球 63 億美元市場,Xilinx 與 Intel雙寡頭
FPGA 是集成電路大產(chǎn)業(yè)中的小領(lǐng)域,5G 和 AI 為行業(yè)增長提供確定性,國產(chǎn)替代疊加行業(yè)增長,國產(chǎn) FPGA 市場騰飛在即。根據(jù) WSTS 的數(shù)據(jù),2018 年全球集成電路市場規(guī)模達到 4,688 億美元,同期全球 FPGA 市場規(guī)模約 63 億美元,僅占集成電路市場約 1.34%。市場雖小,但未來受益于 5G 基礎(chǔ)設(shè)施全球布局及 AI技術(shù)持續(xù)發(fā)展,F(xiàn)PGA 行業(yè)需求量增長具確定性。行業(yè)增長下,國產(chǎn)替代進程將進一步加速國產(chǎn) FPGA 的增長。根據(jù)中國半導(dǎo)體行業(yè)協(xié)會的數(shù)據(jù),2017 年國內(nèi)FPGA 市場國產(chǎn)率低于 1%,隨著技術(shù)突破,國產(chǎn) FPGA 騰飛在即。
全球 FPGA 市場規(guī)模持續(xù)攀升,亞太是 FPGA 主要市場,未來產(chǎn)業(yè)發(fā)展可期。根據(jù) Gartner 的數(shù)據(jù),全球 FPGA 市場規(guī)模 2019 年達到 69 億美元,2025 年達到 125億美元,未來市場增速穩(wěn)中有升。亞太區(qū)占比達到 42%,是 FPGA 主要市場,中國 FPGA 市場規(guī)模約 100 億人民幣,未來隨著中國 5G 部署及 AI 技術(shù)發(fā)展,國內(nèi)FPGA 規(guī)模有望進一步擴大。
國外三巨頭占據(jù) 90%全球市場,國產(chǎn)廠商暫時落后。FPGA 市場呈現(xiàn)雙寡頭壟斷格局,Xilinx 和 Intel 分別占據(jù)全球市場 56%和 31%,在中國 FPGA 市場中,占比也高達 52%和 28%,由于技術(shù)、資金、人才上的壁壘及 FPGA 量產(chǎn)帶來的規(guī)模經(jīng)濟,行業(yè)領(lǐng)導(dǎo)者地位較為穩(wěn)定。
國產(chǎn)廠商目前在中國市場占比約 4%,未來隨著國產(chǎn)廠商技術(shù)突破,F(xiàn)PGA 領(lǐng)域國產(chǎn)替代或?qū)⑹前賰|級的機會,替代空間廣闊。
1、京微齊力:二次創(chuàng)業(yè),瞄準(zhǔn)AI云邊端
論成立時間,京微齊力是算是最晚的,2017年6月才成立。但論野心和經(jīng)驗,京微齊力絲毫不輸于其他國產(chǎn)FPGA廠商。
京微齊力成立于2017年6月,定位是中國最優(yōu)秀的國產(chǎn)FPGA及新一代異構(gòu)可編程計算芯片的供應(yīng)商。
其創(chuàng)始人兼CEO王海力本科畢業(yè)于國防科技大學(xué)計算機科學(xué)專業(yè),碩士和博士畢業(yè)于清華大學(xué)計算機系EDA專業(yè)。
2015年年底,還在清華大學(xué)讀博士的王海力加入一家新成立的中外合資FPGA公司雅格羅技,這家公司在北京市引導(dǎo)資金的支持下于2010年更名為“京微雅格”。
在國家及地方項目的支持下,京微雅格自主研發(fā)的從低規(guī)格到高規(guī)格的FPGA產(chǎn)品系列陸續(xù)量產(chǎn)??上r運不濟,到2016年,前期開發(fā)產(chǎn)品市場推廣受阻、項目資金遲遲未落實等多重原因,致使京微雅格運營陷入困境,上百名員工離職。
在征求原公司股東的同意后,包括王海力在內(nèi)的公司僅剩8名堅守員工于2017年6月成立京微齊力,成立不到2個月便拿到了近700萬元天使輪融資,次年1月又獲得由??祷痤I(lǐng)投的數(shù)千萬元Pre-A輪融資。
人才方面,原公司核心技術(shù)團隊是國內(nèi)第一批正向設(shè)計FPGA芯片的成員,王海力將其中部分專家重新招入麾下,將團隊發(fā)展到逾50人。
重整旗鼓的京微齊力,在獲得京微雅格上百件專利和專有技術(shù)的授權(quán)及二次開發(fā)權(quán)后,不僅面向通信、工業(yè)、醫(yī)療等場景提供傳統(tǒng)FPGA芯片,還瞄準(zhǔn)云端服務(wù)器、消費類智能終端等新興場景,研發(fā)新一代AI可編程芯片AiPGA、邊緣異構(gòu)芯片HPA、嵌入式可編程eFPGA三大系列產(chǎn)品。
截至2019年9月,公司已實現(xiàn)銷售過千萬元,超過上一年全年。除已量產(chǎn)的40nm FPGA芯片外,該公司也在發(fā)力中高端FPGA產(chǎn)品,開始研發(fā)新一代28nm/22nm FPGA產(chǎn)品。
上海遨格芯微電子(AGM)成立時間比京微齊力早兩年,為一家中低端、低密度FPGA的芯片提供商。
該公司由來自美國硅谷知名可編程邏輯芯片企業(yè)的團隊和國內(nèi)資深工程團隊創(chuàng)辦,以開發(fā)自主產(chǎn)權(quán)的編譯軟件開始,兼容切入現(xiàn)有FPGA軟件的生態(tài)鏈。
在成立最初兩年,沒有背景的AGM團隊擠在上海張江集電港的一個共創(chuàng)空間里,默默地打磨產(chǎn)品、給客戶試用。
在看到智能手機風(fēng)口后,AGM推出一款用于智能手機及物聯(lián)網(wǎng)的FPGA芯片,并通過了三星公司嚴格的供應(yīng)商測試認證,成為三星Galaxy手機除萊迪斯外唯一備選的FPGA器件,實現(xiàn)了國內(nèi)FPGA公司出口零的突破。
經(jīng)過近幾年的產(chǎn)品迭代及市場擴展,AGM逐漸積累起較穩(wěn)定的客戶,并形成面向CPLD、FPGA、FPGA+CPU、SoC等方向的多個產(chǎn)品線,產(chǎn)品覆蓋消費電子、工業(yè)、通信、AI計算等市場,成為國內(nèi)FPGA領(lǐng)域表現(xiàn)亮眼的一匹“黑馬”。
相較AGM,廣東高云半導(dǎo)體在國內(nèi)FPGA的知名度或許相對更高。
其CEO朱璟輝和SVP宋寧都曾在萊迪斯工作。朱璟輝從清華大學(xué)畢業(yè)后,曾于1996年-2011年在萊迪斯任職,歷經(jīng)七代FPGA產(chǎn)品的研發(fā);宋寧在萊迪斯、Cadence均曾任職高級工程師。
目前其研發(fā)團隊逾百人,在硅谷、上海、濟南均建立了研發(fā)中心,核心技術(shù)人員平均從事核心FPGA軟件、硬件技術(shù)開發(fā)超過15年以上;其產(chǎn)品已經(jīng)滲透到十多個行業(yè)中,在通信、工控、消費等領(lǐng)域得到應(yīng)用。
自2014年成立以來,高云半導(dǎo)體堅持正向設(shè)計,先后推出晨熙、小蜜蜂兩個家族、4個系列的FPGA產(chǎn)品,涵蓋了11個型號、50多種封裝的芯片、自主知識產(chǎn)權(quán)EDA開發(fā)軟件并持續(xù)改進。
2015年一季度,該公司量產(chǎn)出國內(nèi)第一塊產(chǎn)業(yè)化的55nm工藝400萬門的中密度FPGA芯片,并開放開發(fā)軟件下載;2016年第一季度又順利推出國內(nèi)首顆55nm嵌入式Flash SRAM的非易失性FPGA芯片;2018年,高云宣布研發(fā)成功國內(nèi)首款28nm中高密度FPGA芯片GW3AT-100。
2019年,高云半導(dǎo)體邁出向新興運算平臺拓展的重要一步,實現(xiàn)異構(gòu)SoC FPGA的產(chǎn)品化,推出各種支持Arm、RISC-V軟/硬核的FPGA產(chǎn)品,在此基礎(chǔ)上高云半導(dǎo)體研發(fā)了GoAI解決方案,性能較單獨使用Cortex-M類微控制器提高了78倍以上。
4、深圳紫光同創(chuàng):高性能FPGA已量產(chǎn)商用
安路科技、紫光同創(chuàng)和高云半導(dǎo)體曾被臺媒稱為“國內(nèi)FPGA三架馬車”。
紫光同創(chuàng)是紫光集團旗下紫光國微的子公司,成立于2013年,有十余年可編程邏輯器件研發(fā)經(jīng)歷,布局覆蓋高中低端FPGA產(chǎn)品。
紫光同創(chuàng)具備大規(guī)模FPGA全流程開發(fā)設(shè)計能力,產(chǎn)品市場覆蓋航天航空、通信網(wǎng)絡(luò)、信息安全、AI、數(shù)據(jù)中心、工業(yè)物聯(lián)網(wǎng)等領(lǐng)域。
早在2015年,紫光同創(chuàng)就成功推出國內(nèi)第一款實現(xiàn)千萬門級規(guī)模的全自主知識產(chǎn)權(quán)高性能FPGA芯片Titan系列,采用40nm工藝,可編程邏輯資源最高達18萬個,已廣泛應(yīng)用于通信、信息安全等領(lǐng)域。
Titan系列高端FPGA產(chǎn)品PGT180H已向國內(nèi)多家領(lǐng)先通信設(shè)備廠商批量供貨,該型號產(chǎn)品去年全年銷售額近1億元。
今年3月,紫光同創(chuàng)推出Logos-2系列高性價比FPGA,采用28nm CMOS工藝,相較上一代40nm Logos系列FPGA性能提升50%,總功耗降低40%,可滿足工業(yè)自動化、物聯(lián)網(wǎng)、視頻圖像處理等應(yīng)用需求,已量產(chǎn)發(fā)貨。
去年9月,小米旗下長江小米產(chǎn)業(yè)基金以227.7萬人民幣投資智多晶,持股9.26%,成為智多晶第四大股東。
智多晶的創(chuàng)始人賈紅也是清華學(xué)子,1982年考入清華大學(xué)核物理專業(yè),1992年赴美讀書,到2012年與幾位志同道合的朋友一拍即合,回到陜北家鄉(xiāng)發(fā)展最快的西安高新區(qū)創(chuàng)業(yè),成立智多晶,隨后還在北京設(shè)有EDA軟件研究中心。
其創(chuàng)始團隊擁有超過20年的FPGA設(shè)計制造經(jīng)驗,曾就職于海外該領(lǐng)域領(lǐng)先企業(yè),并擔(dān)任多個專業(yè)方向技術(shù)帶頭人。
智多晶曾于2013年10月正向研發(fā)出首款擁有自主知識產(chǎn)權(quán)的可編智能FPGA芯片,據(jù)說是全球除四家美國公司之外,第五個跨過技術(shù)門檻的團隊。
目前智多晶已實現(xiàn)55nm、40nm中密度FPGA的量產(chǎn),并針對性推出了內(nèi)嵌Flash、SDRAM等集成化方案產(chǎn)品,截至2018年已批量發(fā)貨2KK片,2019年芯片銷售額有望破1億元。
智多晶現(xiàn)有產(chǎn)品Seagull 1000系列CPLD芯片、Sealion 2000系列FPGA芯片等已受到市場認可,2017年以來累計出貨量逾一千萬片。
其產(chǎn)品覆蓋市場包括LED驅(qū)動、視頻監(jiān)控、圖像處理、智能儀表、工業(yè)控制、4G/5G通信網(wǎng)絡(luò)、數(shù)據(jù)中心等,已與富士通、諾瓦電子、??低暤榷嗉抑髽I(yè)建立合作關(guān)系,并開始研發(fā)測試智能人臉識別芯片。
去年該公司已在積極籌劃28nm FPGA芯片的研發(fā)落地。
此外,智多晶還于2017年并購了平臺化FPGA軟件解決方案的開創(chuàng)者——北京飄石科技,借此進一步完善軟件布局。飄石科技成立于2007年,曾參與或獨立完成10多個系列、近30款世界主流FPGA廠商及FPGA初創(chuàng)公司的FPGA器件的開發(fā)軟件支持。
6、上海安路科技:28nm今年批量供應(yīng)
2020年5月19日,在上海市科學(xué)技術(shù)獎勵大會上,上海安路科技自主完成的“基于混合粒度邏輯結(jié)構(gòu)的自主FPGA研發(fā)和產(chǎn)業(yè)化”項目榮獲2019上海市科技進步獎三等獎。
安路科技成立于2011年,總部位于上海張江,2014年獲中信資本投資,2015年獲杭州士蘭微和深圳創(chuàng)維集團聯(lián)合投資,2017年獲華大半導(dǎo)體和上海科技戰(zhàn)略投資。
安路科技團隊已從2019年初的120人擴張到逾200人,量產(chǎn)及在研產(chǎn)品覆蓋高中低端,面向數(shù)據(jù)中心、AI、通信、工業(yè)控制、視頻監(jiān)控等領(lǐng)域。
此前安路科技量產(chǎn)的中等性能FPGA芯片成功進入LED顯示屏控制卡市場和高清電視TCON控制卡市場,并計劃與國內(nèi)通信企業(yè)展開深度合作。
2019年,上海安路科技實現(xiàn)了業(yè)績翻3倍的目標(biāo),進入主流通信市場,F(xiàn)PGA產(chǎn)品實現(xiàn)中小容量重點型號覆蓋,可以替換大部分國外同類型號,同時安路的大容量器件也在全力研發(fā)中。
其FPGA從55/40nm進入主流28nm工藝平臺,在器件性能和容量上也都有較大的提升,相應(yīng)地對FPGA編譯軟件和IP也提高了要求,28nm器件預(yù)計在2020年批量供應(yīng)。
供貨方面,安路啟用了國產(chǎn)供應(yīng)鏈,大部分芯片設(shè)計、生產(chǎn)、封裝、測試都在國內(nèi),供貨周期優(yōu)勢明顯。
在今年年初接受媒體采訪時,安路科技總經(jīng)理文余波提到公司在滿足通信、工控需求外,少量芯片被放到消費電子市場,在報價等同于國際先進器件的情況下,客戶也愿意優(yōu)先使用安路的芯片,給出的原因是安路的器件性能好于國外競品、質(zhì)量更好。
另據(jù)公開報道,安路科技預(yù)計將在2020年實現(xiàn)一千萬門級產(chǎn)品的量產(chǎn),并將完成五千萬門級產(chǎn)品的研發(fā)。
成都華微科技是國家“909”工程集成電路設(shè)計公司和國家首批認證的集成電路設(shè)計企業(yè),隸屬于中國電子信息產(chǎn)業(yè)集團,于2000年3月注冊。
該公司由華大集團、成都成電大學(xué)科技園、成都創(chuàng)新風(fēng)投、成都華微員工團隊四家股東共同投資創(chuàng)辦,是位于成都的一家軍民融合企業(yè),專業(yè)涉及微電子、計算機、通信、電子信息、軟件等相關(guān)領(lǐng)域。
其研發(fā)團隊與大股東單位電子科技大學(xué)旗下大規(guī)模集成電路設(shè)計中心組成了聯(lián)合攻關(guān)小組,建立了強有力的研究開發(fā)合作平臺。
成都華微科技主要從事可編程邏輯器件、系統(tǒng)級芯片、存儲器、AD/DA芯片、電源管理等器件開發(fā),連續(xù)承擔(dān)國家“十一五”、“十二五”、“十三五”FPGA重大專項,可編程邏輯器件、高速高精度ADC/DAC領(lǐng)域居于國內(nèi)領(lǐng)先地位。
目前成都華微科技是中國電子信息產(chǎn)業(yè)集團的異構(gòu)可編程片上系統(tǒng)的設(shè)計技術(shù)創(chuàng)新中心。
8、上海復(fù)旦微電子:超大規(guī)模億門級FPGA
今年3月20日,上海復(fù)旦微電子發(fā)布輔導(dǎo)備案,輔導(dǎo)機構(gòu)為中信建投,向科創(chuàng)板發(fā)起沖刺。
上海復(fù)旦微電子于1998年在復(fù)旦大學(xué)逸夫樓成立,曾于2000年在港交所上市,2019年擬于A股上市,今年3月更換輔導(dǎo)機構(gòu)沖刺科創(chuàng)板。
該公司在FPGA領(lǐng)域有近20年的研究和發(fā)展,是國內(nèi)為數(shù)不多自主研發(fā)FPGA的研究機構(gòu)。
前期復(fù)旦微電子曾研制出的自主知識產(chǎn)權(quán)千萬門級FPGA產(chǎn)品,突破了在傳統(tǒng)集成電路設(shè)計基礎(chǔ)上的高可靠性設(shè)計,經(jīng)測試其高可靠性能處于國際領(lǐng)先地位。該系列產(chǎn)品已成功應(yīng)用于我國衛(wèi)星導(dǎo)航、載人航天等重大工程項目中。
在2018年5月第二屆中國高??萍汲晒灰讜?,復(fù)旦微電子發(fā)布新一代擁有自主知識產(chǎn)權(quán)的億門級FPGA產(chǎn)品,填補了國內(nèi)超大規(guī)模億門級FPGA的空白,各類指標(biāo)已達國際同類產(chǎn)品先進水平。
-END-
【05】FPGA開發(fā)之GPIO配置,以ZYNQ為例
免責(zé)聲明:整理文章為傳播相關(guān)技術(shù),版權(quán)歸原作者所有,如有侵權(quán),請聯(lián)系刪除
免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺僅提供信息存儲服務(wù)。文章僅代表作者個人觀點,不代表本平臺立場,如有問題,請聯(lián)系我們,謝謝!
掃描二維碼,關(guān)注更多精彩內(nèi)容
本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
中國,上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標(biāo)準(zhǔn)協(xié)會認...
關(guān)鍵字:
物理人工智能
傳感器
FPGA
在工業(yè)自動化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...
關(guān)鍵字:
EtherCAT
FPGA
總線
在復(fù)雜的SoC芯片設(shè)計流程中,硬件與軟件的“割裂”往往是導(dǎo)致項目延期的元兇。當(dāng)RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...
關(guān)鍵字:
SoC
硬件加速
FPGA
在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...
關(guān)鍵字:
邊緣計算
NVIDIA Jetson
FPGA
在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...
關(guān)鍵字:
以太網(wǎng)
MAC
FPGA
在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設(shè)計與資源復(fù)用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...
關(guān)鍵字:
FPGA
DSP
在異構(gòu)計算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...
關(guān)鍵字:
OpenCL
FPGA
將成熟的ASIC設(shè)計遷移至FPGA平臺,絕非簡單的“復(fù)制粘貼”。ASIC設(shè)計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至?xí)r序收...
關(guān)鍵字:
ASIC
FPGA
在高性能FPGA設(shè)計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預(yù)加器、...
關(guān)鍵字:
DSP48E2
FPGA
在浩瀚宇宙中,高能粒子如隱形的子彈,時刻轟擊著航天器的電子核心。對于FPGA而言,單粒子翻轉(zhuǎn)(SEU)可能導(dǎo)致邏輯狀態(tài)突變,引發(fā)災(zāi)/難性后果。此時,三模冗余(TMR)技術(shù)便成為守護系統(tǒng)可靠的“神盾”,它通過硬件代價換取極...
關(guān)鍵字:
抗輻射加固設(shè)計
FPGA
三模冗余
在FPGA設(shè)計中,資源不足是工程師常面臨的“緊箍咒”。當(dāng)復(fù)雜的數(shù)字信號處理(DSP)算法或神經(jīng)網(wǎng)絡(luò)模型所需的邏輯單元(LUT)和DSP Slice遠超芯片容量時,直接映射往往行不通。此時,Time-Multiplexin...
關(guān)鍵字:
資源復(fù)用
Time-Multiplexing
FPGA
在硬件加速的星辰大海中,F(xiàn)PGA(現(xiàn)場可編程門陣列)宛如一顆璀璨的明珠,以其無與倫比的并行計算能力和靈活性,成為打破摩爾定律瓶頸的“破局者”。然而,昂貴的硬件成本與漫長的開發(fā)周期曾讓無數(shù)開發(fā)者望而卻步。如今,AWS F1...
關(guān)鍵字:
FPGA
云平臺
在硬件設(shè)計的浪潮中,RISC-V架構(gòu)憑借其開放性與模塊化,已成為創(chuàng)新的“黃金賽道”。而FPGA則為這種創(chuàng)新提供了無限可能的“試驗田”。通過將Rocket Chip生成器與FPGA結(jié)合,開發(fā)者不僅能快速構(gòu)建定制化SoC,更...
關(guān)鍵字:
RISC-V
FPGA
Rocket Chip
在高性能FPGA設(shè)計中,時序收斂是決定系統(tǒng)穩(wěn)定性的核心挑戰(zhàn)。隨著工藝節(jié)點演進至7/nm及以下,時鐘頻率突破GHz門檻,自動布局布線工具常因資源競爭或路徑過長導(dǎo)致關(guān)鍵路徑時序違例。此時,手動布局與布線約束成為突破瓶頸的關(guān)鍵...
關(guān)鍵字:
FPGA
時序收斂
在邊緣計算與物聯(lián)網(wǎng)快速發(fā)展的背景下,F(xiàn)PGA憑借其并行計算特性和低功耗優(yōu)勢,成為實時AI推理的理想硬件平臺。本文將系統(tǒng)闡述如何將TensorFlow/PyTorch模型通過量化、編譯等步驟部署到Xilinx DPU(深度...
關(guān)鍵字:
AI模型
FPGA
ensorFlow
PyTorch
在工業(yè)控制、通信基站等高可靠性系統(tǒng)中,F(xiàn)PGA的靜態(tài)配置模式難以滿足功能升級與故障修復(fù)的實時性需求。動態(tài)重配置(Partial Reconfiguration, PR)技術(shù)允許在系統(tǒng)運行期間修改FPGA部分區(qū)域邏輯,實現(xiàn)...
關(guān)鍵字:
FPGA
動態(tài)重配置
在復(fù)雜SoC設(shè)計驗證中,多片F(xiàn)PGA互聯(lián)已成為突破單芯片資源限制的關(guān)鍵方案。然而,跨芯片信號傳輸帶來的布線延遲和引腳分配沖突,常導(dǎo)致系統(tǒng)性能下降甚至功能異常。本文基于Xilinx Virtex UltraScale+系列...
關(guān)鍵字:
FPGA
布線
SoC
在FPGA設(shè)計中,時序收斂是工程師面臨的終/極挑戰(zhàn)。當(dāng)系統(tǒng)時鐘頻率突破200MHz時,建立時間(Setup Time)往往成為阻礙設(shè)計成功的"后一公里"難題。本文將深入解析Vivado和Quartus工具鏈中的物理優(yōu)化策...
關(guān)鍵字:
Vivado
Quartus
FPGA
時序收斂
2026年3月18日 – 專注于引入新品的全球電子元器件和工業(yè)自動化產(chǎn)品授權(quán)代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera全新Agilex? 5 FPGA和SoC產(chǎn)品。Agilex 5系...
關(guān)鍵字:
FPGA
SoC
數(shù)據(jù)中心
在FPGA SoC系統(tǒng)中,硬核(如ARM Cortex-A系列處理器)與軟核(FPGA邏輯)的協(xié)同工作已成為實現(xiàn)高性能異構(gòu)計算的核心范式。然而,這種架構(gòu)下數(shù)據(jù)交互的效率往往受限于AXI-Lite接口的帶寬與延遲特性。本文...
關(guān)鍵字:
FPGA
SoC