日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 物聯(lián)網(wǎng) > 《物聯(lián)網(wǎng)技術(shù)》雜志
[導(dǎo)讀]摘 要:為了測量雙極化天線隔離度,使用通用設(shè)備進行了雙極化信號的接收場強測試,而這套設(shè)備昂貴,測試較為復(fù)雜,因 此提出了一套較簡潔的方案。該方案采用一套系統(tǒng)整體硬件設(shè)計方案和可編程門陣列(FPGA)軟件設(shè)計方案。采用雙極化天 線作為接收天線,經(jīng)模擬接收機轉(zhuǎn)換為中頻信號,送至雙極化信號采集板,由FPGA接收AD采樣的數(shù)據(jù)進行處理并且保存至 SDRAM,信號采集板主要設(shè)計信號調(diào)衰減電路,高速AD9226電路,電源電路等。由于方案體積小,成本低廉,測試精確,因此有 研究的必要性。

0
隨著科學技術(shù)的飛速發(fā)展,天線的應(yīng)用越來越廣泛,因 此在電子測量、雷達等領(lǐng)域?qū)?shù)據(jù)采集、傳輸速率要求的提 高利于高速信號處理技術(shù)的快速發(fā)展。隨著各方面要求的提 高,測試系統(tǒng)不僅要完成對整個系統(tǒng)的控制,還要對各分系 統(tǒng)進行檢測、分析。
傳統(tǒng)的信號采集板卡一般使用微控制器控制 ADC,然而 微控制器的時鐘頻率低且通過軟件編程進行數(shù)據(jù)采集,難以實 現(xiàn)高速、高性能的雙通道數(shù)據(jù)采集。因此本文提出一套針對雙 極化天線接收雙極化信號的硬件電路設(shè)計方案 [1],并完成系統(tǒng) 調(diào)試與性能測試,證實其穩(wěn)定可靠,完全滿足設(shè)計要求。本文 主要從雙極化信號采集板的硬件電路設(shè)計以及 FPGA 的軟件設(shè) 計方案方面來實現(xiàn)雙極化信號采集板的設(shè)計與測試驗證。
1 雙極化信號采集板系統(tǒng)結(jié)構(gòu)

該方案主要由雙極化天線接收 243 MHz 406 MHz 號,通過模擬接收機得到中頻信號,AD 采集板對中頻信號進 行采集,最后經(jīng) FPGA 處理。由于雙極化信號有水平極化和垂直極化之分,故采用雙通道采樣電路。ADC 的性能指標 [2] 須滿足設(shè)計要求,因此選用 AD9226 高速 A/D 芯片。該芯片 理論上最高采樣率可達 65 MSPS,采用12 位雙通道高速采集 端。雙極化采樣電路主要硬件設(shè)計如圖 1 所示。

基于FPGA的雙極化信號的采集板設(shè)計

2 關(guān)鍵硬件模塊設(shè)計

2.1 信號衰減電路

衰減電路的作用是將輸入電壓的范圍(-5 V +5 V)變 換到 (1 V 3 V)。電路采用145 MHz 的運算放大器 AD8065, 其性能優(yōu)越,且 AD8065 電源電壓的范圍較寬,在 5 V 24 V 之間,它的帶寬為 145 MHz, 可以只用一個電源供電。由于 AD8065 具有 0.02% 的差分增益和 0.02 度的相位誤差等優(yōu) 勢,因此 AD8065 是該電路的最佳選擇。該電路首先通過兩級 TL072構(gòu)成的電壓跟隨器和由AD8065構(gòu)成的減法運算電路[3]。 在電路中,D4、D5 起輸入電壓保護作用,由 AD8065 構(gòu)成 的減法運算電路的 +IN 接的下拉電阻 R30 為 2 kΩ,輸入電阻 R6 為 18 kΩ,-IN 接的輸入電阻 R18 為 2 kΩ,反饋電阻 R17 為 2 kΩ。V6B 為兩級電壓跟隨器的最后輸出,衰減電路需滿足公 式 (2)。AD8065 構(gòu)成的衰減電路如圖 2 所示。

基于FPGA的雙極化信號的采集板設(shè)計

2.2 采樣電路方案

在 A/D 轉(zhuǎn)換器中,因為輸入的模擬信號在時間上是連 續(xù)的,而輸出的數(shù)字信號是離散的 , 所以轉(zhuǎn)換只能在一系列 選定的瞬間對輸入的模擬信號取樣,然后再將這些取樣值轉(zhuǎn) 換成輸出的數(shù)字量 [4]。我們選擇的 AD 芯片是 AD9226,在 AD9226 中,VREF 是基準電壓輸出端口,可提供 1 V 和 2 V 兩種基準電壓,通過 SENSE 來選擇,當 SENSE 與 GND 連 接時,提供 2 V 基準電壓 ;當 SENSE 與 VREF 連接時,提供1 V 基準電壓。我們選擇提供 2 V 基準電壓的連接方式。在電 路中利用該 2 V 基準電壓來設(shè)計衰減電路,當 AD9226 配置 為單端輸入時,此時的輸入電壓為(+1 V~ +3 V),在此模式下, VREF 的基準電壓為 2 V。AD9226 的配置電路如圖 3 所示。

基于FPGA的雙極化信號的采集板設(shè)計

2.3 電源電路

由于該電路板需要 3.3 V 電源以及 -5 V 電源,3.3 V 電 源可以采用 5 V 電源通過 AMS1117 獲得,由于 AMS1117[5] 是 一個正向低壓降穩(wěn)壓器,在 1 A 電流下壓降為 1.2 V, AMS1117 內(nèi)部集成過熱保護和限流電路,是電池供電和便攜式計算機 供電的最佳選擇。-5 V 通過 MC34063A 組成電壓反向電路獲 得。該器件包含了 DC/ DC 變換器所需要的主要功能的單片 控制電路且價格便宜,它由具有溫度自動補償功能的基準電壓 發(fā)生器、比較器、占空比可控的振蕩器、R-S 觸發(fā)器和大電流 輸出開關(guān)電路等組成。因此,該電源電路采用該芯片作為電源 電路的設(shè)計方案。電源電路如圖 4 所示。

基于FPGA的雙極化信號的采集板設(shè)計

基于FPGA的雙極化信號的采集板設(shè)計

2.4 PCB電路圖布局

 一塊好性能的 PCB[6] 離不開優(yōu)秀的布局,在 PCB 設(shè)計中, 只有先做好布局工作,才能完成后面的 PCB 布線工作。在 PCB 布局時,遵守以功能電路的核心組件為中心,保證零部件 離電路板邊緣的距離不小于 2 mm 等規(guī)范。雙極化信號采集板 PCB 圖如圖 5 所示。



基于FPGA的雙極化信號的采集板設(shè)計

3 FPGA 軟件設(shè)計

可編程邏輯器件 FPGA為 Altera 公司的 Cyclone iV E 系 列 EP4CE40F23C8N 型號的 FPGA, 其核心工作電壓為 1.2 V, 邏輯單元 39 600 個,可自定義 I/O 端口多達 329 個,記憶單元1 161 216 個,鎖相環(huán) 4 個,全局時鐘 20 個。FPGA 設(shè)計的軟 件模塊如圖 6 所示。

基于FPGA的雙極化信號的采集板設(shè)計

FPGA 內(nèi)部功能模塊主要包括時鐘模塊、AD 控制模塊、 數(shù)字濾波器模塊、FIFO 數(shù)據(jù)緩沖模塊、數(shù)據(jù)處理模塊等。時 鐘模塊由 FPGA 的 ip 核 pll 模塊產(chǎn)生時鐘,AD 控制模塊得到 時鐘,將雙極化天線的水平信號和垂直信號進行采樣。最后通 過nios 配置的JTAG 模塊 [7] 下載至開發(fā)板,進行在線邏輯分析。

4 測試結(jié)果

由于測試條件有限,采用實驗室的信號發(fā)生器產(chǎn)生正弦 信號進行測試,該儀器產(chǎn)生兩個信號,頻率為 456 kHz,通過 AD 采集板采集后送至 FPGA 開發(fā)板,將控制程序通過 JTAG 下載至開發(fā)板經(jīng)在線邏輯分析儀可得結(jié)果。測試圖如圖7所示。


基于FPGA的雙極化信號的采集板設(shè)計

5 結(jié) 語

通過圖 7 可以得到,雙極化信號首先通過信號發(fā)生器模 擬產(chǎn)生正弦數(shù)據(jù),數(shù)據(jù)通過 AD 采集板采集后傳入 FPGA,經(jīng) FPGA主控板控制,用在線邏輯分析儀得到的數(shù)據(jù)如信號發(fā)生 器所得數(shù)據(jù)。該結(jié)果說明該雙通道的采集板具有良好的采集 功能。

















本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀
關(guān)閉