[導(dǎo)讀]點擊上方“小麥大叔”,選擇“置頂/星標(biāo)公眾號”福利干貨,第一時間送達針對后期元件裝配,特別是手工裝配元件,一般都得出PCB的裝配圖,用于元件放料定位之用,這時絲印位號就顯示出其必要性了。初學(xué)畫PCB的朋友們一定有過這樣的操作,一個個手動調(diào)整元件的絲印位號,非常繁瑣枯燥,效率低下....
針對后期元件裝配,特別是手工裝配元件,一般都得出 PCB 的裝配圖,用于元件放料定位之用,這時絲印位號就顯示出其必要性了。
初學(xué)畫PCB的朋友們一定有過這樣的操作,一個個手動調(diào)整元件的絲印位號,非常繁瑣枯燥,效率低下...
那有沒有什么好的解決方法呢?
生產(chǎn)時PCB上絲印位號可以進行顯示或者隱藏,但是不影響裝配圖的輸出。按快捷鍵“L”,按所有圖層關(guān)閉按鈕,即關(guān)閉所有層,再單獨勾選只打開絲印層及相對應(yīng)的阻焊層,即可對絲印進行調(diào)整了。
以下是絲印位號調(diào)整遵循的原則及常規(guī)推薦尺寸: (1)絲印位號不上阻焊,放置絲印生產(chǎn)之后缺失。 (2)絲印位號清晰,字號推薦字寬/字高尺寸為4/25mil、5/30mil、6/45mil。 (3)保持方向統(tǒng)一性,一般一塊PCB上不要超過兩個方向擺放,推薦字母在左或在下,如圖11-21所示。 圖11-21絲印位號顯示方向
(4)對于一些擺布下的絲印標(biāo)識,可以用放置2D輔助線或者放置方塊進行標(biāo)記,方便讀取,如圖11-22所示。
圖11-22輔助線及方塊
絲印位號的調(diào)整方法
AltiumDesigner提供一個快速調(diào)整絲印的方法,即“元器件文本位置”功能,可以快速地把元件的絲印放置在元件的四周或者元件的中心。
(1)選中需要操作的元件。
(2)按快捷鍵“AP”,進入“元器件文本位置”對話框,如圖11-23所示,該對話框中提供“標(biāo)識符”和“注釋”兩種擺放方式,這里以“標(biāo)識符”為例進行說明。
(3)“標(biāo)識符”提供向上、向下、向右、向左、左上、左下、右上、右下幾種方向,可以與小鍵盤上的數(shù)字鍵進行對應(yīng)。通過對“元器件文本位置”命令設(shè)置快捷鍵的方法,想讓其快速地把選中元件的絲印位號放置到元件的上方時,在小鍵盤上按數(shù)字鍵“5”和“2”就可以完成此操作,如圖11-24所示。其他方向擺放類似。例如,按數(shù)字鍵“5”和“6”放置到元件的右方,按數(shù)字鍵“5”和“8”放置到元件的下方。
圖11-23“元器件文本位置”對話框
圖11-24絲印位號快速放置到元件的上方
PCB設(shè)計的一些小技巧
1、如何選擇PCB板材?
選擇PCB板材必須在滿足設(shè)計需求和可量產(chǎn)性及成本中間取得平衡點。設(shè)計需求包含電氣和機構(gòu)這兩部分。通常在設(shè)計非常高速的PCB板子(大于GHz的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個GHz的頻率時的介質(zhì)損(dielectricloss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectricconstant)和介質(zhì)損在所設(shè)計的頻率是否合用。
2、如何避免高頻干擾?
避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加groundguard/shunttraces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。
3、在高速PCB設(shè)計中,如何解決信號的完整性問題?
信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(outputimpedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。
4、差分信號線中間可否加地線?
差分信號中間一般是不能加地線。因為差分信號的應(yīng)用原理最重要的一點便是利用差分信號間相互耦合(coupling)所帶來的好處,如fluxcancellation,抗噪聲(noiseimmunity)能力等。若在中間加地線,便會破壞耦合效應(yīng)。
5、在布時鐘時,有必要兩邊加地線屏蔽嗎?
是否加屏蔽地線要根據(jù)板上的串?dāng)_/EMI情況來決定,而且如對屏蔽地線的處理不好,有可能反而會使情況更糟。
6、allegro布線時出現(xiàn)一截一截的線段(有個小方框)如何處理?
出現(xiàn)這個的原因是模塊復(fù)用后,自動產(chǎn)生了一個自動命名的group,所以解決這個問題的關(guān)鍵就是重新打散這個group,在placementedit狀態(tài)下選擇group然后打散即可。
完成這個命令后,移動所有小框的走線敲擊ix00坐標(biāo)即可。
7、如何盡可能的達到EMC要求,又不致造成太大的成本壓力?
PCB板上會因EMC而增加的成本通常是因增加地層數(shù)目以增強屏蔽效應(yīng)及增加了ferritebead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機構(gòu)上的屏蔽結(jié)構(gòu)才能使整個系統(tǒng)通過EMC的要求。以下僅就PCB板的設(shè)計技巧提供幾個降低電路產(chǎn)生的電磁輻射效應(yīng):
1)盡可能選用信號斜率(slewrate)較慢的器件,以降低信號所產(chǎn)生的高頻成分。
2)注意高頻器件擺放的位置,不要太靠近對外的連接器。
3)注意高速信號的阻抗匹配,走線層及其回流電流路徑(returncurrentpath),以減少高頻的反射與輻射。
4)在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼暋L貏e注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計所需。
5)對外的連接器附近的地可與地層做適當(dāng)分割,并將連接器的地就近接到chassisground。
6)可適當(dāng)運用groundguard/shunttraces在一些特別高速的信號旁。但要注意guard/shunttraces對走線特性阻抗的影響。
7)電源層比地層內(nèi)縮20H,H為電源層與地層之間的距離。
8、2G以上高頻PCB設(shè)計,微帶的設(shè)計應(yīng)遵循哪些規(guī)則?
射頻微帶線設(shè)計,需要用三維場分析工具提取傳輸線參數(shù)。所有的規(guī)則應(yīng)該在這個場提取工具中規(guī)定。
9、PCB板上高速信號上的AC耦合靠近哪一端效果更好?
經(jīng)??匆姴煌奶幚矸绞?,有靠近接收端的,有靠近發(fā)射端的。
我們先看看AC耦合電容的作用,無外乎三點:①source和sink端DC不同,所以隔直流;②信號傳輸時可能會串?dāng)_進去直流分量,所以隔直流使信號眼圖更好;③AC耦合電容還可以提供直流偏壓和過流的保護。說到底,AC耦合電容的作用就是提供直流偏壓,濾除信號的直流分量,使信號關(guān)于0軸對稱。
那為什么要添加這個AC耦合電容?當(dāng)然是有好處的,增加AC耦合電容肯定是使兩級之間更好的通信,可以改善噪聲容限。要知道AC耦合電容一般是高速信號阻抗不連續(xù)的點,并且會導(dǎo)致信號邊沿變得緩慢。
1)一些協(xié)議或者手冊會提供設(shè)計要求,我們按照designguideline要求放置。
2)沒有第一條的要求,如果是IC到IC,請靠近接收端放置。
3)如果是IC到連接器,請靠近連接器放置。
10、PCB在出廠時如何檢查是否達到了設(shè)計工藝要求?
很多PCB廠家在PCB加工完成出廠前,都要經(jīng)過加電的網(wǎng)絡(luò)通斷測試,以確保所有聯(lián)線正確。同時,越來越多的廠家也采用x光測試,檢查蝕刻或?qū)訅簳r的一些故障。對于貼片加工后的成品板,一般采用ICT測試檢查,這需要在PCB設(shè)計時添加ICT測試點。如果出現(xiàn)問題,也可以通過一種特殊的X光檢查設(shè)備排除是否加工原因造成故障。
來源:網(wǎng)絡(luò)
本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
在電子制造領(lǐng)域,可制造性設(shè)計(Design for Manufacturability, DFM)已成為縮短產(chǎn)品開發(fā)周期、降低生產(chǎn)成本的核心方法。DFM通過在設(shè)計階段融入制造工藝約束,確保產(chǎn)品從圖紙到實物的高效轉(zhuǎn)化。
關(guān)鍵字:
DFM
PCB
印刷電路板(PCB)是現(xiàn)代電子設(shè)備的“神經(jīng)中樞”,而多層PCB通過垂直堆疊技術(shù),將電路密度提升至新高度。其內(nèi)部結(jié)構(gòu)猶如一座精密的微觀城市,每一層都承載著特定功能。
關(guān)鍵字:
PCB
電源
在芯片性能狂飆突進的今天,PCB上的功率密度早已突破了傳統(tǒng)散熱的安全邊界。當(dāng)FPGA、大功率DC-DC模塊等熱源在狹小空間內(nèi)集中爆發(fā)時,單純依靠經(jīng)驗設(shè)計或后期打補丁,往往會讓研發(fā)陷入“改了又改”的死循環(huán)。此時,ANSYS...
關(guān)鍵字:
熱設(shè)計仿真
Icepak
PCB
在高速數(shù)字電路設(shè)計中,電源完整性(PI)直接影響系統(tǒng)性能與穩(wěn)定性。某通信設(shè)備開發(fā)團隊在調(diào)試一款基于FPGA的千兆以太網(wǎng)板卡時,發(fā)現(xiàn)數(shù)據(jù)傳輸誤碼率隨工作頻率提升顯著增加。經(jīng)排查,問題根源指向電源分配網(wǎng)絡(luò)(PDN)阻抗超標(biāo),...
關(guān)鍵字:
PCB
PDN阻抗
電源完整性
PI
在高頻、高速PCB設(shè)計中,通孔作為層間信號互連的核心載體,不再是簡單的電氣連接點,其阻抗特性直接決定信號傳輸質(zhì)量,是影響信號完整性(SI)的關(guān)鍵因素之一。隨著電子設(shè)備向高頻化、高密度、高速化迭代,信號頻率突破1GHz、上...
關(guān)鍵字:
PCB
通孔
信號失真
在工業(yè)電源PCB設(shè)計中,信號完整性(SI)與電源完整性(PI)的協(xié)同設(shè)計(PISI)已成為提升系統(tǒng)可靠性的核心方法。當(dāng)電源噪聲與信號傳輸相互干擾時,傳統(tǒng)獨立設(shè)計方法往往導(dǎo)致性能瓶頸,而PISI協(xié)同設(shè)計通過統(tǒng)一建模、聯(lián)合仿...
關(guān)鍵字:
工業(yè)電源
PCB
阻抗控制
在高速數(shù)字控制電源系統(tǒng)中,PCB(印制電路板)作為核心載體,其可靠性直接決定了電源系統(tǒng)的整體性能。隨著信號速率突破10Gbps、電源電流密度超過50A/cm2,信號串?dāng)_與電源紋波的耦合效應(yīng)已成為制約系統(tǒng)穩(wěn)定性的關(guān)鍵瓶頸。...
關(guān)鍵字:
PCB
信號串?dāng)_
電源紋波
在電子工業(yè)高速發(fā)展的當(dāng)下,PCB(印刷電路板)作為電子設(shè)備的核心載體,其可靠性直接決定了產(chǎn)品的使用壽命與性能穩(wěn)定性。加速壽命試驗(ALT)通過模擬極端環(huán)境應(yīng)力,快速暴露PCB的潛在失效模式,成為縮短研發(fā)周期、降低質(zhì)量風(fēng)險...
關(guān)鍵字:
PCB
ALT
在工業(yè)電源領(lǐng)域,LLC諧振拓撲憑借其高效能、低電磁干擾和寬電壓調(diào)節(jié)能力,已成為中高功率應(yīng)用的核心解決方案。然而,PCB設(shè)計中的寄生參數(shù)問題若未妥善處理,將直接導(dǎo)致開關(guān)損耗增加、效率下降,甚至引發(fā)電磁兼容性失效。本文將從寄...
關(guān)鍵字:
工業(yè)電源
PCB
在PCB(Printed Circuit Board,印制電路板)設(shè)計中,走線是連接電路元器件、實現(xiàn)信號傳輸與電源分配的核心環(huán)節(jié)。隨著電子設(shè)備向高頻、高速、高集成度方向發(fā)展,常規(guī)走線已無法滿足復(fù)雜電路的性能需求,特殊走線...
關(guān)鍵字:
PCB
電容
隨著電子設(shè)備向高速、高密度、小型化方向發(fā)展,高速PCB(Printed Circuit Board,印制電路板)設(shè)計逐漸成為電子工程領(lǐng)域的核心挑戰(zhàn)。當(dāng)系統(tǒng)時鐘頻率超過50MHz,或信號上升時間小于1ns時,傳統(tǒng)PCB設(shè)計...
關(guān)鍵字:
PCB
信號
在現(xiàn)代電子設(shè)備向高速化、小型化、多功能化發(fā)展的趨勢下,PCB(印刷電路板)作為電子系統(tǒng)的基礎(chǔ)載體,其設(shè)計質(zhì)量直接決定了產(chǎn)品的性能穩(wěn)定性、電磁兼容性以及生產(chǎn)成本。其中,層疊設(shè)計是PCB設(shè)計的核心環(huán)節(jié)之一,它不僅影響著信號完...
關(guān)鍵字:
PCB
電磁
在5G基站、AI加速卡等高密度電子設(shè)備中,局部熱點積聚已成為制約產(chǎn)品可靠性的核心挑戰(zhàn)。某8通道毫米波相控陣模塊因散熱不良導(dǎo)致射頻芯片溫度超標(biāo)15℃,最終通過FloTHERM與Icepak聯(lián)合仿真優(yōu)化,將最高溫度從105℃...
關(guān)鍵字:
FloTHERM
PCB
熱設(shè)計仿真
在電子設(shè)備的硬件架構(gòu)中,印刷電路板(PCB)是承載元器件、傳輸電信號的核心載體。隨著電子設(shè)備向高性能、小型化、多功能方向發(fā)展,多層PCB的應(yīng)用愈發(fā)廣泛。細心的從業(yè)者會發(fā)現(xiàn),市場上主流的多層PCB幾乎都是4層、6層、8層等...
關(guān)鍵字:
PCB
信號
在電子設(shè)備維修與升級過程中,片狀元器件(Surface Mount Component, SMC)的拆卸是常見但極具挑戰(zhàn)性的任務(wù)。這些微小型元件直接貼裝在PCB板表面,無引線或短引線設(shè)計雖提升了安裝密度與可靠性,卻給拆卸...
關(guān)鍵字:
PCB
SMC
在現(xiàn)代電子設(shè)備中,PCB(印刷電路板)是承載和連接電子元器件的核心載體,而多層PCB憑借其高密度布線、良好的信號完整性、強大的電磁兼容性等優(yōu)勢,成為高性能電子設(shè)備的首選。但多層PCB的內(nèi)部結(jié)構(gòu)復(fù)雜,涉及層疊設(shè)計、介質(zhì)材料...
關(guān)鍵字:
PCB
電源層
在計算機硬件領(lǐng)域,主板作為整個系統(tǒng)的核心承載平臺,其性能和穩(wěn)定性直接決定了設(shè)備的運行效果。根據(jù)應(yīng)用場景的不同,主板主要分為工業(yè)主板和商業(yè)主板兩大類別。很多人在選型時,常常會混淆兩者的定位,導(dǎo)致設(shè)備在實際應(yīng)用中出現(xiàn)各種問題...
關(guān)鍵字:
主板
PCB