日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]探究最佳的結構化ASIC設計方法

由于與深亞微米標準單元ASIC相關的非重復性工程費用(NRE)越來越大,設計周期又很長,因此利用結構化ASIC進行定制IC設計的吸引力正變得越來越大。結構化ASIC能以極具競爭力的單位成本提供優(yōu)秀的硅片性能,并且NRE費用極低。結

構化ASIC的多樣性意味著它即可以用作系統(tǒng)主芯片,也可以用作高性價比的小型輔助芯片。

許多物理設計問題在結構化ASIC的片設計中已經得到解決,因此后端版圖設計的時間可以大大縮短,從而導致更快的驗證確認和原型提供。不過ASIC片具有預定義的結構,因此設計師必須合理安排芯片資源才能獲得理想的性能。

FPGA是ASIC的另外一個替代品,它們一般基于查找表和可配置的邏輯單元。與相應的ASIC技術相比,F(xiàn)PGA的面積效率較低,功耗較大。當年產量超過5000片時,使用結構化ASIC通常具有更好的性價比。當然,F(xiàn)PGA在許多應用領域中仍是理想的原型設計工具,可以提供快速周轉和較低的前端成本。

如果采用FPGA做設計原型,那么規(guī)劃好向所選結構化ASIC的移植非常重要。最好是盡早采用FPGA和ASIC庫做協(xié)同開發(fā)。不過即使不這樣做,少許的規(guī)劃努力也能使移植工作更加順利。

建議

采用可以避免失配的綜合工具策略。通常設計師可以使用他們選擇的前端環(huán)境將設計轉換成供應商網表或寄存器轉移級的HDL描述;但FPGA綜合和ASIC綜合很可能使用不同的工具或同一工具的不同版本。利用代碼檢查器和‘最小公分母’編程風格可以避免結果的失配。這樣也可確保不同的工具不會對RTL代碼作出不同的解釋。

提供時序細節(jié)。ASIC供應商需要這些信息執(zhí)行綜合、時序為主導的版圖和后版圖靜態(tài)時序分析。精確的系統(tǒng)時鐘信息和I/O系統(tǒng)時序預算,以及FPGA綜合腳本上的任何錯誤/多循環(huán)路徑信息都有助于加快版圖設計速度。

盡早與ASIC提供商討論可測性設計要求。雖然測試電路不需要納入FPGA原型中,但ASIC中不可測試的電路將降低器件的故障覆蓋率,并有可能使故障元件通過測試儀器的測試。一些ASIC供應商在NRE中包含了測試插入和自動測試程序產生費用;但仍可能要求專門的功能復用性測試引腳和額外的測試電路。

增加復位和初始化邏輯。即使FPGA不需要,但增加復位和初始化邏輯能使在完整原型上使用的測試向量產生與仿真相同的結果。

盡早決定封裝類型和引腳輸出。結構化ASIC供應商可以提供各種完全滿足設計要求、可以節(jié)省成本和電路板面積的封裝,但封裝選擇對FPGA來說是有限制的。如果要求與FPGA原型保持引腳兼容,那么應該盡早與ASIC供應商討論引腳輸出和封裝選擇以滿足設計要求。

 

 

圖:對于結構化ASIC和FPGA協(xié)作開發(fā)項目,提前規(guī)劃很重要。

避免

使用與ASIC不匹配的原型FPGA RAM功能。雖然ASIC RAM通常是高度可配置的,不同的RAM容量不是問題,但要確保整個RAM容量和實例數量的可用性。異步訪問和不對稱地讀寫具有不同字寬的端口可能無法實現(xiàn),或要求增加額外的輔助電路和邏輯。

選擇ASIC產品中不能提供的FPGA I/O。因此需要檢查ASIC庫并尋求匹配性。這樣可以避免在原型板上插入ASIC時發(fā)生奇怪的問題。

使用FPGA供應商提供的私有知識產權。要堅持使用有信譽的供應商提供的很容易用于FPGA和ASIC的可綜合IP。當使用諸如鎖相環(huán)等模擬IP時,要確保目標ASIC供應商可以匹配設計所要求的頻率產生或降斜率要求。

使用長的互連線。雖然后端工具通過緊鄰放置互連電路可以很好地減少互連延時,但結構化ASIC中的RAM位置是固定的,連接裸模頂部的RAM和固定在底部與I/O相關的電路將增加延時。如果有任何重要的時序接口,應避免會導致版圖設計后出現(xiàn)長互連的引腳輸出和RAM指配。

使用異步邏輯,如果可能的話。你可能無法在結構化ASIC中再生FPGA異步邏輯路徑。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數據轉換 , 生成LED顯示屏所需要的數據信號和同步的控制信號— 數據、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數據...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關鍵字: FPGA I/O 機器視覺

本文討論如何為特定應用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關鍵字: 溫度傳感器 CPU FPGA
關閉