日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式軟件
[導(dǎo)讀]多處理器系統(tǒng)中Nios II軟核處理器啟動(dòng)方案的設(shè)計(jì)

引言 

       Nios II 處理器是Altera公司設(shè)計(jì)的一款基于FPGA的32位RISC嵌入式軟核處理器,具有32位指令集、數(shù)據(jù)通路及地址空間,是其可編程系統(tǒng)芯片(SOPC)的核心。Nios II系統(tǒng)采用Altera公司設(shè)計(jì)的一套Avalon總線交換結(jié)構(gòu),Avalon總線上的所有信號(hào)都與系統(tǒng)時(shí)鐘同步且地址、數(shù)據(jù)和控制信號(hào)使用獨(dú)立的端口;支持各種傳輸方式;采用從端口仲裁機(jī)制,對(duì)于有多個(gè)主設(shè)備的系統(tǒng)可以提高系統(tǒng)的吞吐量。

       采用基于FPGA 的Nios II軟核處理器很容易在嵌入式系統(tǒng)設(shè)計(jì)中實(shí)現(xiàn)多處理器系統(tǒng)。在這樣的多處理器系統(tǒng)中,一般外部處理器做主處理器,Nios II處理器為從處理器,兩個(gè)處理器有共用的存儲(chǔ)器可以進(jìn)行數(shù)據(jù)交互。本文將通過對(duì)Nios II系統(tǒng)啟動(dòng)的研究設(shè)計(jì)一方案,用外部處理器配置FPGA,加載程序代碼到Nios II系統(tǒng)中的程序存儲(chǔ)器中,最終完成Nios II系統(tǒng)的啟動(dòng)。

       在多處理器系統(tǒng)的啟動(dòng)方案 

       在多處理器系統(tǒng)中,為了降低成本,可以省去Nios II的一個(gè)非易失性存儲(chǔ)器外設(shè),如flash、EPROM等,Nios II處理器通過Avalon交換結(jié)構(gòu)連接易失性存儲(chǔ)器,一個(gè)外部主處理器及一些必要的接口外設(shè)。因此延遲Nios II的啟動(dòng)是必要的,解決辦法是在Nios II系統(tǒng)中設(shè)計(jì)一啟動(dòng)延遲模塊,把此模塊的基址設(shè)為Nios II的復(fù)位地址。通過此模塊,Nios II處理器上電復(fù)位后啟動(dòng)被延遲,直到數(shù)據(jù)被傳輸完畢,外部處理器通過啟動(dòng)延遲模塊向Nios II發(fā)送一個(gè)可以開始進(jìn)入程序存儲(chǔ)器的指令,然后跳轉(zhuǎn)到程序存儲(chǔ)器開始執(zhí)行,完成后續(xù)的設(shè)備初始化及應(yīng)用程序的執(zhí)行。 

       外部處理器通過時(shí)序轉(zhuǎn)接橋連接在Avalon交換結(jié)構(gòu)上和Nios II處理器共同構(gòu)成的一個(gè)雙處理器系統(tǒng)如圖1所示。黑色箭頭表示Nios II啟動(dòng)延遲模塊是通過Avalon交換結(jié)構(gòu)連接的。

                                  

         圖1  多處理器系統(tǒng)的啟動(dòng)方案結(jié)構(gòu) 

       啟動(dòng)方案的硬件設(shè)計(jì) 

       啟動(dòng)延遲模塊如圖2所示,它有兩個(gè)從端口S1、S2:S1一端連接在啟動(dòng)延遲模塊中的ROM單元上,另一端通過Avalon總線連接在Nios II處理器的指令主端口;S2一端連接在啟動(dòng)延遲模塊的控制寄存器上,另一端通過Avalon總線連接在外部處理器和Nios II處理器的數(shù)據(jù)主端口。圖2中箭頭的方向表示數(shù)據(jù)的流向。

                                          

     圖2 Nios II啟動(dòng)模塊的硬件結(jié)構(gòu) [!--empirenews.page--]

       在此需做兩點(diǎn)說明:

* 在啟動(dòng)延遲模塊中有兩個(gè)寄存器,這兩個(gè)寄存器定義如下: 

      
說明:控制寄存器1用于存放Nios
 

 

II程序存儲(chǔ)器中_start程序的入口地址??刂萍拇嫫?中跳轉(zhuǎn)標(biāo)志位(31_1位保留) 。

       這兩個(gè)寄存器值由外部處理器來寫入,其中偏移量為0的寄存器存放Nios II程序存儲(chǔ)器中_start程序的入口地址,此值由外部處理器寫入;偏移量為1的寄存器只用了第0位,其它位保留,當(dāng)外部處理器配置好Nios II處理器系統(tǒng)后,會(huì)向此寄存器的第0位寫入1,否則保持為0。

* ROM中的數(shù)據(jù)是外部處理器在配置FPGA的時(shí)候?qū)懭氲?因此只要FPGA配置完成后,啟動(dòng)代碼就存放進(jìn)ROM中了。ROM的大小要根據(jù)啟動(dòng)程序代碼的大小來決定,設(shè)計(jì)中應(yīng)盡可能降低這段程序的代碼存儲(chǔ)量。

       下邊是用Verilog 硬件描述語言編寫的啟動(dòng)延遲模塊的硬件代碼的主體框架結(jié)構(gòu):
//ROM讀端口(S1):
boot_rom       the_boot_rom
(
.clock    (s1_clk),   file://s1_clk為來自Avalon總線模塊上的S1端口的時(shí)鐘信號(hào)
.aclr    (s1_reset),  file://s1_reset為來自Avalon總線模塊上的S1端口的復(fù)位信號(hào)
.q       (s1_readdata), file://s1_readdata為流向Avalon總線模塊的S1端口的32位數(shù)據(jù)
.address  (s1_address)  file://s1_address為來自于Avalon總線模塊的S1端口的地址
);
file://控制寄存器讀寫端口(S2):
control_register   the control_register
(
.clk         (s2_clk),  file://s2_clk為來自Avalon總線模塊上的S2端口的時(shí)鐘信號(hào)
.reset       (s2_reset),  file://s2_reset為來自Avalon總線模塊上的S2端口的復(fù)位信號(hào)
.read        (s2_read),  file://s2_read為來自Avalon總線模塊上的S2端口的讀使能信號(hào)
.write       (s2_write),  file://s2_write為來自Avalon總線模塊上的S2端口的寫使能信號(hào)
.schipselect  (s2_chipselect), file://s2_chipselect為來自Avalon總線模塊上的S2端口的片選信號(hào)
.address     (s2_address), file://s2_address為來自Avalon總線模塊上的S2端口的地址 
.readdata    (s_readdata),  file://s2_chipselect為流向Avalon總線模塊上的S2端口的32位讀數(shù)據(jù)
.writedata   (s2_writedata) file://s2_writedata為來自Avalon總線模塊上的S2端口的32位寫數(shù)據(jù)
); 

       啟動(dòng)方案的軟件設(shè)計(jì) 

       啟動(dòng)方案的軟件設(shè)計(jì)目標(biāo)是當(dāng)系統(tǒng)復(fù)位后,在外部處理器向Nios II程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器傳輸數(shù)據(jù)的過程中,Nios II處理器運(yùn)行要受到外部處理器的控制。當(dāng)一切就緒后,外部處理器發(fā)出一條釋放Nios II處理器的命令,接下來Nios II處理器就可以正常運(yùn)行了。 

       軟件部分主要就是存放在啟動(dòng)延遲模塊中ROM的代碼,此代碼主要是檢測(cè)啟動(dòng)延遲模塊中控制寄存器2的第0位是否為1。若為1,則跳轉(zhuǎn)到控制寄存器1中所存儲(chǔ)的地址處執(zhí)行。若設(shè)控制寄存器的基址為CONTROL_REG_BASE,為了減少代碼量,這段代碼容易用Nios II的匯編指令來實(shí)現(xiàn),代碼部分在此從略。 

       最后本方案在我們自己設(shè)計(jì)的一塊開發(fā)板上經(jīng)過測(cè)試,能夠正確完成Nios II 處理器的啟動(dòng)。 
       
       結(jié)語 

       采用多處理器的系統(tǒng)雖然可以提高系統(tǒng)的性能,但傳統(tǒng)的多處理器系統(tǒng)一般只出現(xiàn)在工作站及高端PC上,在嵌入式系統(tǒng)中由于其設(shè)計(jì)代價(jià)太高很少采用。本文設(shè)計(jì)了一種在多處理器系統(tǒng)中的Nios II軟核處理器的啟動(dòng)方案,這個(gè)方案在外部處理器向Nios II的程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器加載數(shù)據(jù)時(shí),可以控制Nios II處理器的啟動(dòng)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

深圳2022年10月8日 /美通社/ -- 日前,TUV南德受邀參與亞馬遜全球個(gè)人防護(hù)設(shè)備(PPE)合規(guī)管理線上峰會(huì),為企業(yè)分享歐盟、英國(guó)、美國(guó)及日本的個(gè)人防護(hù)設(shè)備...

關(guān)鍵字: 亞馬遜 防護(hù) BSP NIOS

前不久,Altera 正式推出了Nios II系列32位RSIC嵌入式處理器。Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA中實(shí)現(xiàn)僅需35美分...

關(guān)鍵字: 嵌入式 CPU 軟核處理器

INTERRUPT中斷是硬件和軟件交互的一種機(jī)制,可以說整個(gè)操作系統(tǒng),整個(gè)架構(gòu)都是由中斷來驅(qū)動(dòng)的。中斷的機(jī)制分為兩種,中斷和異常,中斷通常為設(shè)備觸發(fā)的異步事件,而異常是執(zhí)行指令時(shí)發(fā)生的同步事件。本文主要來說明外設(shè)觸發(fā)的中...

關(guān)鍵字: 中斷機(jī)制 多處理器

摘 要:為了更好地實(shí)現(xiàn)物聯(lián)網(wǎng)或工業(yè)控制領(lǐng)域中傳感器網(wǎng)絡(luò)設(shè)備的遠(yuǎn)程監(jiān)控功能,本文設(shè)計(jì)了一種基于FPGA的嵌入式網(wǎng)關(guān)系統(tǒng)的隨機(jī)方法。該設(shè)計(jì)通過構(gòu)建可編程片上系統(tǒng) (SOPC),并利用Nios II嵌入式系統(tǒng)通過串口通信來實(shí)現(xiàn)...

關(guān)鍵字: 嵌入式網(wǎng)關(guān) FPGA NIOS II COS-II操作系統(tǒng) SOPC

(全球TMT2021年9月10日訊)Super Micro Computer,Inc.?(SMCI)?宣布擴(kuò)展其搭載全新Intel Xeon E-2300和第三代Intel Xeon可擴(kuò)展處

關(guān)鍵字: 處理器系統(tǒng) ic

摘要:針對(duì)工業(yè)控制領(lǐng)域中對(duì)多串口通信的需求,采用SOPC技術(shù)并利用FPGA的可編程性,給出了一個(gè)基于NiosII的30路串口數(shù)據(jù)轉(zhuǎn)發(fā)通信處理機(jī)的設(shè)計(jì)方法,同時(shí)定義了相應(yīng)的數(shù)據(jù)通信協(xié)議,從而實(shí)現(xiàn)了30路下位機(jī)與上位機(jī)的串口...

關(guān)鍵字: 多串口通信 SOPC FPGA NIOS

  本文主要搭建一個(gè)多生理參數(shù)測(cè)量系統(tǒng)的數(shù)據(jù)處理平臺(tái),在FPGA中嵌入一個(gè)32位Nios II軟核處理器,用于控制數(shù)據(jù)的傳輸、存儲(chǔ)及顯示。主要完成了此數(shù)據(jù)處理平臺(tái)硬件系統(tǒng)的定制及編寫相應(yīng)程序,以控制數(shù)

關(guān)鍵字: NIOS ii 生理

今天和大家一起聊聊--服務(wù)器多處理器架構(gòu),在查閱相關(guān)資料的過程中,發(fā)現(xiàn)這是個(gè)容易被噴的話題,搞得我慌的一批。 本文并不會(huì)從邏輯電路、芯片設(shè)計(jì)、cpu歷史等等角度去闡述,水平有限實(shí)戰(zhàn)第一,通過本文你將了解到以下內(nèi)容: 物理...

關(guān)鍵字: 多處理器

作者 :wcc149 軟核處理器 SOPC技術(shù),即軟核處理器,最早是由Altera公司提出來的,它是基于FPGA的SOC片上系統(tǒng)設(shè)計(jì)技術(shù)。是使用FPGA的邏輯和資源搭建的一個(gè)軟核CPU系統(tǒng),由于是使用FPGA的通用邏輯搭...

關(guān)鍵字: FPGA 軟核處理器

嵌入式軟件

15715 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉