中芯國際: Cadence低功耗、高端節(jié)點數(shù)字…
[導讀]加州圣荷塞2012年4月10日電 /美通社亞洲/ --全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)今天宣布,全球領(lǐng)先的晶圓廠之一中國中芯國際[0.40 2.56%]集成電路制造有限公司(SMIC)推出一款采用Cadenc
加州圣荷塞2012年4月10日電 /美通社亞洲/ --全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)今天宣布,全球領(lǐng)先的晶圓廠之一中國中芯國際[0.40 2.56%]集成電路制造有限公司(SMIC)推出一款采用Cadence Encounter數(shù)字技術(shù)和SMIC 40納米生產(chǎn)工藝的低功耗、高端工藝節(jié)點IC設(shè)計參考流程。該參考流程為設(shè)計團隊進行復雜SoC設(shè)計提供了一個可預測的快速解決方案,可應用于類型廣泛的低功耗產(chǎn)品,包括諸如平板計算機和智能手機等最新消費電子產(chǎn)品。
SMIC-Cadence流程通過高端電源管理功能實現(xiàn)設(shè)計自動化。這種已通過實際生產(chǎn)驗證的設(shè)計方法全面貫穿于整個Cadence RTL到GDSII的流程,涵蓋Encounter RTL Compiler、Encounter Conformal Low Power、Encounter Digital ImpleMEntation System、Encounter Timing System、Encounter Power System、Cadence QRC、 Cadence CMP Predictor和Cadence Physical Verification System多種設(shè)計工具。
SMIC-Cadence流程通過高端電源管理功能實現(xiàn)設(shè)計自動化。這種已通過實際生產(chǎn)驗證的設(shè)計方法全面貫穿于整個Cadence RTL到GDSII的流程,涵蓋Encounter RTL Compiler、Encounter Conformal Low Power、Encounter Digital ImpleMEntation System、Encounter Timing System、Encounter Power System、Cadence QRC、 Cadence CMP Predictor和Cadence Physical Verification System多種設(shè)計工具。





