S2C公司宣布S2C的客戶現(xiàn)在可以購買工作在S2C第四代S4 TAI Logic Module上的DDR2和DDR3原型就緒IP。該IP允許用戶在S2C基于Altera Stratix IV的FPGA原型硬件運行即開即用的2G DDR2到533Mbps,2G DDR3到800Mbps。FPGA上DDR2和DDR3運行在如此高的頻率需要大量的工程工作,S2C公司已預先完成這些設計工作,讓工程師能夠快速創(chuàng)建SoC原型。
DDR2和DDR3原型就緒IP利用Altera Quartus軟件提供的存儲控制器,使用選定的經(jīng)過S2C測試的DDR2和DDR3 SO - DIMM內(nèi)存,經(jīng)過預映射和良好的調(diào)試獲得高性能。通過購買,客戶將獲得一個TAI Player軟件項目文件,它有已經(jīng)映射到S4 TAI Logic Module完整的參考設計,和文檔指示如何一步一步運行DDR2或DDR3內(nèi)存??蛻艨梢苑奖愕卦赥AI Player軟件調(diào)整DDR2 / 3的時鐘頻率來驗證在不同的時鐘下讀寫操作是正確的。
不論在最終SoC中使用的存儲控制器如何實現(xiàn),S2C的DDR2和DDR3原型就緒IP都是加速SoC開發(fā)的實用的參考設計。S2C的目標是,確??蛻艨梢岳肁ltera提供的存儲控制器首先在可能的最短時間使其包含DDR2和DDR3外部存儲器的SoC原型運行起來。如果客戶需要驗證SoC實際使用的內(nèi)存控制器,原型就緒IP的設置,如引腳分配,時序約束和其他的Altera Quartus設置可以被用來作為參考。
“大容量外部SDRAM記憶體通常是今天的數(shù)字系統(tǒng)設計的關鍵因素,這越來越需要有一個穩(wěn)定的具有大容量高性能的DDR2和DDR3外部存儲器的FPGA上的SoC原型,” S2C公司董事長兼首席技術官陳睦仁說,“在FPGA運行高性能的DDR2和DDR3不是容易的事情,如果設計不當可能導致很差的和不穩(wěn)定的系統(tǒng)性能。S2C公司的DDR2和DDR3原型就緒套件是預先設計好的,消除了這些潛在的問題。我們的目標是繼續(xù)為客戶提供預先設計好的解決方案,縮短取得可工作SoC原型的時間從而縮短設計周期,使我們的客戶能夠擊敗他們的競爭對手進入市場”。
DDR2和DDR3原型就緒IP現(xiàn)已可用在所有S4 TAI logic modules。S4 TAI Logic Module是S2C的第四代SoC原型硬件,通過增強電源管理,冷卻機制和噪聲屏蔽有利于原型系統(tǒng)高性能和可靠性。S4 TAI Logic Module可以安裝一個或兩個Stratix IV FPGA在一塊板上提供達30萬ASIC門的容量和提供1,286個外部I/O連接。多個TAI Logic Module可堆疊或安裝在一個互聯(lián)的母板上,以滿足更大的門數(shù)需求。