日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動化
[導(dǎo)讀]21ic訊 Altera公司(Nasdaq: ALTR)與Intel公司今天宣布,采用Intel世界領(lǐng)先的封裝和裝配技術(shù)以及Altera前沿的可編程邏輯技術(shù),雙方合作開發(fā)多管芯器件。在此次合作中,Intel使用14 nm三柵極工藝制造Altera的Stratix

21ic訊 Altera公司(Nasdaq: ALTR)與Intel公司今天宣布,采用Intel世界領(lǐng)先的封裝和裝配技術(shù)以及Altera前沿的可編程邏輯技術(shù),雙方合作開發(fā)多管芯器件。在此次合作中,Intel使用14 nm三柵極工藝制造Altera的Stratix® 10 FPGA和SoC,進(jìn)一步加強(qiáng)了Altera與Intel的代工線關(guān)系。

Altera與Intel一起工作開發(fā)多管芯器件,在一個封裝中高效的集成了單片14 nm Stratix 10 FPGA和SoC與其他先進(jìn)組件,包括DRAM、SRAM、ASIC、處理器和模擬組件。使用高性能異構(gòu)多管芯互聯(lián)技術(shù)來實(shí)現(xiàn)集成。Altera的異構(gòu)多管芯器件具有傳統(tǒng)2.5和3D方法的優(yōu)勢,而且成本更低。器件將解決性能、存儲器帶寬和散熱等影響通信、高性能計(jì)算、廣播和軍事領(lǐng)域高端應(yīng)用所面臨的難題。

Intel的14 nm三柵極工藝密度優(yōu)勢結(jié)合Altera的專利FPGA冗余技術(shù),支持Altera交付業(yè)界密度最高的單片F(xiàn)PGA管芯,進(jìn)一步提高了一個管芯中系統(tǒng)組件的集成度。Altera利用開發(fā)最大的單片F(xiàn)PGA管芯的領(lǐng)先優(yōu)勢以及Intel封裝技術(shù),在一個封裝系統(tǒng)解決方案中集成了更多的功能。Intel同時針對制造工藝進(jìn)行了優(yōu)化,簡化了制造過程,提供全包代工線服務(wù),包括異構(gòu)多管芯器件的制造、裝配和測試。Intel和Altera目前正在開發(fā)測試平臺,目的是實(shí)現(xiàn)流暢的制造和集成流程。

Intel定制代工線副總裁兼總經(jīng)理Sunit Rikhi評論說:“我們與Altera合作,使用我們的14 nm三柵極工藝制造下一代FPGA和SoC,這進(jìn)行的非常順利。我們密切合作,在半導(dǎo)體制造和封裝等相關(guān)領(lǐng)域共同工作。兩家公司在開發(fā)業(yè)界創(chuàng)新產(chǎn)品上取長補(bǔ)短,充分發(fā)揮彼此的專長。”

Altera公司研究和開發(fā)資深副總裁Brad Howe表示:“我們與Intel在異構(gòu)多管芯器件開發(fā)上進(jìn)行合作,這反映了兩家公司在提高下一代系統(tǒng)帶寬和性能方面有共同的理念。采用Intel的高級制造和芯片封裝技術(shù),Altera交付的封裝系統(tǒng)解決方案將是滿足總體性能需求最關(guān)鍵的因素。”

前瞻性陳述

本新聞發(fā)布稿含有的與Stratix 10器件相關(guān)的“前瞻性陳述”是依照1995年私有安全起訴改革法案所規(guī)定的免責(zé)條款。請投資者注意,前瞻性陳述具有一定的風(fēng)險(xiǎn)性和不確定性,可能導(dǎo)致實(shí)際結(jié)果不同于當(dāng)前預(yù)測,包括不受限制的依賴于產(chǎn)品開發(fā)計(jì)劃,軟件和其他開發(fā)工具的設(shè)計(jì)性能,Altera和第三方的開發(fā)技術(shù)、生產(chǎn)能力,以及Altera安全和交流委員會檔案中討論的其他風(fēng)險(xiǎn)等,Altera網(wǎng)站上提供檔案副本,也可以從公司免費(fèi)獲得該副本。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(dá)(NVIDIA) Halos AI系統(tǒng)檢測實(shí)驗(yàn)室生態(tài)體系。該實(shí)驗(yàn)室是首個獲得美國國家標(biāo)準(zhǔn)協(xié)會認(rèn)...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

3月26日,Intel在發(fā)布酷睿Ultra 200S Plus與200HX Plus系列處理器時,同步推出了Intel二進(jìn)制優(yōu)化技術(shù)(IBOT)。

關(guān)鍵字: Intel 處理器 IPC

3月26日消息,內(nèi)存之后,CPU也火了。AI對服務(wù)器CPU的需求,已經(jīng)開始影響消費(fèi)級處理器的供應(yīng)。

關(guān)鍵字: Intel 處理器 AMD

在工業(yè)自動化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨(dú)特的“飛過處理”機(jī)制,已成為實(shí)時控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計(jì)流程中,硬件與軟件的“割裂”往往是導(dǎo)致項(xiàng)目延期的元兇。當(dāng)RTL代碼還在仿真階段時,軟件團(tuán)隊(duì)只能基于指令集模擬器(ISS)進(jìn)行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實(shí)硬件的時序細(xì)節(jié)。此時,F(xiàn)PGA原型驗(yàn)...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計(jì)算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實(shí)時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關(guān)鍵字: 邊緣計(jì)算 NVIDIA Jetson FPGA

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實(shí)現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實(shí)現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運(yùn)算(MAC)的優(yōu)化實(shí)現(xiàn),分享流水線設(shè)計(jì)與資源復(fù)用的實(shí)用技巧,幫助開發(fā)者在有限資源下實(shí)現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在異構(gòu)計(jì)算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們試圖通過OpenCL將FPGA納入統(tǒng)一計(jì)算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA

將成熟的ASIC設(shè)計(jì)遷移至FPGA平臺,絕非簡單的“復(fù)制粘貼”。ASIC設(shè)計(jì)追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至?xí)r序收...

關(guān)鍵字: ASIC FPGA
關(guān)閉