
計(jì)數(shù)器是在數(shù)字系統(tǒng)中使用最多的時(shí)序電路,它不僅能用于對(duì)時(shí)鐘脈沖計(jì)數(shù),還可以用于分頻、定時(shí)、產(chǎn)生節(jié)拍脈沖和脈沖序列以及進(jìn)行數(shù)字運(yùn)算等。 所謂同步計(jì)數(shù)器,就是在時(shí)鐘脈沖(計(jì)數(shù)脈沖)的控制下,構(gòu)成計(jì)數(shù)器的各觸
異步計(jì)數(shù)器又稱行波計(jì)數(shù)器,它的下一位計(jì)數(shù)器的輸出作上一位計(jì)數(shù)器的時(shí)鐘信號(hào),一級(jí)一級(jí)串行連接起來(lái)就構(gòu)成了一個(gè)異步計(jì)數(shù)器。異步計(jì)數(shù)器與同步計(jì)數(shù)器不同之處就在于時(shí)鐘脈沖的提供方式,但是,由于異步計(jì)數(shù)器采用行
所謂可逆計(jì)數(shù)器,就是根據(jù)計(jì)數(shù)控制信號(hào)的不同,在時(shí)鐘脈沖作用下,計(jì)數(shù)器可以進(jìn)行加1或者減1操作的一種計(jì)數(shù)器??赡嬗?jì)數(shù)器有一個(gè)特殊的控制端,這就是DR端。當(dāng)DIR='0'時(shí),計(jì)數(shù)器進(jìn)行加1操作,當(dāng)DIR='1'時(shí),計(jì)數(shù)器就進(jìn)
在基于EDA技術(shù)的數(shù)字電路系統(tǒng)設(shè)計(jì)中,分頻電路應(yīng)用得十分廣泛,常常使用分頻電路來(lái)得到數(shù)字系統(tǒng)中各種不同頻率的控制信號(hào)。所謂分頻電路,就是將一個(gè)給定的頻率較高的數(shù)字輸入信號(hào),經(jīng)過(guò)適當(dāng)?shù)奶幚砗螅a(chǎn)生一個(gè)或數(shù)個(gè)
多路選擇器可以從多組數(shù)據(jù)來(lái)源中選取一組送入目的地。它的應(yīng)用范圍相當(dāng)廣泛,從組合邏輯的執(zhí)行到數(shù)據(jù)路徑的選擇,經(jīng)??梢钥吹剿嫩櫽啊A硗庠跁r(shí)鐘、計(jì)數(shù)定時(shí)器等的輸出顯示電路中經(jīng)常利用多路選擇器制作掃描電路來(lái)
編碼器可將2N個(gè)分離的信息代碼以N個(gè)二進(jìn)制碼來(lái)表示。編碼器常常應(yīng)用于影音壓縮或通信方面,以達(dá)到精簡(jiǎn)傳輸量的目的??梢詫⒕幋a器看成壓縮電路,譯碼器看成解壓縮電路。傳送數(shù)據(jù)前先用編碼器壓縮數(shù)據(jù)后再傳送出去,在
寄存(鎖存)器是一種重要的數(shù)字電路部件,常用來(lái)暫時(shí)存放指令、參與運(yùn)算的數(shù)據(jù)或運(yùn)算結(jié)果等。它是數(shù)字測(cè)量和數(shù)字控制中常用的部件,是計(jì)算機(jī)的主要部件之一。寄存器的主要組成部分是具有記憶功能的雙穩(wěn)態(tài)觸發(fā)器。一
移位寄存器除了具有存儲(chǔ)代碼的功能以外,還具有移位功能。所謂移位功能,是指寄存器里存儲(chǔ)的代碼能在移位脈沖的作用下依次左移或右移。因此,移位寄存器不但可以用來(lái)寄存代碼,還可用來(lái)實(shí)現(xiàn)數(shù)據(jù)的串并轉(zhuǎn)換、數(shù)值的運(yùn)
半導(dǎo)體存儲(chǔ)器的種類很多,從功能上可以分為只讀存儲(chǔ)器(READ_ONLY MEMORY,簡(jiǎn)稱ROM)和隨機(jī)存儲(chǔ)器(RANDOM ACCESS MEMORY,簡(jiǎn)稱RAM)兩大類。 只讀存儲(chǔ)器在正常工作時(shí)只能讀取數(shù)據(jù),不能快速地修改或重新寫(xiě)入數(shù),適用
SRAM和ROM的主要區(qū)別在于RAM描述上有讀和寫(xiě)兩種操作,而且在讀寫(xiě)上對(duì)時(shí)間有較嚴(yán)格的要求。 【例】 用VHDL設(shè)計(jì)一個(gè)8×8位的雙口SRAM的VHDL程序,并使用MAX+p1us Ⅱ進(jìn)行仿真。 仿真結(jié)果如圖所示。 如圖 讀寫(xiě)存儲(chǔ)器D
FIFO是先進(jìn)先出堆棧,作為數(shù)據(jù)緩沖器,通常其數(shù)據(jù)存放結(jié)構(gòu)完全與RAM一致,只是存取方式有所不同。 【例】 設(shè)計(jì)一個(gè)8×8先進(jìn)先出堆棧FIFO的VHDL程序,并使用MAX+p1us Ⅱ進(jìn)行仿真。 仿真結(jié)果如圖示。 如圖 先進(jìn)先出
如圖是獨(dú)立式鍵盤(pán)電路圖。獨(dú)立式鍵盤(pán)輸入電路的VHDL程序設(shè)計(jì)主要包括鍵盤(pán)去抖電路、輸入信息譯碼電路和輸入存儲(chǔ)緩沖器等電路的VHDL程序設(shè)計(jì),其中重點(diǎn)為輸入信息譯碼電路的設(shè)計(jì)。如圖所示獨(dú)立式鍵盤(pán)電路接口信息譯碼
矩陣式鍵盤(pán)是一種常見(jiàn)的輸入裝置,在日常的生活中,矩陣式鍵盤(pán)在計(jì)算機(jī)、電話、手機(jī)、微波爐等各式電子產(chǎn)品上已經(jīng)被廣泛應(yīng)用。如圖是一個(gè)3×4矩陣鍵盤(pán)的面板配置圖,其中數(shù)字O~9作為數(shù)字輸入按鍵,F(xiàn)1、F2作為自定義
【例】 設(shè)計(jì)一個(gè)能產(chǎn)生數(shù)字0~9的“虛擬式”按鍵輸入電路的VHDL程序,并使用MAX+pl1s Ⅱ進(jìn)行仿真。 仿真結(jié)杲如圖所示。 如圖 “虛擬式”按鍵輸入電路XNAJSR的仿真圖歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.co
常用的顯示器件有發(fā)光二極管、數(shù)碼管、液晶顯示器等,其中最常用的為數(shù)碼管。數(shù)碼管顯示數(shù)據(jù)的方式有靜態(tài)顯示和動(dòng)態(tài)顯示之分。所謂靜態(tài)顯示,就是將被顯示的數(shù)據(jù)的BCD碼通過(guò)各自的4~1B顯示譯碼器譯碼后,分別接到顯
Prote1 99 SE系統(tǒng)一共提供了7個(gè)設(shè)計(jì)環(huán)境(或稱為設(shè)計(jì)系統(tǒng)),分別是原理圖設(shè)計(jì)與編輯(Sch)、印刷電路板設(shè)計(jì)與編輯(PCB)、原理圖元件庫(kù)編輯器(SchLib)、印刷電路元件庫(kù)編輯器(PcbLib)、表格處理編輯器(Sprea
1)元件庫(kù)的裝載 元件庫(kù)的裝載就是將設(shè)計(jì)中需要使用的元件所在的元件庫(kù)從外存調(diào)入內(nèi)存,以供設(shè)計(jì)中使用。其具體操作為:使用鼠標(biāo)單擊設(shè)計(jì)管理器中左端的Browse Sch選項(xiàng)卡,然后單擊Add/Remove按鈕,屏幕將出現(xiàn)元件庫(kù)
利用晶振、電阻、電容、集成芯片74LS04、集成芯片4040等元器件設(shè)計(jì)一個(gè)能產(chǎn)生各種不同頻率的方波信號(hào)的簡(jiǎn)易信號(hào)源,如圖1所示。如圖2是簡(jiǎn)易信號(hào)源電路原理圖設(shè)計(jì)中的元件調(diào)用及布局、布線示意圖;如圖3是晶振CRYSTAL
網(wǎng)絡(luò)表是電路原理圖設(shè)計(jì)與印刷電路板設(shè)計(jì)之間的一座橋梁,它是電路板自動(dòng)布線的靈魂。網(wǎng)絡(luò)表可以從電路原理圖中獲得,也可從印刷電路板中提取。 設(shè)計(jì)好電路原理圖后,先進(jìn)行電氣規(guī)則檢查(執(zhí)行Too1/ERC操作),接著執(zhí)
啟動(dòng)PCB編輯器→確定電路板的尺寸→裝載封裝元件庫(kù)→裝載網(wǎng)絡(luò)表9元件布局、布線→自動(dòng)/手動(dòng)布線→查看3D視圖。 1)電路板的尺寸的設(shè)定。設(shè)計(jì)PCB前,首先要設(shè)定電路板的尺寸/邊框,其設(shè)計(jì)步驟為:先彈出編輯區(qū)下方的K