
在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,滿(mǎn)足同時(shí)傳輸幾種業(yè)務(wù)的需求,通常采用時(shí)分復(fù)用的方法,將若干個(gè)低速數(shù)字碼流按一定格式合并成一個(gè)高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個(gè)業(yè)務(wù)信
全球可編程邏輯解決方案領(lǐng)先廠(chǎng)商賽靈思公司(NASDAQ:XLNX))今日宣布與全球半導(dǎo)體設(shè)計(jì)、驗(yàn)證和制造領(lǐng)域的軟件及 IP 領(lǐng)先廠(chǎng)商Synopsys公司(NASDAQ:SNPS)聯(lián)手推出《 FPGA的原型開(kāi)發(fā)方法手冊(cè)》(FPMM),這是一本介紹如何使用 FPGA 作為平臺(tái)進(jìn)行片上系統(tǒng)(SoC)開(kāi)發(fā)的實(shí)用指南。FPMM 收錄了眾多公司的設(shè)計(jì)團(tuán)隊(duì)在設(shè)計(jì)和驗(yàn)證方面的寶貴經(jīng)驗(yàn)...
球可編程平臺(tái)領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布推出 ISE® 13設(shè)計(jì)套件。這款屢獲殊榮的設(shè)計(jì)工具和 IP 套件新增了許多增強(qiáng)特性,可以提高片上系統(tǒng)(SoC) 設(shè)計(jì)團(tuán)隊(duì)的生產(chǎn)力,針對(duì) Spartan®-6、Virtex®-6 和 7 系列 FPGA 以及行業(yè)領(lǐng)先的容量高達(dá) 200 萬(wàn)個(gè)邏輯單元的 Virtex-7 2000T 器件,加速實(shí)現(xiàn)真正的即插即用 IP。針對(duì)減少開(kāi)發(fā)時(shí)間和成本,ISE 13設(shè)計(jì)套件引入了加速驗(yàn)證、支持 IP-XACT 的即插即用 IP以及全新的Team Design Flow,讓多名工程師利用時(shí)序可重復(fù)功能同時(shí)開(kāi)展工作,從而縮短設(shè)計(jì)周期。
隨著軟件無(wú)線(xiàn)電技術(shù)和FPGA、DSP、AD 等技術(shù)的高速發(fā)展,數(shù)字接收機(jī)的應(yīng)用日益廣泛。為了擴(kuò)大數(shù)字接收機(jī)的ADC 動(dòng)態(tài)范圍,廣泛采用了自動(dòng)增益控制(AGC) ,使接收機(jī)的增益隨著信號(hào)的強(qiáng)弱進(jìn)行調(diào)整,其性能的好壞直接
本文給出的視頻采集和顯示模塊在設(shè)計(jì)時(shí),選取分辨率為768×494像素的NTSC制式, 并選用輸出像素為640×480的CCD攝像頭; FPGA選取Altera CyclONeⅡ系列Ep2c35F672c36 (內(nèi)含35000個(gè)邏輯單元); 主動(dòng)串行配
關(guān)鍵字: Zynq-7000 可擴(kuò)展處理平臺(tái) FPGA PowerPC Xilinx全球營(yíng)銷(xiāo)高級(jí)副總裁Vin Rat
摘要:對(duì)傳統(tǒng)的數(shù)字化轉(zhuǎn)角測(cè)量方法進(jìn)行了簡(jiǎn)要介紹,提出了一種能夠提高測(cè)角分辨率的脈沖細(xì)分技術(shù),并結(jié)合激光陀螺輸出信號(hào)對(duì)該方法進(jìn)行了誤差分析。接著利用FPGA對(duì)此項(xiàng)技術(shù)進(jìn)行了硬件實(shí)現(xiàn),具體描述了電路各部分的工
摘要:在火車(chē)車(chē)輪的振動(dòng)式擦傷檢測(cè)系統(tǒng)中,經(jīng)常需要對(duì)振動(dòng)信號(hào)進(jìn)行頻譜分析,為實(shí)現(xiàn)振動(dòng)頻譜信號(hào)的及時(shí)輸出,在此根據(jù)FFT算法中的一種變形運(yùn)算流圖,提出一種基于FPGA的FFT流水線(xiàn)結(jié)構(gòu),總結(jié)了利用流水線(xiàn)結(jié)構(gòu)實(shí)現(xiàn)這種
摘要:根據(jù)現(xiàn)代電子系統(tǒng)對(duì)信號(hào)源的頻率穩(wěn)定度、準(zhǔn)確度及分辨率越來(lái)越高的要求,結(jié)合直接數(shù)字式頻率合成器(DDS)的優(yōu)點(diǎn),利用FPGA芯片的可編程性和實(shí)現(xiàn)方案易改動(dòng)的特點(diǎn),提出了一種基于FPGA和DDS技術(shù)的任意波形發(fā)生器
摘要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Altera公司的FPGA芯片EP3C225Q240C8N設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語(yǔ)言VHDL實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控制,并通
FPGA、CPU與DSP等技術(shù)走向融合
在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,滿(mǎn)足同時(shí)傳輸幾種業(yè)務(wù)的需求,通常采用時(shí)分復(fù)用的方法,將若干個(gè)低速數(shù)字碼流按一定格式合并成一個(gè)高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個(gè)業(yè)務(wù)
摘要:提出一種基于FPGA的簡(jiǎn)易數(shù)字示波器設(shè)計(jì)方法,硬件上采用以Altera公司的EP2C8Q208CN現(xiàn)場(chǎng)可編程門(mén)陣列芯片作為核心器件,同時(shí)結(jié)合FPGA和NIOS軟核的優(yōu)勢(shì),設(shè)計(jì)高效的片上可編程系統(tǒng)(SoPC)對(duì)高速A/D所采集的數(shù)據(jù)進(jìn)
隨著軟件無(wú)線(xiàn)電技術(shù)和FPGA、DSP、AD 等技術(shù)的高速發(fā)展,數(shù)字接收機(jī)的應(yīng)用日益廣泛。為了擴(kuò)大數(shù)字接收機(jī)的ADC 動(dòng)態(tài)范圍,廣泛采用了自動(dòng)增益控制(AGC) ,使接收機(jī)的增益隨著信號(hào)的強(qiáng)弱進(jìn)行調(diào)整,其性能的好壞直接
設(shè)計(jì)了一種基于FPGA的1024點(diǎn)16位FFT算法,采用了基4蝶形算法和流水線(xiàn)處理方式,提高了系統(tǒng)的處理速度,改善了系統(tǒng)的性能。提出了先進(jìn)行前一級(jí)4點(diǎn)蝶形運(yùn)算,再進(jìn)行本級(jí)與旋轉(zhuǎn)因子復(fù)乘運(yùn)算的結(jié)構(gòu)。合理地利用了硬件資源。對(duì)系統(tǒng)劃分的各個(gè)模塊使用Verilog HDL進(jìn)行編碼設(shè)計(jì)。對(duì)整個(gè)系統(tǒng)整合后的代碼進(jìn)行功能驗(yàn)證之后,采用QuartusⅡ與Matlab進(jìn)行聯(lián)合仿真,其結(jié)果是一致的。該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專(zhuān)用FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,在數(shù)字信號(hào)處理領(lǐng)域有廣泛應(yīng)用。
我們是否能夠提供一款其功能可滿(mǎn)足客戶(hù)所有獨(dú)特設(shè)計(jì)要求的DSP內(nèi)核。有時(shí)候內(nèi)核會(huì)太大,太小或者不夠快。有時(shí),我們會(huì)開(kāi)發(fā)一款能確切滿(mǎn)足客戶(hù)需求的內(nèi)核,并迅速以CORE GeneratorTM商標(biāo)推出。不過(guò)即便在這種情況下,客
用插值查找表實(shí)現(xiàn)FPGA的DSP功能
摘要:在火車(chē)車(chē)輪的振動(dòng)式擦傷檢測(cè)系統(tǒng)中,經(jīng)常需要對(duì)振動(dòng)信號(hào)進(jìn)行頻譜分析,為實(shí)現(xiàn)振動(dòng)頻譜信號(hào)的及時(shí)輸出,在此根據(jù)FFT算法中的一種變形運(yùn)算流圖,提出一種基于FPGA的FFT流水線(xiàn)結(jié)構(gòu),總結(jié)了利用流水線(xiàn)結(jié)構(gòu)實(shí)現(xiàn)這種
摘要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Altera公司的FPGA芯片EP3C225Q240C8N設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語(yǔ)言VHDL實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控制,并通
在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,滿(mǎn)足同時(shí)傳輸幾種業(yè)務(wù)的需求,通常采用時(shí)分復(fù)用的方法,將若干個(gè)低速數(shù)字碼流按一定格式合并成一個(gè)高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個(gè)業(yè)務(wù)