基于SOPC的車輛息線控制器設計方案
引言SOPC是Altera公司提出的片上可編程系統(tǒng)解決方案,它將CPU、存儲器、I/O接口、DSP模塊以及鎖相環(huán)的系統(tǒng)設計所必需的模塊集成到一塊FPGA上,構成一個可編程的片上系統(tǒng),使設計的電路在其規(guī)模、可靠性、體積、功耗、
基于SOPC的視頻編解碼IP核的設計
該便攜式接觸網故障信號分析儀采用圖形化程序設計語言LabVIEW開發(fā)設計, 可實現數據的高速實時采集、在線分析、自動存儲、顯示等功能。高速數字化儀NI PXI- 5112卡采樣速度高、性能穩(wěn)定可靠, 適宜對高速變化信號的實時監(jiān)測。將軟件安裝在PXI- 1042工控機上, 具有體積小、抗干擾能力強、攜帶方便等特點, 同時具有故障性質判斷、故障定位功能。該系統(tǒng)目前已經在石家莊變電所現場運行, 效果良好。
1 概述 JPEG2000[1,2]是新的靜止圖像壓縮標準,它具有的多種特性使得它有著廣泛的應用前景。目前為止,JPEG2000的解決方案比較少,并且其中的絕大部分是軟件解決方案:Jasper[3]軟件是經IEC JTC1/SC29/WG1小組推薦
PCI接口IP核的DVB碼流接收系統(tǒng)設計
參數化可配置IP核浮點運算器的設計與實現
include "timescale.v"// synopsys translate_on`include "can_defines.v" module can_top( `ifdef CAN_WISHBONE_IF wb_clk_i, wb_rst_i, wb_dat_i, wb_dat_o, wb_cyc_i, wb_stb_i, wb_we_i,
摘要:為實現線性調頻信號的數字脈沖壓縮,設計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設計方法。針對脈沖壓縮進行了理論分析和Matlab仿真,設計完成后對系統(tǒng)軟、硬件進行了全面測試,并根據實測數
SOC總線即插即用的實現
include "timescale.v"// synopsys translate_on`include "can_defines.v" module can_top( `ifdef CAN_WISHBONE_IF wb_clk_i, wb_rst_i, wb_dat_i, wb_dat_o, wb_cyc_i, wb_stb_i, wb_we_i,
21ic訊 CAST公司目前為視頻和圖像IP核系列產品推出了最新的圖像縮放、視頻去隔行和圖形加速IP核。CAST之前提供了應用最廣泛和可用性最高的視頻和圖像壓縮IP系列之一,它具有H.264、JPEG2000和五種JPEG版本。最新的處
摘要:為實現線性調頻信號的數字脈沖壓縮,設計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設計方法。針對脈沖壓縮進行了理論分析和Matlab仿真,設計完成后對系統(tǒng)軟、硬件進行了全面測試,并根據實測數
Leon3的接口配置設計
Leon3的接口配置設計
21ic訊 CAST公司目前為視頻和圖像IP核系列產品推出了最新的圖像縮放、視頻去隔行和圖形加速IP核。CAST之前提供了應用最廣泛和可用性最高的視頻和圖像壓縮IP系列之一,它具有H.264、JPEG2000和五種JPEG版本。最新的處
21ic訊 萊迪思半導體公司和Flexibilis Oy日前宣布了即可獲取Flexibilis以太網交換(FES)IP核。三速(10Mbps/100Mbps/1Gbps)FES IP核工作在以太網第2層,每個端口具有Gigabit的轉換能力。支持Gigabit光纖和Gigabit雙
Tensilica近日宣布,于2011年5月迎來了其里程碑式的發(fā)展歷程—Tensilica DPU(數據處理器)量產超10億。Tensilica DPU年度出貨量超5億,并且計劃在2012年年底累計出貨量達20億—短短18個月內翻一倍。 Tensilica總裁兼
21ic訊 Tensilica今日宣布,于2011年5月迎來了其里程碑式的發(fā)展歷程—Tensilica DPU(數據處理器)量產超10億。Tensilica DPU年度出貨量超5億,并且計劃在2012年年底累計出貨量達20億—短短18個月內翻一倍
基于OCP-IP的SOC總線即插即用的實現