日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > EDA > 電子設(shè)計自動化
[導讀]針對蘭州重離子加速器冷卻儲存環(huán)(HIRFL-CSR)踢軌磁鐵(Kicker)電源的需要,設(shè)計了一種基于可編程邏輯器件(CPLD)的高速可程控數(shù)字延遲線系統(tǒng)。

摘要:針對蘭州重離子加速器冷卻儲存環(huán)(HIRFL-CSR)踢軌磁鐵(Kicker)電源的需要,設(shè)計了一種基于可編程邏輯器件(CPLD)的高速可程控數(shù)字延遲線系統(tǒng)。文中分析介紹了數(shù)字延遲線系統(tǒng)結(jié)構(gòu)、工作原理及CPLD芯片的設(shè)計并給出了仿真波形。該方案滿足了Kicker電源對脈沖進行適當延遲的要求,解決了Kicker電源系統(tǒng)脈沖同步的問題。
關(guān)鍵詞:CPLD;可程控;延遲線;Kicker

1. 引言

Kicker電源是“九五”國家重大科學工程之一蘭州重離子加速器冷卻儲存環(huán)(HIRFL-CSR)的注入引出系統(tǒng)中一個重要組成部分[1] ,電源系統(tǒng)共包括六個分電源,它們需從共同的信號源接收信號,由于要求它們接收到的信號為同步信號而又因為地理位置致使其接收的信號是不可能完全同步的,為使其接收到同步信號需要在各分電源前端各配置一高速脈沖數(shù)字延遲線,對輸入信號進行調(diào)節(jié)使經(jīng)過數(shù)字延遲線后所有信號達到同步的效果。數(shù)字延遲線要求其延遲時間可調(diào),時間范圍為:5ns~300ns。延遲線是用于將電信號延遲一段時間的元件或器件,其廣泛使用在雷達、電子計算機、彩色電視系統(tǒng)、通信系統(tǒng),以及測量儀器中。

隨著EDA技術(shù)的廣泛應用,CPLD已成為現(xiàn)代數(shù)字系統(tǒng)設(shè)計的主要手段, CPLD的時鐘延遲可達到ns級,結(jié)合其并行工作方式,在超高速、實時測控方面有非常廣闊的應用前景;并且CPLD具有高集成度、高可靠性,幾乎可將整個設(shè)計系統(tǒng)下載于同一芯片中,實現(xiàn)所謂片上系統(tǒng),從而大大縮小其體積。CPLD目前正朝著更高速、更高集成度、更強功能和更靈活的方向發(fā)展[2]。采用CPLD來實現(xiàn)數(shù)字延遲線系統(tǒng),不但大大節(jié)省電路開發(fā)費用,而且能提高設(shè)計效率,同時還能有效實現(xiàn)電路的數(shù)字化與微型化。

2 數(shù)字延遲線工作原理

數(shù)字延遲線是將邏輯信號延遲一段時間的元件或器件。通常數(shù)字延遲線的設(shè)計思路是通過兩個參數(shù)完全相同的延遲模塊分別對脈沖的上升沿和下降沿進行延遲來達到脈沖信號整體延遲一段時間的效果。而由于實際上不可能存在參數(shù)完全相同的延遲模塊使得脈沖前后沿的延遲時間不可能完全相同,所以這種設(shè)計的數(shù)字延遲線的延遲精度不可能很高。如果僅用一個延遲模塊就能同時完成脈沖前后沿的延遲,這樣就即節(jié)省了電路制作成本又提高了延遲線的延遲精度。本文正是基于這一思想并使用CPLD芯片來實現(xiàn)數(shù)字延遲線的設(shè)計的。

本數(shù)字延遲線整體思想是:延遲模塊在觸發(fā)信號上升沿到來時開始工作,邏輯控制電路控制其輸出為輸入脈沖同相信號或輸入脈沖反相信號,邏輯控制電路輸出用于觸發(fā)延遲模塊,在延遲線輸入脈沖上升沿到來時,邏輯控制電路輸出為與輸入脈沖同相信號,進而觸發(fā)延遲模塊,在延遲線輸入脈沖下降沿到來時,邏輯控制電路輸出為與輸入脈沖反相信號,該信號剛好為上升沿,進而觸發(fā)延遲模塊進行延遲。同時該數(shù)字延遲線設(shè)計采用了反饋網(wǎng)絡結(jié)構(gòu),結(jié)構(gòu)更緊湊,更穩(wěn)定。具體工作原理如下:

圖1 數(shù)字延遲線電路工作原理時序圖

 

延遲線輸入信號A,其反相信號 ,兩信號通過邏輯控制模塊其輸出信號O1與其中一路信號同相,該信號接入可逆計數(shù)器模塊置位端,當O1信號上升沿到來時觸發(fā)可逆計數(shù)器開始計數(shù),計數(shù)器計數(shù)結(jié)束后輸出信號CK觸發(fā)T觸發(fā)器使T觸發(fā)器輸出態(tài)Q和 反相,輸出端Q為該數(shù)字延遲線的輸出端,其相對輸入信號A有可逆計數(shù)器計數(shù)時間T的相對延遲,同時T觸發(fā)器的輸出端Q和 又作為邏輯控制模塊的選擇控制信號對信號A和 進行選擇。初試狀態(tài)下延遲線輸入信號為低電平,T觸發(fā)器輸出端即延遲線輸出端Q也為低電平,此時邏輯控制模塊選擇輸入信號A使其輸出信號O1和信號A同相,信號O1輸入至計數(shù)器置位端,計數(shù)器置位端低電平有效,所以O(shè)1使可逆計數(shù)器處于置位狀態(tài),使計數(shù)器輸出端狀態(tài)恒處于預置位狀態(tài),計數(shù)器輸出信號不發(fā)生改變,即而T觸發(fā)器輸出Q不發(fā)生改變,當信號A上升沿到來時,信號O1上升沿同時到來使其變?yōu)楦唠娖?,高電平觸發(fā)計數(shù)器開始減計數(shù),當計數(shù)器計數(shù)至0時,計數(shù)器輸出端經(jīng)或非門輸出的信號CK由低電平變?yōu)楦唠娖?,該上升沿觸發(fā)T觸發(fā)器使其輸出端Q反相,由低電平變?yōu)楦唠娖?,同時T觸發(fā)器的輸出端Q和 作為邏輯控制模塊的選擇控制信號使其輸出信號O1變?yōu)榕c 同相,而此時 為低電平,所以O(shè)1信號使計數(shù)器處于置數(shù)狀態(tài)輸出為預置數(shù),使得CK有變?yōu)榈碗娖?,T觸發(fā)器不翻轉(zhuǎn),所有信號維持此狀態(tài)不變。當輸入信號A出現(xiàn)下降沿,既由高電平變?yōu)榈碗娖綍r,信號 出現(xiàn)上升沿使得O1有低電平變?yōu)楦唠娖?,O1觸發(fā)計數(shù)器減計數(shù),減計數(shù)至0時,使得CK信號由低電平變?yōu)楦唠娖?,該上升沿觸發(fā)T觸發(fā)器使器輸出反相,一方面使得邏輯控制模塊輸出信號變?yōu)榕cA信號同相,處于低電平使計數(shù)器處于預置數(shù)狀態(tài),使得電路狀態(tài)又恢復到初始狀態(tài),當輸入信號A又有脈沖到來時,數(shù)字延遲線將會重復以上動作;另一方面使得輸出端Q出現(xiàn)下降沿,又高電平變?yōu)榈碗娖剑c輸入信號A同相。整個過程來看T觸發(fā)器輸出Q相對輸入信號A剛好有一個計數(shù)器計數(shù)時間Δt的延遲。數(shù)字延遲線電路工作原理的時序圖如圖1所示。由圖1還可看出,同時T觸發(fā)器的輸出端 也是數(shù)字延遲線輸入信號 的延遲信號。所以該數(shù)字延遲線即可以延遲高電平脈沖,也可以延遲低電平脈沖。

該數(shù)字延遲線電路特點總結(jié)如下:1、電路結(jié)構(gòu)相對簡單,造價低廉。而一般延遲線電路都需要兩個完全相同的電路分別完成對輸入信號的上升沿和下降沿的等時間延遲以實現(xiàn)數(shù)字延遲線的功能[3],而且也不可能做到兩電路參數(shù)完全相同。2、邏輯功能強,該延遲線可同時完成高、低脈沖電平的延遲。3、電路為時鐘脈沖定時的延遲線,特別適用于數(shù)字通信、數(shù)字儀表及使用計算機的設(shè)備中。電路延時精度僅取決于時鐘脈沖CP的周期,受環(huán)境溫度、電源波動等因素的影響甚微,所以延遲時間非常穩(wěn)定、精確,最大誤差只是1個字的計數(shù)誤差,時鐘頻率越大,延遲精度越高。4、電路可編程端即計數(shù)器預置數(shù)端DCBA可以由程序控制,DCBA端輸入不同的BCD碼得到不同的延遲時間的延遲線。延遲時間Δt=n×1/f,其中,f為時鐘脈沖CP的頻率,n為DCBA輸入端的BCD碼對應的十進制數(shù)。5、該數(shù)字延遲線的局限是它只能處理比其延遲時間長的脈沖信號,這也是現(xiàn)今數(shù)字延遲線的局限[4],但是該電路并不局限于只能處理占空比接近50%的脈沖信號,而是不受脈沖信號占空比的限制。

3 系統(tǒng)實現(xiàn)

   

圖2 系統(tǒng)結(jié)構(gòu)圖

高速可程控數(shù)字延遲線系統(tǒng)的整體結(jié)構(gòu)圖如圖所示。Kicker電源需要接收三路信號:主閘流管脈沖信號(MS)、從閘流管脈沖信號(DS)和高壓脈沖信號(HV),故需要完成對這三路脈沖信號的可編程延遲。系統(tǒng)采用CPLD完成對三路信號的高速可程控延遲,CPLD外圍電路包括晶體振蕩器、系統(tǒng)復位電路及DCBA編程。延遲時間Δt由晶體振蕩器輸出時鐘頻率f和DCBA編程值共同確定,調(diào)節(jié)范圍為(1 ~ 24-1)/f。DCBA編程值設(shè)置值為0000 ~ 1111,當時鐘頻率f=200MHz時,延遲時間調(diào)節(jié)范圍為5ns ~ 75ns,時間調(diào)節(jié)精度為5ns。

CPLD芯片包括三路數(shù)字延遲線模塊,單模塊的數(shù)字延遲線原理圖如圖3所示,包括MUX模塊、COUNTER_CDL模塊、MYCH模塊、MYTFF模塊和MYSEL模塊。數(shù)字延遲線模塊采用VHDL語言進行編程,程序碼較長,限于篇幅,不再給出其VHDL源程序碼[5][6],各模塊功能如下:

圖3 數(shù)字延遲線原理圖


MUX模塊為邏輯控制模塊,輸出Q由控制端SEL電平高低選擇輸出與輸入D0同相或反相。COUNTER_CDL為可逆計數(shù)器模塊,根據(jù)DCBA編程設(shè)定值對信號進行延遲,MYCH模塊將總線信號轉(zhuǎn)換為單路信號,使輸出信號僅在總線信號值為“0000”時輸出信號為低電平。MYCH模塊輸出信號上升沿可觸發(fā)MYTFF模塊輸出反相,MYTFF模塊為T觸發(fā)器,其輸出即為數(shù)字延遲線信號,該信號同時作為MUX模塊的控制輸入端控制MUX模塊的輸出。當DCBA編程設(shè)定值為“0000”時,MYTFF輸出信號并不是數(shù)字延遲線輸入信號,即以上設(shè)計不能完成零延時,MYSEL模塊為信號選擇輸出模塊,在DCBA編程碼為“0000”時,輸出為延遲線輸入信號,否則,輸出為編程延遲信號。

圖4 EPM3032ALC44-4的I/O布局

4 仿真及波形

本系統(tǒng)采用的CPLD芯片為ALTERA公司的EPM3032ALC44-4芯片,其最高運行頻率為227.3MHz。采用MAX+PLUSⅡ10.0軟件工具開發(fā)。設(shè)計輸入完成后,進行整體的編譯和邏輯仿真,然后進行轉(zhuǎn)換、延時仿真生成配置文件,最后下載至CPLD器件,完成結(jié)構(gòu)功能配置,實現(xiàn)其硬件功能。CPLD芯片EPM3032ALC44-4的各管腳布局如圖4所示。其中clk時鐘端口采用了芯片的全局時鐘端,管腳號為43,輸入信號為ms、ds和hv,輸出為mso、dso和hvo。各管腳序號見圖4所示。

數(shù)字延遲線模塊編譯后進行仿真,所得仿真波形圖如圖5所示。DCBA編程十進制值為4,延遲線輸出信號Sigout相對輸入信號Signal剛好由4個時鐘周期的延遲。Clk時鐘頻率設(shè)定為f=100MHz,即周期T=10ns,所以延遲時間Δt=4×10=40ns. 延遲線最大延遲誤差只是1個字的計數(shù)誤差,所以時鐘脈沖頻率越高,誤差越小,由于采用的CPLD芯片的最高運行頻率為227.3MHz,所以最小延遲誤差約為4.5ns。如果采用工作頻率更高的CPLD芯片,可進一步提高延遲誤差的精度。由定時分析,輸入信號到輸出信號傳播延遲為4.5ns,由時鐘信號clk到輸出信號的傳播延遲時間為9.1ns.

5 結(jié)論

本文作者創(chuàng)新點:摒棄了傳統(tǒng)的采用兩個參數(shù)完全相同的延遲模塊來實現(xiàn)數(shù)字延遲線的設(shè)計方法,設(shè)計了一種由單一模塊可同時對脈沖上升沿和下降沿進行延遲的數(shù)字延遲線,并采用了CPLD用以實現(xiàn)高速可程控數(shù)字延遲線系統(tǒng)的設(shè)計。另外,該數(shù)字延遲線系統(tǒng)可通過提高晶振頻率,采用速度更高的CPLD芯片來進一步降低延遲誤差。本文所述系統(tǒng)已完成調(diào)試工作并已開始應用于蘭州重離子加速器冷卻儲存環(huán)(HIRFL-CSR)的Kicker電源系統(tǒng)中。

參考文獻

[1] 高大慶, 武榮等.蘭州重離子加速器冷卻儲存環(huán)脈沖開關(guān)電源[J].電力電子技術(shù),2003.2
[2] 黃正謹,徐堅等. CPLD系統(tǒng)設(shè)計技術(shù)入門與應用[M]. 北京:電子工業(yè)出版社,2002.
[3] 紀宗南編譯.高性能可編程數(shù)字延遲線電路[J]. 譯自ElectrOnic Engineering. 1990,5.
[4] John Guy, Maxim Integrated Products, Sunnyvale, CA  占空比范圍很寬的延遲線[J].電子設(shè)計技術(shù), 2003,01.
[5] 侯伯亨,顧新. VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計. 修訂版[M].西安:西安電子科技大學出版社,1997
[6] 朱海君,衡昌勝,敬嵐.雙向數(shù)據(jù)轉(zhuǎn)換器的VHDL程序設(shè)計[J].微計算機信息,2005 No.1 P.150-151

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:基于DSP和CPLD設(shè)計了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機控制網(wǎng)絡 1553B總線 CPLD

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

在進行CAN總線通信前,應保證正確的總線配置,比如終端電阻。它是影響總線通信的重要組件,下面我們不考慮信號的完整性,只從信號幅度和時間常數(shù)方面分析不加終端電阻時的影響。??終端電阻添加要求根據(jù)ISO11898-2對終端電...

關(guān)鍵字: 電阻 終端 CAN總線 電平

摘要:針對傳統(tǒng)基于單片機設(shè)計的出租車計費器系統(tǒng)的諸多不足,提出了一種利用VHDL設(shè)計的基于CPLD的出租車計費器系統(tǒng)的設(shè)計方案。該方案模擬了出租車的啟動、停止、暫停、換擋等功能,并用動態(tài)掃描電路顯示出租車所走的里程及其所...

關(guān)鍵字: VHDL CPLD 出租車計費器 QuartusII

本文來源于面包板社區(qū)電路設(shè)計其實也可以很有趣。先說一說這個電路的用途:當兩個MCU在不同的工作電壓下工作(如MCU1工作電壓5V;MCU2工作電壓3.3V),那么MCU1與MCU2之間怎樣進行串口通信呢?很明顯是不能將對...

關(guān)鍵字: 電平 通信 信號

數(shù)字集成電路有兩種類型:ASIC和FPGA(現(xiàn)場可編程門陣列)。專用集成電路(ASIC)有一個預先定義的特定硬件功能,在生產(chǎn)后不能重新編程。但FPGA可以在制造后可無限編程。

關(guān)鍵字: FPGA CPLD Intel

為增進大家對功耗的了解程度,本文將對CPLD中的降低功耗的技術(shù)予以介紹。

關(guān)鍵字: 功耗 指數(shù) CPLD

一.TTL ?TTL集成電路的主要型式為晶體管-晶體管邏輯門(transistor-transistor logic gate),TTL大部分都采用5V電源。 ?1.輸出高電平Uoh和輸出低電平Uol ?Uoh≥2.4V...

關(guān)鍵字: CMOS TTL 電平

北京2020年8月4日 /美通社/ -- Analog Devices, Inc. (ADI)今日宣布與英特爾公司攜手開發(fā)應對5G網(wǎng)絡設(shè)計挑戰(zhàn)的靈活無線電平臺,這款平臺有助于客戶以更低的成本

關(guān)鍵字: 無線電 網(wǎng)絡設(shè)計 電平

電子設(shè)計自動化

21464 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉