日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 通信技術(shù) > 移動(dòng)通信
[導(dǎo)讀] 1引言 隨著Internet技術(shù)及移動(dòng)通信技術(shù)的發(fā)展,人們對(duì)寬帶移動(dòng)通信系統(tǒng)的需求越來(lái)越大,而寬帶移動(dòng)通信系統(tǒng)的關(guān)鍵技術(shù)之一是自適應(yīng)調(diào)制技術(shù)[1,2],即通過(guò)研究無(wú)線信道的衰落程 度、信

1引言

隨著Internet技術(shù)及移動(dòng)通信技術(shù)的發(fā)展,人們對(duì)寬帶移動(dòng)通信系統(tǒng)的需求越來(lái)越大,而寬帶移動(dòng)通信系統(tǒng)的關(guān)鍵技術(shù)之一是自適應(yīng)調(diào)制技術(shù)[1,2],即通過(guò)研究無(wú)線信道的衰落程 度、信道流量等參數(shù)動(dòng)態(tài)地改變調(diào)制方式,在任何時(shí)刻都使信道容量達(dá)到最大,從而提高信道的頻譜利用率,并有效地提高信息傳輸速率。在TDMA/TDD系統(tǒng)中,自適應(yīng)調(diào)制是通過(guò)瞬時(shí)載噪比及瞬時(shí)時(shí)延量進(jìn)行估計(jì),從而動(dòng)態(tài)地控制系統(tǒng)傳輸?shù)恼{(diào)制方式,據(jù)此特殊要求,可設(shè)計(jì)系統(tǒng)數(shù)據(jù)幀格式如圖1所示[3]。

圖1中:一幀包括4個(gè)上行突發(fā)塊和4個(gè)下行突發(fā)塊,共8.32 ms(一個(gè)上行或下行突發(fā)塊為1.04 ms)。每個(gè)突發(fā)塊由數(shù)據(jù)及前綴碼、中綴碼、后綴碼組成。其中,R各為8個(gè)字節(jié),為上行或 下行突發(fā)模塊的同步碼; P各為8個(gè)字節(jié),為導(dǎo)頻,用作信號(hào)的衰落補(bǔ)償; G為8個(gè)字節(jié),為保護(hù)時(shí)隙 ;W為8個(gè)字節(jié),為符號(hào)率及調(diào)制電平選擇字;CE為32個(gè)字節(jié),為信道估計(jì)字。對(duì)以上數(shù)據(jù)幀格式,我們將用CPLD技術(shù)來(lái)實(shí)現(xiàn)。

2數(shù)據(jù)幀的實(shí)現(xiàn)

2.1R,P,G,W碼

幀同步是為了保證收、發(fā)各對(duì)應(yīng)話路在時(shí)間上保持一致,這樣接收端就能正確接收發(fā)送端送來(lái)的每一個(gè)話路信號(hào),他必須在位同步的前提下實(shí)現(xiàn)。為了建立收、發(fā)系統(tǒng)的幀同步,需要在每一幀(或幾幀)中的固定位置插入具有特定碼型的幀同步碼。這樣,只要收端能正確識(shí)別出這些幀同步碼,就能正確辨別出每一幀的首尾,從而正確區(qū)分出發(fā)端送來(lái)的各路信號(hào)。

同步碼的選擇除了與其插入方式有關(guān)外,還跟幀同步碼組長(zhǎng)度、幀長(zhǎng)度、幀碼組的結(jié)構(gòu)有關(guān),這三個(gè)因素互相關(guān)聯(lián),合理選擇這三個(gè)因數(shù)可以獲得在技術(shù)和經(jīng)濟(jì)兩方面都較合理的幀結(jié)構(gòu)。如果增加幀同步碼可能會(huì)提高通信的傳輸效率,但是會(huì)增加同步碼的出錯(cuò)率,同時(shí)可能出現(xiàn)假同步碼,以至于會(huì)干擾同步系統(tǒng),所以同步碼的選擇也是比較重要的。

導(dǎo)頻碼P作為信道估計(jì)的作用,在發(fā)送端將數(shù)據(jù)分幀,每幀中以一定的間隔插入已知的導(dǎo)頻符號(hào),經(jīng)信道后,接收端提取這些位置的信道畸變影響。導(dǎo)頻符號(hào)輔助下的信道估計(jì)利用這些位置的信道畸變影響做內(nèi)插濾波,從而估計(jì)出一幀中每個(gè)信號(hào)畸變影響。

Walsh函數(shù)是一種非正弦的完備正交函數(shù)系。由于僅有2種可能的取值:+1和-1(或0和1),比較適合用來(lái)表達(dá)和處理數(shù)字信號(hào)。Walsh早在1923年提出這個(gè)函數(shù)的完整理論。在此后的40多年中,Walsh函數(shù)在電子技術(shù)中沒(méi)有得到很大的發(fā)展和應(yīng)用。近年來(lái)由于數(shù)字集成電路的迅速發(fā)展,由于Walsh函數(shù)具有理想的互相關(guān)特性,所以Walsh函數(shù)得到應(yīng)用。在Wa lsh函數(shù)中,兩兩之間的互相關(guān)函數(shù)為“0”,他們之間是正交的,因而在碼分多址通信中,Walsh函數(shù)可以作為地址碼使用。Walsh函數(shù)可以用哈達(dá)碼(Hadamard)矩陣H表示,利用遞推關(guān)系很容易構(gòu)成Walsh函數(shù)序列。哈達(dá)矩陣H是0和1元素構(gòu)成的正交方陣,所謂正交方陣,是指他的任意兩行(或兩列)都是相互正交的,即任意兩行(或兩列)的對(duì)應(yīng)相乘之和等于0,他們的相關(guān)函數(shù)為0。

用AHDL語(yǔ)言在MAX+Plus II環(huán)境下將他們各自做成ROM模塊。

2.2CE碼的實(shí)現(xiàn)

采用4階的M序列作為CE碼,用MAX+Plus II的原理圖設(shè)計(jì)方法來(lái)實(shí)現(xiàn)。經(jīng)過(guò)編譯后得到的符號(hào)文件如圖2所示。

圖2中的INCLOCK是控制移位的時(shí)鐘頻率。CLR用于清零,當(dāng)CLR=1時(shí)表示不清零,否則表示清零。ENABLE是使能端,當(dāng)ENALBE=1時(shí)表示正常工作,否則表示維持現(xiàn)狀,不能正常工作。OUTCE是輸出的CE碼。圖3是經(jīng)過(guò)仿真以后的CE4scf時(shí)序圖。[page]

2.3速率調(diào)整和數(shù)據(jù)分離

由于每個(gè)突發(fā)塊的數(shù)據(jù)是320 b,假定輸入的數(shù)據(jù)速率是400 kS/s,然而由于輸出的數(shù)據(jù)是416 b,所以輸出的數(shù)據(jù)速率應(yīng)該為400/320×416=512 kS/s,所以數(shù)據(jù)輸入與輸出之間需要進(jìn)行速率調(diào)整,這時(shí)就利用MAX+Plus II 中的雙端口RAMALTDPR AM元件進(jìn)行速率調(diào)整。由于讀入的數(shù)據(jù)是320 b,所以地址線為9根,經(jīng)過(guò)速率調(diào)整后進(jìn)行數(shù)據(jù)分離,將分離的數(shù)據(jù)放入存儲(chǔ)器中。要控制好每個(gè)突發(fā)塊讀入數(shù)據(jù),同時(shí)還需要有一個(gè)320 b的計(jì)數(shù)器,前160 b放入數(shù)據(jù)一中,后160 b放入數(shù)據(jù)二中,他們輸出的時(shí)鐘頻率均為速率調(diào)整后的時(shí)鐘頻率。如輸入的數(shù)據(jù)為10111000,經(jīng)過(guò)雙端口RAM后的數(shù)據(jù)分別是1011和1000。

3整個(gè)數(shù)據(jù)幀的實(shí)現(xiàn)與仿真結(jié)果

經(jīng)過(guò)一系列的底層模塊的設(shè)計(jì),可用頂層模塊程序把各底層模塊進(jìn)行合成。合成時(shí)同步碼 R、導(dǎo)頻碼P、W碼、保護(hù)時(shí)隙的G,CE碼、及分離后的數(shù)據(jù)通過(guò)計(jì)數(shù)器計(jì)數(shù)來(lái)控制緩沖器的地址。合成后整個(gè)程序經(jīng)編譯產(chǎn)生如圖4所示的符號(hào)圖。

圖4中的INCLOCK、OUTCLOCK分別表示幀的輸入頻率和輸出頻率,本次仿真中的輸入周期為2. 5μs,而輸出的周期為1.92 μs。INDATA、OUTDATE表示輸入數(shù)據(jù)和輸出數(shù)據(jù)。經(jīng)過(guò)仿真,得到圖5所示的時(shí)序圖。

由于幀的輸入頻率與輸出頻率不同,所以可能會(huì)造成數(shù)據(jù)輸出時(shí)出錯(cuò),因?yàn)閿?shù)據(jù)輸入的時(shí) 鐘周期為2.5μs,數(shù)據(jù)輸出的時(shí)鐘周期為1.92μs,所以要想取得160 b所需要時(shí)間為16 0×2.5μs=400μs,而當(dāng)緩沖器重讀取數(shù)據(jù)一所需要時(shí)間為(8+8+160)×1.92μs=33 7.92 μs,小于400μs,所以輸出的時(shí)鐘比數(shù)據(jù)輸入的時(shí)鐘至少要提前400-337.92=62.08μs,數(shù)據(jù)二的讀取時(shí)間需要(8+8+32+8+160)×192μs=414.72 μs,大于400μs,所以讀取數(shù)據(jù)二時(shí)不會(huì)出現(xiàn)問(wèn)題。數(shù)據(jù)幀頭部的時(shí)序圖如圖6所示。

4結(jié)語(yǔ)

寬帶無(wú)線多媒體通信系統(tǒng),采用自適應(yīng)調(diào)制技術(shù)能達(dá)到高質(zhì)量、高速、高靈活性的通信。 本文提出了一種針對(duì)TDMA/TDD自適應(yīng)調(diào)制系統(tǒng)的數(shù)據(jù)幀結(jié)構(gòu)的設(shè)計(jì)方法,并用軟件無(wú)線 電技術(shù)來(lái)實(shí)現(xiàn)這種數(shù)據(jù)幀結(jié)構(gòu),仿真結(jié)果表明,設(shè)計(jì)方法正確,實(shí)現(xiàn)結(jié)果令人滿意。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在高性能嵌入式系統(tǒng)中,DMA(直接內(nèi)存訪問(wèn))是解放CPU、實(shí)現(xiàn)數(shù)據(jù)高速搬運(yùn)的“搬運(yùn)工”。然而,當(dāng)CPU緩存(L1/L2 Cache)介入后,數(shù)據(jù)的物理內(nèi)存與緩存副本之間極易出現(xiàn)不一致,這往往是導(dǎo)致系統(tǒng)隨機(jī)崩潰或數(shù)據(jù)錯(cuò)亂的...

關(guān)鍵字: DMA 緩存一致性 Cache Coherency

工業(yè)物聯(lián)網(wǎng)設(shè)備開(kāi)發(fā)中,某智能電表項(xiàng)目曾因ADC采樣中斷響應(yīng)延遲導(dǎo)致數(shù)據(jù)丟失率高達(dá)15%。技術(shù)人員通過(guò)重構(gòu)DMA驅(qū)動(dòng)架構(gòu),將數(shù)據(jù)搬運(yùn)效率提升12倍,CPU占用率從38%降至3%,成功解決高速采樣場(chǎng)景下的實(shí)時(shí)性難題。這一案例...

關(guān)鍵字: STM32 DMA

工業(yè)機(jī)器人關(guān)節(jié)控制、CNC機(jī)床伺服驅(qū)動(dòng)等高精度電機(jī)控制場(chǎng)景中,系統(tǒng)需在100μs周期內(nèi)完成電流采樣、位置反饋、PID計(jì)算及PWM輸出等12項(xiàng)關(guān)鍵任務(wù)。傳統(tǒng)基于中斷的調(diào)度方式因CPU負(fù)載不均和任務(wù)搶占,常導(dǎo)致位置反饋延遲超...

關(guān)鍵字: 電機(jī)控制 DMA

外部Flash存儲(chǔ)器的訪問(wèn)速度直接影響系統(tǒng)性能,傳統(tǒng)SPI接口受限于單線數(shù)據(jù)傳輸模式,在處理大容量數(shù)據(jù)時(shí)效率低下。QSPI(Quad SPI)通過(guò)四線并行傳輸技術(shù),結(jié)合DMA(直接存儲(chǔ)器訪問(wèn))機(jī)制,可突破STM32系列M...

關(guān)鍵字: QSPI DMA

通過(guò)DMA硬件加速與IDLE中斷的協(xié)同工作,該方案實(shí)現(xiàn)了變長(zhǎng)數(shù)據(jù)幀的高效可靠接收,特別適用于工業(yè)控制、智能儀表等對(duì)實(shí)時(shí)性和可靠性要求嚴(yán)苛的場(chǎng)景。其核心優(yōu)勢(shì)在于:

關(guān)鍵字: USART DMA

以STM32F103為例,當(dāng)使用USART1以115200bps速率連續(xù)接收數(shù)據(jù)時(shí),若采用傳統(tǒng)輪詢方式,每接收1字節(jié)需至少5條指令(讀DR、寫(xiě)內(nèi)存、增址、判數(shù)、跳轉(zhuǎn)),在72MHz主頻下耗時(shí)約200ns。表面看CPU仍有...

關(guān)鍵字: STM32 DMA

在嵌入式系統(tǒng)開(kāi)發(fā)中,DMA(直接內(nèi)存訪問(wèn))控制器作為硬件加速的核心模塊,通過(guò)獨(dú)立于CPU的數(shù)據(jù)搬運(yùn)能力顯著提升系統(tǒng)性能。以STM32H7系列為例,其雙DMA控制器(各含8通道)可實(shí)現(xiàn)高達(dá)480MHz總線頻率下的數(shù)據(jù)傳輸,...

關(guān)鍵字: 驅(qū)動(dòng)開(kāi)發(fā) DMA 寄存器

《帶得走的智能制造》暑期課程圓滿落幕 北京2025年7月25日 /美通社/ -- 近日,由國(guó)際獨(dú)立第三方檢測(cè)、檢驗(yàn)和認(rèn)證機(jī)構(gòu)德國(guó)萊茵TÜV大中華區(qū)(以下簡(jiǎn)稱"TÜV萊茵")與北京...

關(guān)鍵字: 智能制造 BSP DMA 信息安全
關(guān)閉