日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 嵌入式 > 玩轉(zhuǎn)嵌入式
[導(dǎo)讀]某接地臺(tái)式產(chǎn)品,對(duì)接地端子處進(jìn)行測(cè)試電壓為6KV的ESD接觸放電測(cè)試時(shí),系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。測(cè)試中嘗試將接地端子與內(nèi)部數(shù)字工作地相連的Y電容斷開,測(cè)試結(jié)果并未明顯改善。

現(xiàn)象描述






某接地臺(tái)式產(chǎn)品,對(duì)接地端子處進(jìn)行測(cè)試電壓為6KVESD接觸放電測(cè)試時(shí),系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。測(cè)試中嘗試將接地端子與內(nèi)部數(shù)字工作地相連的?Y電容斷開,測(cè)試結(jié)果并未明顯改善。

原因分析







ESD干擾進(jìn)入產(chǎn)品內(nèi)部電路,形式多種多樣。對(duì)于本案例中的被測(cè)產(chǎn)品來說,其測(cè)試點(diǎn)為接地點(diǎn),大部分的ESD干擾能量將從接地線流走,也就是說ESD電流并沒有直接流入該產(chǎn)品的內(nèi)部電路,但是,處在IEC61000-4-2標(biāo)準(zhǔn)規(guī)定的ESD測(cè)試環(huán)境中的這個(gè)臺(tái)式設(shè)備,其接地線長(zhǎng)度在1m左右,該接地線將產(chǎn)生較大的接地引線電感(可以用1u H/m來估算),在靜電放電干擾發(fā)生時(shí)(即圖1中開關(guān)K閉合時(shí)),高的頻率(小于1ns的上升沿)靜電放電電流并不能使該被測(cè)產(chǎn)品接地點(diǎn)上的電壓為零(即圖1?G點(diǎn)的電壓在K閉合時(shí)并不為零)。這個(gè)在接地端子上不為零電壓將會(huì)進(jìn)一步進(jìn)入產(chǎn)品內(nèi)部電路。圖1已經(jīng)給出了ESD干擾進(jìn)入產(chǎn)品內(nèi)部PCB的原理圖。
?1 ?ESD干擾進(jìn)入產(chǎn)品內(nèi)部PCB的原理圖


從圖1中還可以看出,CP1:(放電點(diǎn)與GND之間的寄生電容),Cp2:(PCB板與參考接地板之間的寄生電容),PCB板的工作地(GND)和靜電放電槍(包括靜電放電槍接地線)一起形成了一條干擾通路,干擾電流為ICM。在這條干擾路徑中,PCB板處在其中,顯然PCB在此時(shí)受到了靜電放電的干擾。如果該產(chǎn)品還存在其它電纜,這種干擾將更為嚴(yán)重。
干擾是如何導(dǎo)致被測(cè)產(chǎn)品復(fù)位的呢,經(jīng)過仔細(xì)檢查被測(cè)產(chǎn)品的PCB之后發(fā)現(xiàn),該PCB板中CPU的復(fù)位控制線布置在PCB板的邊緣,并且在GND平面之外,如圖2所示。



再來解釋一下為何布置在PCB邊緣的印制線比較容易受到干擾,那應(yīng)該從PCB板中的印制線與參考接地板之間的寄生電容談起。印制線與參考接地板之間存在寄生電容,這個(gè)寄生電容將使PCB板中的印制信號(hào)線受到干擾,共模干擾電壓干擾PCB中印制線原理圖如圖3所示。


從圖3可以看出,當(dāng)共模干擾(相對(duì)與參考接地板的共模干擾電壓)進(jìn)入GND后,會(huì)在PCB板中的印制線和GND之間產(chǎn)生一個(gè)干擾電壓,這個(gè)干擾電壓不但與印制線與PCBGND之間的阻抗(圖3中的Z)有關(guān)還有PCB中印制線與參考接地板之間的寄生電容有關(guān)。


假設(shè)印制線與PCBGND之間的阻抗Z不變,則,當(dāng)印制線與參考接地板之間的寄生電容越大時(shí),在印制線與PCBGND之間的干擾電壓Vi越大,這個(gè)電壓與PCB中的正常工作電壓相疊加,將直接影響PCB中的工作電路。
??? 圖2 ? ?被測(cè)產(chǎn)品局部PCB布線實(shí)圖

? ?3? ??共模干擾電壓干擾PCB中印制線原理圖



由印制線與參考接地板之間的寄生電容計(jì)算公式1?可知,印制線與參考接地板之間的寄生電容大小取決于印制線與參考接地板之間的距離(即公式1中的H)和印制線與參考接地板之間形成電場(chǎng)的等效面積(即公式1中的S)。


Cp??0.1 x S / H ? ? ? ? ? ? ? ? ? ?1


Cp :?寄生電容?[pF]


S :?印制線等效面積?[cm2]


H :?高度?[cm]


當(dāng)印制線布置在PCB板邊緣時(shí),該印制線與參考接地板之間將形成相對(duì)較大寄生電容,因?yàn)椴贾迷?/span>PCB內(nèi)部的印制線與參考接地板之間形成的電場(chǎng)被其它印制線所“擠壓”,而布置在邊緣的印制線與參考接地板之間形成的電場(chǎng)且相對(duì)比較發(fā)散。圖4為印制線與參考接地板之間電場(chǎng)分布示意圖。
? ? ?4? ??印制線與參考接地板之間電場(chǎng)分布示意圖
顯然,對(duì)于本案例中的電路設(shè)計(jì),由于PCB中的復(fù)位信號(hào)線布置在PCB板的邊緣并且已經(jīng)落在GND平面之外,因此復(fù)位信號(hào)線會(huì)受到較大的干擾,導(dǎo)致ESD測(cè)試時(shí),系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。

處理方法







根據(jù)以上的原理分析,很容易得出以下兩種處理措施:


1、重新進(jìn)行PCB布線,將復(fù)位信號(hào)印制線在PCB上左移,使其在GND平面覆蓋的區(qū)域內(nèi),而且遠(yuǎn)離PCB板邊緣,同時(shí)為了進(jìn)一步降低復(fù)位信號(hào)印制線與參考接地板時(shí)間的寄生電容,可以在復(fù)位信號(hào)印制線所在的層(本案例為4層板,復(fù)位信號(hào)線布置在表層)上空余的地方鋪上GND銅箔(通過大量過孔與相鄰GND平面相連),如圖5所示。


5? ??修改后的復(fù)位信號(hào)線布置PCB實(shí)圖
2、在受干擾的復(fù)位印制線上,靠近CPU復(fù)位管腳的附近并聯(lián)一個(gè)電容,電容值可以選在100pf1000pf之間。

關(guān)注微信公眾號(hào)『玩轉(zhuǎn)嵌入式』,后臺(tái)回復(fù)“128”獲取干貨資料匯總,回復(fù)“256”加入技術(shù)交流群。

精彩技術(shù)文章推薦



01

|防靜電手環(huán)能夠防靜電,原理是什么?


02

|芯片、產(chǎn)品如何做好靜電防護(hù)工作


03

|CAN接口典型電路分析及應(yīng)用


04

|RS485是硬件接口,那么他是怎么實(shí)現(xiàn)數(shù)據(jù)通訊的呢?Modbus-RTU協(xié)議解析


免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺(tái)立場(chǎng),如有問題,請(qǐng)聯(lián)系我們,謝謝!

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在電子制造領(lǐng)域,可制造性設(shè)計(jì)(Design for Manufacturability, DFM)已成為縮短產(chǎn)品開發(fā)周期、降低生產(chǎn)成本的核心方法。DFM通過在設(shè)計(jì)階段融入制造工藝約束,確保產(chǎn)品從圖紙到實(shí)物的高效轉(zhuǎn)化。

關(guān)鍵字: DFM PCB

印刷電路板(PCB)是現(xiàn)代電子設(shè)備的“神經(jīng)中樞”,而多層PCB通過垂直堆疊技術(shù),將電路密度提升至新高度。其內(nèi)部結(jié)構(gòu)猶如一座精密的微觀城市,每一層都承載著特定功能。

關(guān)鍵字: PCB 電源

在芯片性能狂飆突進(jìn)的今天,PCB上的功率密度早已突破了傳統(tǒng)散熱的安全邊界。當(dāng)FPGA、大功率DC-DC模塊等熱源在狹小空間內(nèi)集中爆發(fā)時(shí),單純依靠經(jīng)驗(yàn)設(shè)計(jì)或后期打補(bǔ)丁,往往會(huì)讓研發(fā)陷入“改了又改”的死循環(huán)。此時(shí),ANSYS...

關(guān)鍵字: 熱設(shè)計(jì)仿真 Icepak PCB

在高速數(shù)字電路設(shè)計(jì)中,電源完整性(PI)直接影響系統(tǒng)性能與穩(wěn)定性。某通信設(shè)備開發(fā)團(tuán)隊(duì)在調(diào)試一款基于FPGA的千兆以太網(wǎng)板卡時(shí),發(fā)現(xiàn)數(shù)據(jù)傳輸誤碼率隨工作頻率提升顯著增加。經(jīng)排查,問題根源指向電源分配網(wǎng)絡(luò)(PDN)阻抗超標(biāo),...

關(guān)鍵字: PCB PDN阻抗 電源完整性 PI

在高頻、高速PCB設(shè)計(jì)中,通孔作為層間信號(hào)互連的核心載體,不再是簡(jiǎn)單的電氣連接點(diǎn),其阻抗特性直接決定信號(hào)傳輸質(zhì)量,是影響信號(hào)完整性(SI)的關(guān)鍵因素之一。隨著電子設(shè)備向高頻化、高密度、高速化迭代,信號(hào)頻率突破1GHz、上...

關(guān)鍵字: PCB 通孔 信號(hào)失真

在工業(yè)電源PCB設(shè)計(jì)中,信號(hào)完整性(SI)與電源完整性(PI)的協(xié)同設(shè)計(jì)(PISI)已成為提升系統(tǒng)可靠性的核心方法。當(dāng)電源噪聲與信號(hào)傳輸相互干擾時(shí),傳統(tǒng)獨(dú)立設(shè)計(jì)方法往往導(dǎo)致性能瓶頸,而PISI協(xié)同設(shè)計(jì)通過統(tǒng)一建模、聯(lián)合仿...

關(guān)鍵字: 工業(yè)電源 PCB 阻抗控制

在高速數(shù)字控制電源系統(tǒng)中,PCB(印制電路板)作為核心載體,其可靠性直接決定了電源系統(tǒng)的整體性能。隨著信號(hào)速率突破10Gbps、電源電流密度超過50A/cm2,信號(hào)串?dāng)_與電源紋波的耦合效應(yīng)已成為制約系統(tǒng)穩(wěn)定性的關(guān)鍵瓶頸。...

關(guān)鍵字: PCB 信號(hào)串?dāng)_ 電源紋波

在電子工業(yè)高速發(fā)展的當(dāng)下,PCB(印刷電路板)作為電子設(shè)備的核心載體,其可靠性直接決定了產(chǎn)品的使用壽命與性能穩(wěn)定性。加速壽命試驗(yàn)(ALT)通過模擬極端環(huán)境應(yīng)力,快速暴露PCB的潛在失效模式,成為縮短研發(fā)周期、降低質(zhì)量風(fēng)險(xiǎn)...

關(guān)鍵字: PCB ALT

在工業(yè)電源領(lǐng)域,LLC諧振拓?fù)鋺{借其高效能、低電磁干擾和寬電壓調(diào)節(jié)能力,已成為中高功率應(yīng)用的核心解決方案。然而,PCB設(shè)計(jì)中的寄生參數(shù)問題若未妥善處理,將直接導(dǎo)致開關(guān)損耗增加、效率下降,甚至引發(fā)電磁兼容性失效。本文將從寄...

關(guān)鍵字: 工業(yè)電源 PCB

安森美(onsemi)為強(qiáng)化其先進(jìn)封裝的電源產(chǎn)品組合,推出了兩款面向汽車與工業(yè)高壓(HV)應(yīng)用的頂部散熱封裝——T2PAK和BPAK。這兩款封裝專為應(yīng)對(duì)嚴(yán)苛工況而設(shè)計(jì),與通過印刷電路板(PCB)散熱的傳統(tǒng)底部散熱封裝(如...

關(guān)鍵字: 電路板 散熱器 電源設(shè)計(jì)
關(guān)閉