日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > > 電源系統(tǒng)設(shè)計(jì)
[導(dǎo)讀]為什么要等長(zhǎng),等長(zhǎng)的重要性是什么?在PCB設(shè)計(jì)中,等長(zhǎng)走線主要是針對(duì)一些高速的并行總線來(lái)講的。由于這類并行總線往往有多根數(shù)據(jù)信號(hào)基于同一個(gè)時(shí)鐘采樣,每個(gè)時(shí)鐘周期可能要采樣兩次(DDR SDRAM)甚至?4?次,而隨著芯片運(yùn)行頻率的提高,信號(hào)傳輸延遲對(duì)時(shí)序的影響的比重越來(lái)越大,為了保證在數(shù)據(jù)采樣點(diǎn)(時(shí)鐘的上升沿或者下降沿)能正確采集所有信號(hào)的值,就必須對(duì)信號(hào)傳輸?shù)难舆t進(jìn)行控制。



為什么要等長(zhǎng),等長(zhǎng)的重要性


在 PCB 設(shè)計(jì)中,等長(zhǎng)走線主要是針對(duì)一些高速的并行總線來(lái)講的。由于這類并行總線往往有多根數(shù)據(jù)信號(hào)基于同一個(gè)時(shí)鐘采樣,每個(gè)時(shí)鐘周期可能要采樣兩次(DDR SDRAM)甚至?4?次,而隨著芯片運(yùn)行頻率的提高,信號(hào)傳輸延遲對(duì)時(shí)序的影響的比重越來(lái)越大,為了保證在數(shù)據(jù)采樣點(diǎn)(時(shí)鐘的上升沿或者下降沿)能正確采集所有信號(hào)的值,就必須對(duì)信號(hào)傳輸?shù)难舆t進(jìn)行控制。等長(zhǎng)走線的目的就是為了盡可能的減少所有相關(guān)信號(hào)在?PCB?上的傳輸延遲的差異。


至于 USB/SATA/PCIE 等串行信號(hào),并沒(méi)有上述并行總線的時(shí)鐘概念,其時(shí)鐘是隱含在串行數(shù)據(jù)中的。數(shù)據(jù)發(fā)送方將時(shí)鐘包含在數(shù)據(jù)中發(fā)出,數(shù)據(jù)接收方通過(guò)接收到的數(shù)據(jù)恢復(fù)出時(shí)鐘信號(hào)。這類串行總線沒(méi)有上述并行總線等長(zhǎng)布線的概念。但因?yàn)檫@些串行信號(hào)都采用差分信號(hào),為了保證差分信號(hào)的信號(hào)質(zhì)量,對(duì)差分信號(hào)對(duì)的布線一般會(huì)要求等長(zhǎng)且按總線規(guī)范的要求進(jìn)行阻抗匹配的控制。



繞等長(zhǎng)的命令和技巧


方法一:


第一步:連接好需要繞等長(zhǎng)的線。

第二步:T+R?開始繞等長(zhǎng),TAB?鍵調(diào)出等長(zhǎng)屬性設(shè)置框,如下圖:


第三步:滑動(dòng)走蛇形線即可;

其中<”和“?>”可以分別調(diào)整蛇形線的上下幅度,數(shù)字鍵?1?減小拐角幅度,數(shù)字鍵?2?增大拐角幅度、數(shù)字鍵?3?減小?Gap?間距、數(shù)字鍵?4?增大?Gap?間距:



方法二:


Shift+A?可以直接在走線模式下饒點(diǎn)對(duì)點(diǎn)等長(zhǎng)。設(shè)置屬性和方法一相同。



差分對(duì)等長(zhǎng)


快捷鍵?T+I?,屬性設(shè)置可參考單根等長(zhǎng)屬性設(shè)置。




常用模塊的饒等長(zhǎng)技巧


1)、遠(yuǎn)端分支型



走線等長(zhǎng)要求是?L1+L2=L3+L1

一般操作的方法是先設(shè)置好?T?點(diǎn),盡量讓?L1?和?L2?等長(zhǎng),若?T?點(diǎn)設(shè)置在中間的,一般就是差不多了,若?T?點(diǎn)設(shè)置不在中間可適當(dāng)對(duì)某一分支進(jìn)行繞線。

方法一:刪掉一邊分支,(如:L2),之后對(duì)?L1?進(jìn)行繞線。

方法二:不刪分支,列等長(zhǎng)表格,計(jì)算?L1+(L2+L3)/2?對(duì)?L1?進(jìn)行繞線。


2)、包含端接或串阻型

比如?CPU——串阻——DDR



等長(zhǎng)要求是需要?L1CPU?到串阻)+L2(串阻到?DDR= L3CPU?到串阻)+L4(串阻到?DDR

方法一:在原理圖上短接串阻,更新?PCB,使其變成一個(gè)網(wǎng)絡(luò),目的達(dá)到。

方法二:分別物理測(cè)量,兩者相加(最好列出等長(zhǎng)表,這種方法比較笨拙)。

注意:含有末端端接的先刪除末端端接再等長(zhǎng),短節(jié)長(zhǎng)度長(zhǎng)度不算在等長(zhǎng)長(zhǎng)度中。


3)、菊花鏈



方法:多拷貝幾個(gè)版本先分別單獨(dú)繞等長(zhǎng)——先刪掉?SDRAM?到?FLASH?的走線,再繞?CPU?道?SDRAM?的等長(zhǎng),之后再另外一個(gè)版本中刪掉?CPU?到?SDRAM的走線,再繞?SDRAM?到?FLSAH?的等長(zhǎng),之后兩個(gè)版本合并。



等長(zhǎng)中的注意事項(xiàng)


1、Gap?需滿足?3W?原則【差分等長(zhǎng)同理,最好滿足?4W,越大越好】



2、差分等長(zhǎng)




等長(zhǎng)中用到的技巧


1、等長(zhǎng)長(zhǎng)度的查看


CTRL+點(diǎn)擊鼠標(biāo)中鍵(鼠標(biāo)停放在你需要的網(wǎng)絡(luò)上),可以查看網(wǎng)絡(luò)的長(zhǎng)度【還有選中, 屬性編輯等選項(xiàng)】,在繞等長(zhǎng)的時(shí)候,進(jìn)行等長(zhǎng)檢查時(shí)候,非常方便和實(shí)用。這個(gè)快捷方式還可以實(shí)用?Shift+X?調(diào)出.




2、等長(zhǎng)表格的應(yīng)用


適用范圍:常用模塊的等長(zhǎng)、自己內(nèi)部等長(zhǎng)檢查

第一步:可以現(xiàn)在?PCB?中直接拷貝你需要繞等長(zhǎng)的一組線的長(zhǎng)度。之后粘貼在EXCEL?表格中。



第二步:在?Excel?表格中?Ctrl+H,替換掉單位



第三步:選中單擊右鍵設(shè)置單元數(shù)值屬性為整數(shù)。




-END-


來(lái)源 | 凡億PCB


|?整理文章為傳播相關(guān)技術(shù),版權(quán)歸原作者所有?|

|?如有侵權(quán),請(qǐng)聯(lián)系刪除?|


【1】看了這20種運(yùn)放典型電路,你還敢說(shuō)你用不到嗎?

【2】直觀的讓人發(fā)毛!巧識(shí)濾波、穩(wěn)壓、比較、運(yùn)放電路

【3】干貨!運(yùn)放的電壓追隨電路分析

【4】怎樣理解運(yùn)放的軌至軌特性?這篇文章給你打開大門!

【5】運(yùn)放的電壓追隨電路


免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺(tái)立場(chǎng),如有問(wèn)題,請(qǐng)聯(lián)系我們,謝謝!

電源系統(tǒng)設(shè)計(jì)

掃描二維碼,關(guān)注更多精彩內(nèi)容

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在電子制造領(lǐng)域,可制造性設(shè)計(jì)(Design for Manufacturability, DFM)已成為縮短產(chǎn)品開發(fā)周期、降低生產(chǎn)成本的核心方法。DFM通過(guò)在設(shè)計(jì)階段融入制造工藝約束,確保產(chǎn)品從圖紙到實(shí)物的高效轉(zhuǎn)化。

關(guān)鍵字: DFM PCB

印刷電路板(PCB)是現(xiàn)代電子設(shè)備的“神經(jīng)中樞”,而多層PCB通過(guò)垂直堆疊技術(shù),將電路密度提升至新高度。其內(nèi)部結(jié)構(gòu)猶如一座精密的微觀城市,每一層都承載著特定功能。

關(guān)鍵字: PCB 電源

在芯片性能狂飆突進(jìn)的今天,PCB上的功率密度早已突破了傳統(tǒng)散熱的安全邊界。當(dāng)FPGA、大功率DC-DC模塊等熱源在狹小空間內(nèi)集中爆發(fā)時(shí),單純依靠經(jīng)驗(yàn)設(shè)計(jì)或后期打補(bǔ)丁,往往會(huì)讓研發(fā)陷入“改了又改”的死循環(huán)。此時(shí),ANSYS...

關(guān)鍵字: 熱設(shè)計(jì)仿真 Icepak PCB

在高速數(shù)字電路設(shè)計(jì)中,電源完整性(PI)直接影響系統(tǒng)性能與穩(wěn)定性。某通信設(shè)備開發(fā)團(tuán)隊(duì)在調(diào)試一款基于FPGA的千兆以太網(wǎng)板卡時(shí),發(fā)現(xiàn)數(shù)據(jù)傳輸誤碼率隨工作頻率提升顯著增加。經(jīng)排查,問(wèn)題根源指向電源分配網(wǎng)絡(luò)(PDN)阻抗超標(biāo),...

關(guān)鍵字: PCB PDN阻抗 電源完整性 PI

在高頻、高速PCB設(shè)計(jì)中,通孔作為層間信號(hào)互連的核心載體,不再是簡(jiǎn)單的電氣連接點(diǎn),其阻抗特性直接決定信號(hào)傳輸質(zhì)量,是影響信號(hào)完整性(SI)的關(guān)鍵因素之一。隨著電子設(shè)備向高頻化、高密度、高速化迭代,信號(hào)頻率突破1GHz、上...

關(guān)鍵字: PCB 通孔 信號(hào)失真

在工業(yè)電源PCB設(shè)計(jì)中,信號(hào)完整性(SI)與電源完整性(PI)的協(xié)同設(shè)計(jì)(PISI)已成為提升系統(tǒng)可靠性的核心方法。當(dāng)電源噪聲與信號(hào)傳輸相互干擾時(shí),傳統(tǒng)獨(dú)立設(shè)計(jì)方法往往導(dǎo)致性能瓶頸,而PISI協(xié)同設(shè)計(jì)通過(guò)統(tǒng)一建模、聯(lián)合仿...

關(guān)鍵字: 工業(yè)電源 PCB 阻抗控制

在高速數(shù)字控制電源系統(tǒng)中,PCB(印制電路板)作為核心載體,其可靠性直接決定了電源系統(tǒng)的整體性能。隨著信號(hào)速率突破10Gbps、電源電流密度超過(guò)50A/cm2,信號(hào)串?dāng)_與電源紋波的耦合效應(yīng)已成為制約系統(tǒng)穩(wěn)定性的關(guān)鍵瓶頸。...

關(guān)鍵字: PCB 信號(hào)串?dāng)_ 電源紋波

在電子工業(yè)高速發(fā)展的當(dāng)下,PCB(印刷電路板)作為電子設(shè)備的核心載體,其可靠性直接決定了產(chǎn)品的使用壽命與性能穩(wěn)定性。加速壽命試驗(yàn)(ALT)通過(guò)模擬極端環(huán)境應(yīng)力,快速暴露PCB的潛在失效模式,成為縮短研發(fā)周期、降低質(zhì)量風(fēng)險(xiǎn)...

關(guān)鍵字: PCB ALT

在工業(yè)電源領(lǐng)域,LLC諧振拓?fù)鋺{借其高效能、低電磁干擾和寬電壓調(diào)節(jié)能力,已成為中高功率應(yīng)用的核心解決方案。然而,PCB設(shè)計(jì)中的寄生參數(shù)問(wèn)題若未妥善處理,將直接導(dǎo)致開關(guān)損耗增加、效率下降,甚至引發(fā)電磁兼容性失效。本文將從寄...

關(guān)鍵字: 工業(yè)電源 PCB

安森美(onsemi)為強(qiáng)化其先進(jìn)封裝的電源產(chǎn)品組合,推出了兩款面向汽車與工業(yè)高壓(HV)應(yīng)用的頂部散熱封裝——T2PAK和BPAK。這兩款封裝專為應(yīng)對(duì)嚴(yán)苛工況而設(shè)計(jì),與通過(guò)印刷電路板(PCB)散熱的傳統(tǒng)底部散熱封裝(如...

關(guān)鍵字: 電路板 散熱器 電源設(shè)計(jì)
關(guān)閉