隨著電子技術的迅速發(fā)展,高速信號觸發(fā)源已經(jīng)廣泛應用于通訊、雷達等各種電子系統(tǒng)的測試和精確控制中。這就要求有一個穩(wěn)定性好、納秒上升沿、可控的脈沖發(fā)生器。但是,國內(nèi)至今還沒有合乎這些要求的商用脈沖發(fā)生器。即使在國際上普遍使用的加拿大生產(chǎn)的AVI-N型脈沖發(fā)生器也存在著幅度小、重復率低、易損壞等缺點。針對此現(xiàn)狀,設計一款高速脈沖信號發(fā)生器是非常有意義的??删幊踢壿嬈骷?PLD)經(jīng)歷了PAL,GAL,CPLD和FPGA幾個發(fā)展階段,技術日趨成熟。采用VHDL語言對PLD進行編程設計具有更改靈活、調(diào)試方便、操作性強、系統(tǒng)可靠性高等眾多優(yōu)點,并有利于硬件設計的保護,防止他人對電路的分析、仿照。因此,利用PLD器件為核心構造高速脈沖信號發(fā)生器是一種有效的方法。
電力線載波(PLC)通信作為電力系統(tǒng)特有的通信方式,廣泛用于電力系統(tǒng)的調(diào)度通信、生產(chǎn)指揮、行政業(yè)務通信以及其他各種信息的傳輸。隨著數(shù)字通信技術的發(fā)展,采用電力線上網(wǎng)、進行多媒體通信也具有寬闊的前景,電力線載波通信已經(jīng)成為當今研究熱點之一。
摘要:敘述了全數(shù)字鎖相環(huán)的工作原理,提出了應用VHDL 技術設計全數(shù)字鎖相環(huán)的方法,并用復雜可編程邏輯器件CPLD 予以實現(xiàn),給出了系統(tǒng)主要模塊的設計過程和仿真結果。0 引言全數(shù)字鎖相環(huán)(DPLL) 由于避免了模擬鎖相環(huán)存
本文介紹AES加密算法的一種FPGA實現(xiàn)的方法以及對其加密速度的優(yōu)化處理技巧。
摘要:探討了3種實現(xiàn)4~20 mA電路的方案,比較了其優(yōu)缺點;重點介紹了利用LM331實現(xiàn)頻率/電壓轉(zhuǎn)換;再利用運放和三極管構成恒流電路,將電壓轉(zhuǎn)換成電流;實現(xiàn)4~20 mA輸出的頻率/電流轉(zhuǎn)換的工作原理,并且給出了具體器件
楷登電子(美國 Cadence 公司)今日發(fā)布業(yè)界首款已通過產(chǎn)品流片的第三代并行仿真平臺Xcelium™ 。基于多核并行運算技術,Xcelium™ 可以顯著縮短片上系統(tǒng)(SoC)面市時間。較Cadence上一代仿真平臺,Xcelium™ 單核版本性能平均可提高2倍,多核版本性能平均可提高5倍以上。Cadence®Xcelium仿真平臺已經(jīng)在移動、圖像、服務器、消費電子、物聯(lián)網(wǎng)(IoT)和汽車等多個領域的早期用戶中得到了成功應用,并通過產(chǎn)品流片驗證。如需了解更多內(nèi)容,請參考www.cadence.com/go/xcelium。
a583307414
sendmo
asdasdasf
XD茂茂
cindy123456
2454347030
DYQ26
zyd4957
18713271819cxy
1994089340
rainbow9527
anpengaimao
王洪陽
zrddyhm
zh1812
dongliuwei
senlenced
年華2
lyz0609
dianzizhilu
lzdestiny
龍象
changlele
skyking1
新手編程
復制忍者
dsysd
歸途2018
zbby
小黑智