日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 電源 > 數字電源
[導讀]摘要:提出一種基于DSP和FPGA技術的低信噪比情況下雷達信號檢測技術的工作原理與硬件實現方法,采用數字化的處理方法處理信息,取代傳統(tǒng)使用的模擬檢測技術,并對實現的檢測方法和關鍵算法做了詳細介紹。 關鍵詞:高

摘要:提出一種基于DSP和FPGA技術的低信噪比情況下雷達信號檢測技術的工作原理與硬件實現方法,采用數字化的處理方法處理信息,取代傳統(tǒng)使用的模擬檢測技術,并對實現的檢測方法和關鍵算法做了詳細介紹。
關鍵詞:高速A/D;DSP;FPGA;低信噪比


    我國目前的海事雷達大多為進口雷達,有效探測距離小,在信噪比降為3 dB時已經無法識別信號。隨著微電子技術的迅猛發(fā)展,高速A/D(模擬/數字轉換)和高速數字信號處理器件(Digital Signal Proeessors,DSP)、高速現場可編程邏輯器件(Field ProgrammableGate Array,FPGA)的出現,可以在不增加現有雷達發(fā)射功率和接收靈敏度的前提下,在信噪比降為3 dB時能測到雷達信號,使雷達的有效作用距離提高。本文主要介紹基于DSP和FPGA技術的低信噪比情況下雷達信號的檢測。


1 設計思想
    本技術的設計思想主要是通過對接收到的雷達信號進行高速A/D采樣,然后利用DSP和FPGA芯片對采樣后的信號幅度和輪廓進行判斷,以實現低信噪比條件下雷達信號的識別,從而還原出有效信號。系統(tǒng)原理框圖如圖1所示。

2 系統(tǒng)的硬件設計
2.1 高速A/D設計
    大部分雷達信號為射頻脈沖信號,常用的工作頻率范圍為2~18 GHz,脈沖持續(xù)時間在幾十納秒到幾百微秒。假設檢測信號脈寬為150 ns,根據奈奎斯特采樣原理,必須選用高速的A/D轉換器才不使信號丟失,實際實現需盡可能地多采樣數據,才有利于信號幅度和輪廓的識別。經綜合考慮,決定每隔8 ns采樣一個數據,150 ns可采樣18個數據,選用125 MHz的高速A/D轉換芯片MAX19541,數據采樣位數為12位。MAX19541經過優(yōu)化,在高于300 MHz的高IF頻率時具有優(yōu)異的動態(tài)性能。MAX19541采用1.8 V單電源工作,轉換速率高達125 MSPS,功耗僅為861 mW,差分模擬輸入可以是交流或直流耦合。該器件還具有可選的片上2分頻時鐘電路,允許高達250 MHz的時鐘頻率。這有助于降低輸入時鐘源的相位噪聲,從而獲得較高的動態(tài)性能,同時采用差分的LVPECL采樣時鐘,可以獲得最佳性能。MAX19541數字輸出為CMOS兼容,數據格式可選擇2的補碼或偏移二進制碼,可工作在并行模式,以采樣速率從單個并行端口輸出數據;或工作在demux并行模式,以1/2采樣速率從兩個單獨的并行端口輸出數據。MAX19541的這些優(yōu)異性能不僅滿足高速采樣的要求,并且外圍器件少,與后級芯片接口簡單,無需電平轉換。
2.2 FPGA設計
    FPGA芯片主要實現數據緩存和電平判斷功能,其核心問題為基于用雙端口塊存儲器(Block RAM)的FIFO模塊設計和電平判斷檢測設計。
    由于接收機設計的目的是準確實時地處理輸入數據,高速A/D的輸出必須由高速數字電路處理,否則數字化后的數據就會丟失,或者系統(tǒng)只能工作在非實時模式,所以這些處理方法的計算速度則是目前最為關心的問題。為了能夠及時處理高速采樣(8 ns)數據,不丟失數據,后繼數字處理器件FPGA處理芯片必須選用工作速度高于8 ns的芯片,這里選用了Xilinx公司的SPARTAN XC3S200。Spartan-3 FPGA采用90 nm技術,I/O管腳都支持全SelectIO-Ultra功能,實現了快速、靈活的電接口,足夠多的I/O管腳可分別與前級的12位高速A/D轉換芯片、后級的DSP處理器相連。該器件具有SRL16移位寄存器邏輯和分布式存儲器,能夠滿足高速大容量的數據緩存和判斷處理的需求。FPGA芯片的數據緩存功能基于用雙端口塊存儲器(Block RAM)的FIFO模塊設計,容量為負責存儲高速A/D轉換器轉換過來的并行12位數據,供DSP進行數據處理。系統(tǒng)的工作時鐘是65 MHz,在實現該模塊時,調用COREGenerator來生成FIFO,通過FPGA中的專用雙端口塊存儲器資源,生成的FIFO模塊,其存取速度可以達到100 MHz以上,完全滿足實際使用的需求。
    FPGA芯片的電平判斷檢測功能在后面的FPGA檢測方法中有詳細說明。
2.3 DSP設計
    DSP處理器負責電平判決門限的運算處理,選用TI公司的TMS320F2812芯片。TMS320F2812提供了強大的計算能力,最高運行速度可達150 MIPS,具有處理性能更強,外設集成度更高,程序存儲器更大等特點。TMS320F2812包含了多種芯片,可提供不同容量存儲器和不同外設,以滿足各種應用的要求。TMS320F2812芯片通過外部地址與數據總線與FP-GA處理芯片相連接。DSP處理器不斷從FPGA芯片的FIFO中讀出A/D轉換后的雷達接收數據,經過運算處理得出噪聲的均方根值,再計算出雷達信號的判決門限值寫入FPGA芯片的電平接收寄存器中,以進行有用信號的判斷處理。

[!--empirenews.page--]
3 系統(tǒng)的算法設計
    該檢測方法的難度在于噪聲均方根值的計算和信號判決門限值的確定。
3.1 噪聲均方根值的計算
    為了確定噪聲的均方根值,DSP處理器需要計算大量的數據,以使計算結果盡可能接近真實噪聲值。通過計算噪聲的1 024個點來計算噪聲的平均值,噪聲的采樣點越多,計算出來的噪聲平均值起伏越小,同時也越精確。設單個噪聲值為A,噪聲平均值為X,噪聲均方根值為Y,則:


3.2 信號判決門限值的計算
    信號判決門限值的計算也是信號檢測最關鍵的部分,首先根據信噪比為3 dB,算出雷達信號大概是噪聲信號的1.41倍。既要檢測出有用的雷達信號,又要避免將噪聲誤判為信號,如果門限選得很高,則虛警概率很低,但接收機的靈敏度也會降低,這是不能接受的,通常情況下,每隔幾十秒報告一次錯誤的信息是可以接受的,接收機后的信號分類處理器會將其濾除掉。同時實際上只通過單一門限判斷雷達信號的效果無法令人滿意,根據大量的試驗數據確定了兩級檢測門限,即信號的第一檢測門限定為1.3倍的噪聲均方根值,信號的第二檢測門限定為1.5倍的噪聲均方根值,這樣既利于DSP的快速計算處理,又省去了耗費很多時間的復雜傅里葉計算,而且倍數可根據信噪比的不同進行調整。設信號的第一檢測門限為Z1,信號的第二檢測門限為Zh,則:

   


4 雷達信號的FPGA檢測方法
    DSP處理器計算出雷達信號的判決門限值,FPGA芯片根據門限值從高速A/D轉換器的轉換結果中提取出雷達信號,檢測方法有兩種。
4.1 多樣本檢測方法
    多樣本檢測方法即從N個連續(xù)樣本中判斷至少有L個樣本必須超過門限,滿足信號判決門限值的要求。
    首先FPGA芯片存儲了大量的采樣數據,根據DSP處理器計算出的門限值,FPGA芯片不斷檢測A/D轉換后的數據是否大于信號的第一檢測門限Z1,如果滿足要求,則判為有效信號開始,FPGA芯片對A/D轉換的連續(xù)18個數據進行判斷。在18個數據中,如果有7個數據都大于信號的第一檢測門限Z1,則繼續(xù)判斷是否至少有3個數據大于信號的第二檢測門限Zh,有則判斷為檢測到雷達信號,無則繼續(xù)檢測。實行雙重門限檢測是為了判斷有用信號的開始和二次過濾噪聲。
4.2 概率密度檢測法
    雷達信號檢測的另一個方法是概率密度檢測法,它根據150 ns需采樣的18個數據,通過FPGA芯片不斷計算連續(xù)18個數據點的輸出和,并將結果除以18,與門限值(Zh)進行比較,計算和大于這一門限值,則判斷為有信號,否則判斷為無信號。


5 虛假信號的濾除
    接收過程中會遇到幅度較大的大噪聲,如果不做虛假信號的濾除,將有可能把它誤判為一個有效信號。為了濾除此類噪聲,對檢測出的信號還要繼續(xù)進行過濾處理,根據有效信號的前后時間段應對噪聲(低電平)進行判斷,如果有效信號的前后時間段檢測為高電平,則將該檢測信號判為大噪聲。具體實現方法如下:FPGA芯片在檢測到的信號前后各取6個A/D轉換的數據,如果6個數據中有1個數據滿足信號的第二檢測門限Zh,則判斷檢測到的信號為虛假信號,需濾除。


6 結 語
    試驗證明上述FPGA的兩種檢測方法都可對信號進行有效檢測,當只存在噪聲時,接收機不產生虛假的信號;當輸入單個信號時,接收機輸出單個檢測信號,不產生多余的虛假信號;當輸入多個信號時,接收機則輸出多個檢測信號,有效實現了低信噪比情況下雷達信號的檢測。
    數字化的處理方法使得對各種信息的處理更具有靈活性、準確性和功能可擴展性,對數字化的信息進行存儲、傳輸、處理也更加方便、快捷和可靠。所以基于數字化技術的信息處理是必然的發(fā)展趨勢,具有廣闊的應用前景。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

摘要:主要介紹了應用DSP的電能質量檢測系統(tǒng)的硬件電路及軟件開發(fā)工具,對采集來的某電鐵電流信號進行了電能質量檢測,并開展了實際實驗嘗試。實驗結果顯示,實際信號含有大量諧波,但通過應用DSP的電能質量檢測系統(tǒng)成功檢測到了它...

關鍵字: 電能質量檢測 Matlab仿真 DSP

隨著生活水平的提高,大家都想從生活壓力中釋放出來,越來越多的人向往戶外運動、露營等,在大自然的擁抱中釋放壓力,解放自我,從而成為戶外旅行火熱的原因之一。因此,很多音箱廠商都開始推出針對戶外的戶外藍牙音箱。但是市面上的藍牙...

關鍵字: PD快充 I2S DSP IC

摘要:數字信號處理器(DSP,digitalSignalproceSSor)是專門用于某些數字信號處理任務的微處理器,一般由集成電路芯片構成。當前,水聲領域中聲吶探測設備正逐漸向大運算量、強實時性及小型化等方向發(fā)展,對高...

關鍵字: 水聲信號處理 DSP 聲吶

DSP開發(fā)板,就是圍繞DSP的功能進行研發(fā),推出用于DSP芯片開發(fā)的線路板,并提供原理圖和源代碼給客戶。DSP尤以TI公司的DSP市場占有率最大。

關鍵字: DSP 開發(fā)板

在這篇文章中,小編將為大家?guī)頍o線模塊的相關報道。如果你對本文即將要講解的內容存在一定興趣,不妨繼續(xù)往下閱讀哦。

關鍵字: 無線模塊 自動化 DSP

當你在大疆無人機上拍照,跟蹤或者自主飛行時,背后有一堆高性能處理器在為這些應用加速,其中就有DSP(Digital Signal Processor)。DSP的軟硬件解決方案為圖像,機器學習和飛行控制業(yè)務提供高性能計算平...

關鍵字: 嵌入式 DSP 大疆

(全球TMT2022年5月26日訊)Yahoo和全球領先的獨立程序化戶外 (DOOH) 廣告技術公司Hivestack巢仕達宣布建立全球戰(zhàn)略合作伙伴關系,致力于連接雙方行業(yè)領先的技術,并為全球范圍內的優(yōu)質程序...

關鍵字: STACK BSP DSP MT

華為開源云原生AI衛(wèi)星應用方案亮相KubeCon EU 2022 瓦倫西亞2022年5月20日 /美通社/ -- 5月18日,在云原生領域備受矚目的會議——KubeCon和CloudNativeCon歐洲峰會主論壇中,...

關鍵字: DSP 華為 衛(wèi)星 開源

(全球TMT2022年5月16日訊)日前,國際權威研究機構Gartner發(fā)布《市場份額分析:2021年全球軟件行業(yè)市場規(guī)模報告》,報告顯示浪潮云海服務器虛擬化軟件InCloud Sphere(以下簡稱InCloud S...

關鍵字: DSP 虛擬化 軟件 AI

北京2022年5月13日 /美通社/ -- 日前,國際權威研究機構Gartner發(fā)布《市場份額分析:2021年全球軟件行業(yè)市場規(guī)模報告》,報告顯示浪潮云海服務器虛擬化軟件InCloud Sphere(以下簡稱I...

關鍵字: DSP 虛擬化 軟件 GARTNER

數字電源

15504 篇文章

關注

發(fā)布文章

編輯精選

技術子站

關閉