日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]數(shù)字射頻存儲器(DRFM)采用高速采樣和數(shù)字存儲作為其技術(shù)基礎(chǔ),具有對射頻和微波信號的存儲和再現(xiàn)能力,可實現(xiàn)對雷達(dá)設(shè)備性能的無線檢測。但DRFM系統(tǒng)模擬前端一直是保證系統(tǒng)高速高精度信號采集與回放的設(shè)計難點。本文以實際工程項目為背景,著重論述了在本項目中解決DRFM系統(tǒng)模擬前端設(shè)計中諸多難題的方法。

一、 概述
數(shù)字射頻存儲器(DRFM)采用高速采樣和數(shù)字存儲作為其技術(shù)基礎(chǔ),具有對射頻和微波信號的存儲和再現(xiàn)能力。DRFM技術(shù)作為存儲和復(fù)制射頻信號的一種方法廣泛應(yīng)用于雷達(dá)和電子對抗等領(lǐng)域。數(shù)字射頻存儲(DRFM)的基本工作原理:首先將輸入射頻信號下變頻為中頻信號,經(jīng)A/D變換后成為數(shù)字信號,寫入高速存儲器中。當(dāng)需要重發(fā)這一信號時,在控制器控制下讀出此數(shù)字信號并由D/A變換為模擬信號。然后用同一本振作上變頻,得到射頻輸出信號,完成對輸入信號的存儲轉(zhuǎn)發(fā)。
DRFM的基本原理框圖如下:

500)this.style.width=500;" border="0" />
      數(shù)字射頻存儲器的模擬前端-¬—即A/D、D/A部分,負(fù)責(zé)將中頻信號數(shù)字化。模擬前端的設(shè)計質(zhì)量直接關(guān)系到了整個系統(tǒng)能否滿足高精度、高速、高可靠性的數(shù)據(jù)采集及回放。該部分的設(shè)計一直是數(shù)字頻儲系統(tǒng)的設(shè)計難點和重點。
二、模擬前端設(shè)計分析
目前高精度的ADC以及DAC器件信號均采用差分方式輸入或者輸出,這樣可在轉(zhuǎn)換性能上相對于單端信號有較大的優(yōu)勢,所以需要單端-差分的轉(zhuǎn)換,一般有兩種方法,一種是放大器方式,一種是變壓器耦合方式。
采用放大器方式的優(yōu)點是可以直流耦合。如果輸入信號中含有豐富的低頻分量,只能采用這種方法。但是采用放大器直流耦合將會帶來以下4個問題:
1) 信號失真,主要由放大器的傳輸非線性造成。但是考慮到在本設(shè)計中輸入信號幅度很小,放大器可以呈現(xiàn)出很好的線形特性,而且一般放大器的失真度很小,以典型的放大器差分AD8138為例,其諧波失真度均高于85dBC,遠(yuǎn)高于ADC本身的SFDR,所以在采樣分辨率不是非常高的設(shè)計中由放大器帶來的失真可以忽略。
2) 電源噪聲。由于各種器件的功耗激增,現(xiàn)在電路系統(tǒng)幾乎都采用高頻、高效率的開關(guān)電源,雖然模擬電路中線性穩(wěn)壓器的采用不可避免,但是完全隔離這些開關(guān)噪聲非常困難以致不太可能,還需要依賴放大器的電源抑制(Power Supply Rejection)特性。事實上普通放大器的電源抑制比均能達(dá)到70dB以上,只要電源處理得當(dāng),在本設(shè)計中電源噪聲基本不用考慮。
3) 放大器偏移(Offset)。即放大器在輸入為0時其輸出并不為0,這樣造成輸入信號達(dá)不到滿刻度輸入范圍,從而限制了變換的有效位數(shù)。差分放大器的偏移取決于差分兩路信號的對稱性,以AD8138為例,在通常器件下其偏移量在60mV左右。在本設(shè)計中信號輸入的峰-峰值為1100mV,如果考慮放大器偏移可以算得真實有效位數(shù)為9.8位。
4) 放大器噪聲。放大器各級均會引入噪聲成分,因為放大器含有較多有源器件,將引入較多的有源噪聲,以AD8138為例,其輸入噪聲為500)this.style.width=500;" border="0" />,并假設(shè)輸入電路增益為+1,并且無濾波器,即3dB帶寬為320MHz,可以算得輸出噪聲為90μV,能夠滿足在輸入1100mV時10Bits分辨率的要求,但是難以達(dá)到比10Bits更高的采樣精度。
如果采用變壓器耦合方式,由于其為無源器件,上面放大器所有的4個問題并不存在,但是變壓器耦合會隔離直流以及一部分的低頻信號,一般射頻變壓器的3dB帶寬下限為數(shù)百KHz,這個損耗是否能被接收取決與詳細(xì)設(shè)計要求。
由以上分析可知,由于采用放大器的前端設(shè)計在偏移、噪聲等指標(biāo)上已經(jīng)逼近10-bit采樣精度的極限,由于在電路實現(xiàn)過程中的一些不可預(yù)知的因素將造成性能指標(biāo)的進一步下降,所以采用放大器的方案幾乎不可能實現(xiàn)指標(biāo)要求。另外最近推出的一系列高性能ADC所附評估板設(shè)計中均只推薦了變壓器耦合方式,如Maxim的MAX1215,ADI的AD9430、AD9446以及TI的ADS5500等。所以本系統(tǒng)中所有ADC和DAC前端設(shè)計均采用了變壓器的耦合形式,如下原理圖所示:

500)this.style.width=500;" border="0" />
 
在一般情況下模擬電路對開關(guān)電源的開關(guān)脈沖非常敏感,通常模擬電路均使用線性電源,所以在設(shè)計模擬電路電源時,需要加入線性穩(wěn)壓器。在本設(shè)計中,正模擬電源需要1.8V,3.3V,5V三種。如果采用變壓器耦合方式,可以在設(shè)計中避免需要負(fù)電源,所以變壓器耦合方式不但可以簡化信號前端處理,同時也可簡化電源設(shè)計。
如果直接將機箱電源經(jīng)過線性穩(wěn)壓后直接生成模擬電源,會面臨兩個問題:
1) 現(xiàn)代開關(guān)電源為了兼顧較高的效率并為了降低所用元器件的體積,一般開關(guān)電源的開關(guān)頻率比較高,這樣對線性穩(wěn)壓器件的紋波抑制性能提出了較高的要求。
2) 線性穩(wěn)壓的效率直接受輸入和輸出電壓壓差影響,這個壓差越大,在穩(wěn)壓器上損耗的功率就越大。
為了緩解這2個問題,可以加入一級開關(guān)電源預(yù)降壓,將電源的開關(guān)頻率轉(zhuǎn)為幾十KHz,而線性穩(wěn)壓器對這樣頻率的紋波典型的抑制比為40dB,假設(shè)開關(guān)電源
預(yù)降壓后紋波為100mv,不考慮其它噪聲源,則經(jīng)過線性穩(wěn)壓后紋波電壓降為1mv,相對于Max1124所給出的1.6mv/V的電源抑制比,這個紋波可以被忽略。模擬電路的所有正電壓可以由下圖所示方案生成:
 500)this.style.width=500;" border="0" />


在上圖方案中未考慮負(fù)電源的生成。數(shù)字電路雖然對電源噪聲不太敏感,但是其消耗的功率很大,并且對于上電初始化的要求比較嚴(yán)格。以FPGA為例,如果在上電時電源波動太大并且這些電源直接供給FPGA的話,F(xiàn)PGA上電初始化就可能無法順利完成,這個現(xiàn)象我們已經(jīng)在幾種Pentium IV機箱中發(fā)現(xiàn)。我們在研制的一個PCI板卡上發(fā)現(xiàn)如果FPGA的I/O電壓直接采用來自底板的+3.3V電源,在機箱上電時會因為+3.3V的波動較為劇烈而造成FPGA程序加載過程失敗,而解決這個問題比較好的方法是在板上應(yīng)用穩(wěn)壓器件生成所需要的各種電源,同時還提供了對板上各種昂貴的器件提供保護。這也是大部分商用板卡所采用的電源方案。
為了減小電路板尺寸和板上器件數(shù),可以采用多路開關(guān)電源控制器,同時生成FPGA以及其它器件所需的核電壓和外圍電壓。因為一般機箱電源+5V輸出功率最大,所以各種電壓最好用+5V來生成。由于開關(guān)電源控制器均可提供一定的軟上電(Soft Start)功能,可以使DSP或者FPGA之類的芯片能夠正常初始化。在本設(shè)計中即采用了SEMTECH的SC2446開關(guān)電源控制器,其能同時控制兩路電源輸出。這樣FPGA的內(nèi)核電壓以及I/O電壓即可按照一定的時序關(guān)系給出,保證了FPGA上電初始化的正常進行。而SC2446輸出的兩路電源之間還具有良好的跟蹤特性,這個特性非常適合作為DDR SDRAM的穩(wěn)壓器件,由其同時輸出DDR SDRAM所需要的2.5V I/O電壓以及1.25V端接和參考電壓可以保持很好的同步關(guān)系,提高了存儲系統(tǒng)的抗噪能力。所以在本板設(shè)計中還采用了SC2446作為DDR SDRAM的電源提供器件,由2片SC2446生成了所有數(shù)字電路所需要的+3.3V、+1.5V、+2.5V、+1.25V四種電壓。
三、結(jié)論
在本數(shù)字射頻存儲器的模擬前端設(shè)計過程中,采用了變壓器耦合方式來解決了單端至差分的轉(zhuǎn)換問題,并給出了實現(xiàn)原理圖。同時采取了多項措施,解決了直接將機箱電源經(jīng)過線性穩(wěn)壓后直接生成模擬電源,所帶來的對線性穩(wěn)壓器件的紋波抑制性能要求較高和穩(wěn)壓器損耗功率較大的問題。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

Flash Memory 是一種非易失性的存儲器。在嵌入式系統(tǒng)中通常用于存放系統(tǒng)、應(yīng)用和數(shù)據(jù)等。在 PC 系統(tǒng)中,則主要用在固態(tài)硬盤以及主板 BIOS 中。

關(guān)鍵字: Flash 存儲器 嵌入式系統(tǒng)

為增進大家對存儲器的認(rèn)識,本文將對單片機中的程序存儲器、數(shù)據(jù)存儲器以及二者的區(qū)別予以介紹。

關(guān)鍵字: 程序存儲器 指數(shù) 存儲器

為增進大家對存儲器的認(rèn)識,本文將對PLC內(nèi)部常用存儲器的使用規(guī)則予以介紹。

關(guān)鍵字: 存儲器 指數(shù) PLC

為增進大家對存儲器的認(rèn)識,本文將對隨機存儲器、只讀存儲器以及二者的區(qū)別予以探討。

關(guān)鍵字: 隨機存儲器 指數(shù) 存儲器

程序存儲器(又稱數(shù)據(jù)Flash),顧名思義,是用來存儲用戶的程序,使單片機能夠按照編寫的代碼順序執(zhí)行,完成指定的任務(wù)。所以程序存儲器是只讀存儲器(只讀存儲器),我們已經(jīng)聽過很多次了。代碼存儲在里面,一般有常數(shù)、表格、pi...

關(guān)鍵字: 51單片機 存儲器

M15X將于今年10月動工,預(yù)計2025年初竣工,決定在今后5年內(nèi)投資約15萬億韓元 自2012年并入SK集團10年后,將開啟新10年的第一個生產(chǎn)設(shè)施 提早決定韓國內(nèi)投資,奠定未來成長基礎(chǔ) 首爾202...

關(guān)鍵字: SK海力士 存儲器 COM NI

單片機的基本結(jié)構(gòu)包括中央處理器(CPU) 、存儲器、定時/計數(shù)器、輸入輸出接口、中斷控制系統(tǒng)和時鐘電路六部分。

關(guān)鍵字: 單片機 中央處理器 存儲器

9月13-14日,中國(深圳)集成電路峰會暨全球存儲器行業(yè)創(chuàng)新論壇(Global Memory Innovation Forum,GMIF2022)將在深圳市坪山格蘭云天國際酒店隆重召開。

關(guān)鍵字: 存儲器

SK海力士開發(fā)出首款基于DDR5 DRAM的CXL存儲器樣品,加快了搶占下一代內(nèi)存解決方案市場的步伐。該產(chǎn)品的形狀系數(shù)(Form Factor,產(chǎn)品的形狀或尺寸)為EDSFF(Enterprise & Data...

關(guān)鍵字: 瀾起科技 SK海力士 存儲器

存儲器芯片屬于通用集成電路,是嵌入式系統(tǒng)芯片的概念在存儲行業(yè)的具體應(yīng)用。其原理是通過在單一芯片中嵌入軟件,實現(xiàn)多功能和高性能,以及對多種協(xié)議、多種硬件和不同應(yīng)用的支持。那么存儲器芯片有哪些常見的種類呢?國內(nèi)又有哪些知名存...

關(guān)鍵字: 存儲器 芯片 集成電路

數(shù)字電源

15504 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉