(1)在設(shè)計描述工具方面,傳統(tǒng)的板級電子系統(tǒng)設(shè)計主要采用電路原理圖和元器件外形封裝圖作為設(shè)計描述語言工具,而現(xiàn)在的芯片級電子系統(tǒng)設(shè)計主要采用文本方式的硬件描述語言(HDL——Hardware Description Language)作為設(shè)計描述語言工具;
(2) 在設(shè)計流程方面,板極電子系統(tǒng)設(shè)計主要經(jīng)歷電子系統(tǒng)原理圖設(shè)計與仿真、印刷電路板(PCB)設(shè)計與仿真分板(包括信號完整性分析、電磁兼容性分析等)等二個階段,而芯片級電子系統(tǒng)設(shè)計通常需要經(jīng)歷系統(tǒng)級設(shè)計與仿真、算法級設(shè)計與仿真、寄存器傳輸級(RTL)設(shè)計與仿真、邏輯綜合與驗證、版圖設(shè)計綜合與驗證等5個階段;
(3)在軟硬件協(xié)同設(shè)計方面,板級電子系統(tǒng)設(shè)計所采用的方法是先進(jìn)行硬件系統(tǒng)設(shè)計后再進(jìn)行軟件系統(tǒng)設(shè)計的方法,難以實現(xiàn)軟硬同步設(shè)計或協(xié)同設(shè)計,而芯片級電子系統(tǒng)設(shè)計可以比較容易實現(xiàn)軟硬件同時設(shè)計或協(xié)同設(shè)計;
(4)在設(shè)計實現(xiàn)方面,板級電子系統(tǒng)設(shè)計主要基于具有特定功能的集成電路器件,而芯片級電子系統(tǒng)設(shè)計主要是基于具有特定功能的電路模塊——知識產(chǎn)權(quán)核(IP核)。因此,板級電子系統(tǒng)設(shè)計與芯片級電子系統(tǒng)設(shè)計無論是在設(shè)計方法上還是在設(shè)計工具方面都發(fā)生了較大的變化。
隨著現(xiàn)代信息技術(shù)的發(fā)展,電子產(chǎn)品生命周期越來越短,特別是電子工業(yè)技術(shù)不斷發(fā)展,基于深亞微米和超深亞微米的超大規(guī)模集成電路技術(shù)的片上系(SOC) 芯片需求日益擴大,傳統(tǒng)的板級電子系統(tǒng)設(shè)計方法已不能適應(yīng)產(chǎn)業(yè)界對電子產(chǎn)品需求。因此,基于知識產(chǎn)權(quán)(IP)核復(fù)用的芯片級電子系統(tǒng)設(shè)計方法將成為嵌入式系統(tǒng)設(shè)計的主流方式。
2 基于可編程片上系統(tǒng)(SoPC)的設(shè)計流程
基于可編程片上系統(tǒng)(SOPC)的芯片級電子系統(tǒng)設(shè)計主要有兩大支撐點:可編程片上系統(tǒng)器件所能提供的片上資源和可復(fù)用IP核庫所能提供的IP核資源。其中,可編程片上系統(tǒng)器件所能提供的片上資源是由集成電路工藝技術(shù)發(fā)展決定的,對于系統(tǒng)設(shè)計者來講,應(yīng)根據(jù)設(shè)計要求盡量選擇合適的器件;可復(fù)用TP核庫所能提供的IP核資源需要通過系統(tǒng)設(shè)計者自行建設(shè)。在基于SOC的電子系統(tǒng)設(shè)計中,針對各類專門技術(shù)、專門應(yīng)用、專門工具、專門生產(chǎn)工藝、專門產(chǎn)品的IP資源庫的建設(shè)和共享已形成一種規(guī)范,貫穿在系統(tǒng)設(shè)計的全過程。圖1為典型的基于IP核庫的片上系統(tǒng)(SOC)設(shè)計流程。

從圖1可以看出,在基于可編程上系統(tǒng)(SOPC)的嵌入式系統(tǒng)設(shè)計流程中,除了需要強有力的EDA設(shè)計工具支持外,離開充分的資源庫的支持,可以說是寸步難行,并且必將失去競爭力。從總體上講,各個層次的IP庫和EDA工具是芯片級電子系統(tǒng)設(shè)計者必備的兩翼,可選的IP核庫資源是一種設(shè)計者能力的表征。圖 2為芯片級電子系統(tǒng)設(shè)計中自頂向下設(shè)計方法的流程中所依賴的庫支持說明。

在圖1的片上系統(tǒng)(SOC)設(shè)計流程中,除了需要強有力的IP核庫和EDA工具支持外,與傳統(tǒng)的專用集成電路(ASIC)設(shè)計流程最明顯的區(qū)別就是——軟硬件協(xié)同設(shè)計,圖3給出軟硬件協(xié)同設(shè)計的一般流程。在軟硬件協(xié)同設(shè)計的過程中,傳統(tǒng)的硬件描述語言(VHDL、Verilog HDL)和軟件設(shè)計語言(C/C++)是無法適應(yīng)軟硬件協(xié)同設(shè)計這一種新的設(shè)計方法上的突破,為此必須使用新的系統(tǒng)級描述語言——System C(或其他類似語言)才能完成。

軟硬件協(xié)同設(shè)計通常是從一個給定的系統(tǒng)任務(wù)開始的,通過有效地分析系統(tǒng)任務(wù)和所需要的資源,采用一系列的變換方法并且遵循特定的準(zhǔn)則,自動生成符合系統(tǒng)功能要求的、符合實現(xiàn)代價約束的硬件和軟件框架。這種全新的軟硬件協(xié)同設(shè)計思想需要解決許多問題:系統(tǒng)級建模、系統(tǒng)級描述語言、軟硬件劃分、性能評估、協(xié)調(diào)綜合、協(xié)同仿真和協(xié)同 驗證。
3 基于可編程片上系統(tǒng)(SOPC)的集成設(shè)計環(huán)境
片上系統(tǒng)(SOC)設(shè)計所需要的EDA工具,若從硬件設(shè)計角度看,在設(shè)計流程的前端與ASIC設(shè)計差別不大。但是,從整個芯片設(shè)計角度出發(fā),這兩種類型的芯片設(shè)計區(qū)別較大。這是因為,在SOC設(shè)計中,一般都含有微處理器,所設(shè)計的系統(tǒng)級芯片都必須有設(shè)備驅(qū)動程序與操作系統(tǒng)或嵌入式實時操作系統(tǒng)接口,必須有應(yīng)用程序完成數(shù)字計算、信號處理變換、控制決策等功能。因此,在設(shè)計的前期,需要進(jìn)行軟、硬件協(xié)同設(shè)計,以便確定那些功能是由硬件完成的,那些功能是由軟件完成的,并且進(jìn)行適當(dāng)劃分。在設(shè)計的中后期,要進(jìn)行軟硬件協(xié)同驗證,即把軟硬件設(shè)計放到一個虛擬的集成環(huán)境中進(jìn)行仿真驗證,以便驗證硬件的性能是否達(dá)到設(shè)計目標(biāo),軟件功能是否實現(xiàn)設(shè)計要求。
根據(jù)可編程片上系統(tǒng)(SOPC)設(shè)計流程和軟硬件協(xié)同設(shè)計的一般流程,作者提出基于可編程片上系統(tǒng)(SOPC)的芯片級電子系統(tǒng)的集成設(shè)計環(huán)境,如圖4所示。此集成環(huán)境是一種典型的軟硬協(xié)同設(shè)計集成環(huán)境(或平臺),是由二個不同層次、不同功能的EDA集成設(shè)計環(huán)境組成。

第一層次的EDA集成設(shè)計環(huán)境是SOC系統(tǒng)級集成設(shè)計環(huán)境,主要用于完成嵌入式系統(tǒng)的系統(tǒng)級設(shè)計。首先,需要根據(jù)客戶的要求,進(jìn)行系統(tǒng)的功能定義和性能評估,以便確定系統(tǒng)規(guī)格;其次,根據(jù)已經(jīng)確定的系統(tǒng)規(guī)格,應(yīng)用系統(tǒng)級描述語言(C/C++或System C等)進(jìn)行系統(tǒng)設(shè)計描述與設(shè)計驗證,以便確定所定義的系統(tǒng)規(guī)格在功能上是否可以實現(xiàn);再次,在證明了系統(tǒng)規(guī)格在功能上可以實現(xiàn)后,就需要進(jìn)行系統(tǒng)軟硬件功能劃分,以便確定系統(tǒng)的哪些功能是由軟件系統(tǒng)完成的、哪些功能是由硬件系統(tǒng)完成的、哪些功能需要軟硬件協(xié)同完成,對于既可以通過軟件系統(tǒng)完成也可以通過硬件系統(tǒng)完成的功能,需要進(jìn)行性能與成本的評估;最后,對已經(jīng)確定的硬件系統(tǒng)功能,還需要進(jìn)行芯片與PCB功能的劃分,以便確定哪些功能可以在芯片上實現(xiàn)、哪些功能只能在PCB上實現(xiàn)。
第二層次的EDA集成設(shè)計環(huán)境是SOC硬件系統(tǒng)集成設(shè)計環(huán)境和SOC軟件系統(tǒng)集成設(shè)計環(huán)境,主要用于完成嵌入式系統(tǒng)的軟硬系統(tǒng)設(shè)計。首先,根據(jù)系統(tǒng)級設(shè)計中的功能劃分,分別進(jìn)行SOC的硬件系統(tǒng)設(shè)計和SOC的軟件系統(tǒng)設(shè)計。此時的硬件系統(tǒng)設(shè)計和軟件系統(tǒng)的設(shè)計是并行進(jìn)行的。在硬件系統(tǒng)設(shè)計中,通常經(jīng)歷幾個設(shè)計階段:行為描述與驗證(包括硬件系統(tǒng)的系統(tǒng)級、算法級、寄存器傳輸級的行為描述與仿真驗證)、邏輯綜合與驗證、可測性設(shè)計綜合與邏輯生成、器件適配與仿真驗證、器件物理編程與物理驗證、版圖生成與驗證。其中,前4個設(shè)計階段是基于SOPC的硬件系統(tǒng)設(shè)計流程。在軟件系統(tǒng)設(shè)計中,通常經(jīng)歷如下幾個階段:軟件系統(tǒng)編輯、軟件系統(tǒng)編譯、軟件系統(tǒng)仿真調(diào)試、軟件系統(tǒng)編程等。其次,在軟硬件系統(tǒng)設(shè)計過程中,為了確保系統(tǒng)的性能價格比達(dá)到最優(yōu),需要不斷進(jìn)行軟硬件協(xié)同設(shè)計。通常在硬件系統(tǒng)行為描述與仿真之后,就可以把所設(shè)計的硬件系統(tǒng)與軟件系統(tǒng)置于虛擬器件的軟硬件協(xié)同仿真驗證環(huán)境中,以便驗證硬件系統(tǒng)集成的系統(tǒng)所能達(dá)到的功能、性能、成本等,從而使得所實現(xiàn)的芯片級電子系統(tǒng)的性能價格比達(dá)到最優(yōu)。
綜上所述,基于可編程片上系統(tǒng)(SOPC)的嵌入式系統(tǒng)集成設(shè)計環(huán)境是一個相當(dāng)復(fù)雜的集成EDA開發(fā)環(huán)境,常見的可編程片上系統(tǒng)集成化EDA開發(fā)套件—— Altera公司的Quartus II系列的EDA工具套件和Xilinx公司的ISE 5.x系列的EDA工具套件的儲存成化程度雖然較高,但也難以達(dá)到圖4所示的集成化程度。因此,需要系統(tǒng)設(shè)計設(shè)計者根據(jù)現(xiàn)有的商用化EDA工具構(gòu)建這樣的集成設(shè)計環(huán)境。有理由相信在不久的將來,將會推出類似的集成EDA工具環(huán)境。
4 片上系統(tǒng)(SOC)是嵌入式系統(tǒng)發(fā)展方向
嵌入式系統(tǒng)的核心部件是微處理器,由于集成電路技術(shù)的發(fā)展,以及電子產(chǎn)品及時面市的要求,促使微處理器(包括微控制器、數(shù)字信號處理器、嵌入式處理器)向單芯片系統(tǒng)方向發(fā)展,從而使得基于片上系統(tǒng)(SOC)的電子系統(tǒng)成為嵌入式系統(tǒng)的發(fā)展方向和主流。目前國內(nèi)的基于片上系統(tǒng)(SOC)的嵌入式系統(tǒng)設(shè)計大都停留在板級電子系統(tǒng)設(shè)計水平,隨著可編程片上系統(tǒng)(SOPC)器件的應(yīng)用發(fā)展,相信在今后的若干年內(nèi),基于SOC的嵌入式系統(tǒng)設(shè)計會逐漸過渡到芯片級電子系統(tǒng)的設(shè)計水平。由于芯片級電子系統(tǒng)設(shè)計方法與板級電子系統(tǒng)設(shè)計方法有著本質(zhì)的區(qū)別,因此了解與掌握芯片級電子系統(tǒng)的設(shè)計流程、集成設(shè)計環(huán)境對于系統(tǒng)設(shè)計者來講是至關(guān)重要的,為此本文以圖示方式直觀地給出基于可編程片上系統(tǒng)(SOPC)的芯片級電子系統(tǒng)設(shè)計流程和集成設(shè)計環(huán)境,全面展示了芯片級電子系統(tǒng)所涉及到的問題。
Lua RTOS 是一個實時操作系統(tǒng),設(shè)計在嵌入式系統(tǒng)上運行,對 FLASH 和 RAM 內(nèi)存的要求最低。目前 Lua RTOS 可用于 ESP32, ESP8266 和 PIC32MZ 平臺,并可以輕松移植到其他32位...
關(guān)鍵字: Lua RTOS 操作系統(tǒng) 嵌入式系統(tǒng)通用異步收發(fā)傳輸器(Universal Asynchronous Receiver/Transmitter),通常稱作UATR,是一種串行、異步、全雙工的收發(fā)器。全雙工的UART支持同時雙向通信,是嵌入式系統(tǒng)必不可少的d...
關(guān)鍵字: 異步收發(fā) 傳輸器 嵌入式系統(tǒng)Flash Memory 是一種非易失性的存儲器。在嵌入式系統(tǒng)中通常用于存放系統(tǒng)、應(yīng)用和數(shù)據(jù)等。在 PC 系統(tǒng)中,則主要用在固態(tài)硬盤以及主板 BIOS 中。
關(guān)鍵字: Flash 存儲器 嵌入式系統(tǒng)近年來,隨著計算機技術(shù)及集成電路技術(shù)的發(fā)展,嵌入式技術(shù)日漸普及,在通訊、網(wǎng)絡(luò)、工控、醫(yī)療、電子等領(lǐng)域發(fā)揮著越來越重要的作用。嵌入式系統(tǒng)無疑成為當(dāng)前最熱門最有發(fā)展前途的IT應(yīng)用領(lǐng)域之一。?嵌入式系統(tǒng)一般由嵌入式微處理器、外...
關(guān)鍵字: 嵌入式 嵌入式系統(tǒng) 計算機深圳2022年8月26日 /美通社/ -- 8月17日 – 深圳,AMD Xilinx舉辦為期一天的線下技術(shù)日活動,在AMD Xilinx主辦下宜鼎國際作為合作伙伴的身份被邀...
關(guān)鍵字: AMD Xilinx AGENT 嵌入式系統(tǒng)