日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式軟件
[導(dǎo)讀]如何縮短開發(fā)嵌入式系統(tǒng)之路

在日益信息化的現(xiàn)代社會中,計(jì)算機(jī)和網(wǎng)絡(luò)的應(yīng)用已經(jīng)全面滲透到日常生活中,各種應(yīng)用嵌入式系統(tǒng)的電子產(chǎn)品也隨處可見,計(jì)算機(jī)的應(yīng)用經(jīng)過桌面PC系統(tǒng)的空前之后,嵌入式系統(tǒng)的應(yīng)用正風(fēng)起云涌,廣泛進(jìn)入到工業(yè)、軍事、通信、環(huán)保、電力、鐵路、金融等眾多領(lǐng)域。作為兩大類型計(jì)算機(jī)之一的專用計(jì)算機(jī)系統(tǒng)、即嵌入式系統(tǒng)在應(yīng)用數(shù)量上已經(jīng)遠(yuǎn)遠(yuǎn)超過傳統(tǒng)的通用計(jì)算機(jī)系統(tǒng),嵌入式微控制器技術(shù)的出現(xiàn)給現(xiàn)代工業(yè)控制領(lǐng)域帶來了一次新的技術(shù)革命。

嵌入式微控制器組成的系統(tǒng)可嵌入到任何需要控制的設(shè)備中,并且在工控領(lǐng)域的應(yīng)用已經(jīng)越來越廣泛。嵌入式系統(tǒng)按形態(tài)可分為設(shè)備級(工控機(jī))、板級(單板、模塊)、芯片級(MCU、SoC)。當(dāng)前使用的單片機(jī)與工控機(jī)是一種典型的嵌入式系統(tǒng)應(yīng)用。隨著Internet的飛速發(fā)展,對各種工控設(shè)備的網(wǎng)絡(luò)功能要求也越來越高。大量的智能設(shè)備將通過網(wǎng)絡(luò)相互傳遞信息和數(shù)據(jù),實(shí)現(xiàn)智能化現(xiàn)場設(shè)備的功能自治性、系統(tǒng)結(jié)構(gòu)的高度分散性以及監(jiān)管控一體化。

在嵌入式系統(tǒng)的市場競爭愈加激烈的今天,如何快速地將符合需求的產(chǎn)品投入市場并在競爭中保持一席之地?成為眾多嵌入式研發(fā)制造企業(yè)所面臨的共同課題。

所以必須通過加快設(shè)計(jì)流程來提高設(shè)計(jì)質(zhì)量,而目前大多企業(yè)普遍采取的解決方案是利用現(xiàn)成的商業(yè)化平臺。嵌入式設(shè)備在開發(fā)過程中,除了必須考慮它的處理器架構(gòu)、操作系統(tǒng)性能、以及其他組件之外,開發(fā)人員還必須了解一些例如:系統(tǒng)的哪些部分需要設(shè)計(jì)、哪些部分需要購買現(xiàn)成設(shè)備等等。

一般自行設(shè)計(jì)的方案,它的優(yōu)勢是可以全面地自定義最終的解決方案并優(yōu)化成本,但是任何設(shè)計(jì)規(guī)格的更改或疏忽都會使成本高昂,且周期漫長。相反,使用商業(yè)現(xiàn)成的平臺將增加產(chǎn)品的銷售成本,或者可能會浪費(fèi)一些不必要的成本,但是通常來說,現(xiàn)成的系統(tǒng)提供了更快的驗(yàn)證周期,因而也就具有更為快捷的設(shè)計(jì)流程,從而在更短的上市時(shí)間內(nèi)保證設(shè)計(jì)的質(zhì)量。

下文我們就將用于開發(fā)嵌入式系統(tǒng)的兩種方案----自行設(shè)計(jì)或使用現(xiàn)成平臺進(jìn)行對比闡述,并且討論與這兩種方案相關(guān)的技術(shù)和經(jīng)濟(jì)風(fēng)險(xiǎn)。

方案一:自行設(shè)計(jì)

開發(fā)之前,需要為系統(tǒng)的核心控制部分選擇一種處理器技術(shù),目前研祥采用以下五種技術(shù):

1. 微控制器-微控制器的成本極為低廉,并且通常在單一的芯片上提供了集成的解決方案,且包括I/O外圍設(shè)備。它們通常帶有極小的片上存儲容量,而且難以用于復(fù)雜性高和需要擴(kuò)展的場合。此外,其時(shí)鐘速率通常是10MHz的數(shù)量級,因此一般不能實(shí)現(xiàn)高性能的控制循環(huán)。

2. 嵌入式處理器-和微控制器相比,嵌入式處理器的時(shí)鐘速率更高且通常具有外部存儲接口,因而性能和擴(kuò)展性并不成問題。但是應(yīng)用程序需要進(jìn)行復(fù)雜的驅(qū)動開發(fā),因?yàn)榍度胧教幚砥魍ǔ2⒉粠в衅夏M外圍設(shè)備。此外,隨著芯片封裝技術(shù)的發(fā)展,嵌入式處理器通常采用高密度的封裝技術(shù),例如球柵陣列封裝(ball-grid array,即BGA),這將導(dǎo)致較復(fù)雜的制造流程,增添了更為困難的硬件調(diào)試工作。

3. 數(shù)字信號處理器(DSP)-DSP是一種專用的微處理器,它提供額外的指令以優(yōu)化特定的數(shù)學(xué)函數(shù),例如乘法和累加操作。DSP對于計(jì)算繁重的應(yīng)用場合來說是極為有用的,但是通常需要專業(yè)的知識來利用它的軟件性能。

4. 專用集成電路(ASIC)-ASIC芯片是專為某個特定的應(yīng)用而設(shè)計(jì)的,不具有通用性。對于解決諸如功耗和產(chǎn)品成本等問題,ASIC被廣泛認(rèn)為是一種極好的方案。但是,極為昂貴的ASIC開發(fā)和制造流程通常讓人望而卻步,一般僅限于具有極大產(chǎn)量的產(chǎn)品。

5. 現(xiàn)場可編程門陣列(FPGA)-FPGA在自定義的ASIC設(shè)計(jì)和現(xiàn)成的技術(shù)之間提供了極好的平衡。它們具有高度的專有化性能,同時(shí)可以通過編程重新配置邏輯模塊,因而其開發(fā)成本與ASIC相比要低得多。雖然FPGA可以被應(yīng)用于各種場合,但是一般來說復(fù)雜的FPGA設(shè)計(jì)并不常見,因?yàn)閷τ诖蟛糠至?xí)慣于使用C語言進(jìn)行順序編程的嵌入式軟件開發(fā)者來說,VHDL編程格式顯得十分陌生。

在許多情況下,單一的處理器技術(shù)并不足以解決應(yīng)用的需求,因此,混合式架構(gòu)逐漸成為發(fā)展的方向。如圖1所示,嵌入式處理器用于進(jìn)行系統(tǒng)管理、用戶界面和數(shù)據(jù)分析,而DSP負(fù)責(zé)與I/O模塊和對數(shù)據(jù)進(jìn)行初步處理等任務(wù)。這種混合式架構(gòu)在嵌入式系統(tǒng)設(shè)計(jì)中變得十分普遍。

圖1:嵌入式處理器用于進(jìn)行系統(tǒng)管理、用戶界面和數(shù)據(jù)分析,而DSP或FPGA負(fù)責(zé)與I/O模塊和對數(shù)據(jù)進(jìn)行初步處理等任務(wù)

在確定了使用何種處理器技術(shù)之后,設(shè)計(jì)人員還需要完成I/O電路的開發(fā)。如果嵌入式系統(tǒng)中存在任何的模擬信號,那么就需要使用模數(shù)轉(zhuǎn)換器(ADC)、數(shù)模轉(zhuǎn)換器(DAC)、以及相應(yīng)的軟件驅(qū)動。模擬電路的設(shè)計(jì)同樣會遇到很多復(fù)雜的問題,限于篇幅本文不再贅述。

方案二:利用EVOC EEB PowerPC模塊構(gòu)建

采用這種方案,雖然通常來說需要付出比板卡組件成本更高的價(jià)錢,但是可以顯著縮短產(chǎn)品進(jìn)入市場的時(shí)間。除此之外,這些系統(tǒng)具有較好的可擴(kuò)展性。隨著處理器技術(shù)的進(jìn)步,嵌入式系統(tǒng)出現(xiàn)以下幾種不同的實(shí)現(xiàn)技術(shù):

1、 非集成式嵌入式系統(tǒng)------對于使用現(xiàn)成產(chǎn)品來構(gòu)建系統(tǒng),這種系統(tǒng)通常是最為經(jīng)濟(jì)的解決方案。但是,針對這種系統(tǒng)的軟件開發(fā)工具幾乎從未集成,而且這些系統(tǒng)通常需要進(jìn)行各種監(jiān)管認(rèn)證。

2、 集成式嵌入式系統(tǒng)------除了具有與非集成式嵌入式系統(tǒng)相同的組件,這種系統(tǒng)還提供諸如沖擊、振動、工作溫度,以及環(huán)境認(rèn)證之類的技術(shù)說明。通常這些系統(tǒng)更加昂貴,但一般都帶有集成的軟件開發(fā)環(huán)境,且具有更為豐富的I/O選擇。

3、 工業(yè)級PC------利用現(xiàn)成的PC技術(shù),工業(yè)級PC為開發(fā)工具及I/O性能提供了更為豐富的選擇。它們也具有許多與其他集成式嵌入式系統(tǒng)相同的技術(shù)說明和認(rèn)證,但這種性能是以成本為代價(jià)的,它比前述兩種方案更為昂貴。[!--empirenews.page--]

基于EVOC EEB PowerPC模塊的集成式嵌入式系統(tǒng)架構(gòu)與圖1所示的簡單方框圖相似。它使用Freescale PowerPC嵌入式處理器運(yùn)行VxWorks或Linux實(shí)時(shí)操作系統(tǒng)。PowerPC通過內(nèi)部的60X總線或PCI總線與DSP/FPGA相連接。 DSP/FPGA直接連接至AD采集芯片、開關(guān)量輸入輸出等外圍接口。

圖2:基于EVOC EEB PowerPC模塊的集成式嵌入式系統(tǒng)示意圖

圖3:EVOC EEB PowerPC模塊框架

縱觀以上兩種設(shè)計(jì)方案,技術(shù)性在其中能不能起到?jīng)Q定性作用,而簡單的經(jīng)濟(jì)性分析卻是非常必要的。如果最終的利潤足大于開發(fā)過程中所花費(fèi)的工程成本投資,那么所做的決定就是明智的。準(zhǔn)確估算自行設(shè)計(jì)方案所花費(fèi)的成本,并不是一個很簡單的過程;如果只是把板卡組件的成本和硬件及軟件的開發(fā)時(shí)間相加,那么只能是非常粗略地估算了總投資成本。還應(yīng)該考慮其他的潛在成本才能準(zhǔn)確地評估實(shí)際的任務(wù)成本。

評估了工程投資成本后,可使用公式: TPC/(SUP-VCUP)=BEP(其中,TFC為總固定成本,VCUP為單位變動成本, BEP為收支平衡點(diǎn)。)簡單計(jì)算出企業(yè)的收支平衡點(diǎn)。但這并沒有包含其他潛在成本。不過,如果選擇了集成式嵌入式系統(tǒng),不但可以縮短上市時(shí)間,而且早期的利潤將會用于成本優(yōu)化和特性改進(jìn)。通過這種方案,可以在整個產(chǎn)品生命周期內(nèi)分?jǐn)偼顿Y成本,而不是在早期的開發(fā)過程中投入所有資金。

那么這樣是否就不用再自行設(shè)計(jì)板卡了呢?當(dāng)然不是。對于那些對形狀尺寸有具體要求且具有極高產(chǎn)量的系統(tǒng),或者技術(shù)要求極為苛刻的系統(tǒng)來說,自行設(shè)計(jì)的方案將更具優(yōu)勢。而對于產(chǎn)量相對較低、技術(shù)復(fù)雜又需要快速上市的產(chǎn)品,使用現(xiàn)成平臺可以讓供應(yīng)商負(fù)擔(dān)物流和潛在成本,而使設(shè)計(jì)人員可以專注于突出技術(shù)優(yōu)勢,從而在市場競爭中處于領(lǐng)先位置。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

隨著嵌入式系統(tǒng)不斷發(fā)展,應(yīng)用領(lǐng)域從工業(yè)自動化、車聯(lián)網(wǎng)到先進(jìn)的物聯(lián)網(wǎng)設(shè)備日益豐富和復(fù)雜,設(shè)計(jì)人員在性能、靈活性與可靠性之間的平衡面臨越來越多的挑戰(zhàn)。具備設(shè)計(jì)可擴(kuò)展性和多樣化外設(shè)集成能力,成為應(yīng)對這些挑戰(zhàn)、讓設(shè)計(jì)具備未來適應(yīng)...

關(guān)鍵字: 嵌入式系統(tǒng) MCU 車聯(lián)網(wǎng)

第六代 HiFi DSP 為基于語音的 AI 應(yīng)用和最新沉浸式音頻格式帶來更出色的性能與能效表現(xiàn)

關(guān)鍵字: DSP 語音 AI 音頻

在FPGA實(shí)現(xiàn)數(shù)字信號處理(DSP)算法時(shí),DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運(yùn)算(MAC)的優(yōu)化實(shí)現(xiàn),分享流水線設(shè)計(jì)與資源復(fù)用的實(shí)用技巧,幫助開發(fā)者在有限資源下實(shí)現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在高性能計(jì)算與信號處理領(lǐng)域,浮點(diǎn)運(yùn)算能力是衡量硬件加速效率的核心指標(biāo)。AMD UltraScale+架構(gòu)憑借其增強(qiáng)的DSP Slice設(shè)計(jì),為浮點(diǎn)運(yùn)算優(yōu)化提供了突破性解決方案。本文將深入解析該架構(gòu)如何通過硬件架構(gòu)創(chuàng)新與軟...

關(guān)鍵字: UltraScale+ DSP

珠海2026年3月13日 /美通社/ -- 全球超大規(guī)模數(shù)據(jù)中心建設(shè)正迎來爆發(fā)式增長,設(shè)備算力密度與能源消耗規(guī)模同步攀升。隨著綠色能源轉(zhuǎn)型進(jìn)程的不斷深化,數(shù)據(jù)中心作為數(shù)字經(jīng)濟(jì)發(fā)展的核心基礎(chǔ)設(shè)施,其規(guī)?;季峙c升級需求日益...

關(guān)鍵字: DSP MCU 實(shí)時(shí)控制 電源

2026年3月10日,全球嵌入式系統(tǒng)領(lǐng)域的年度盛會——Embedded World在德國紐倫堡展覽中心盛大啟幕。作為領(lǐng)先的嵌入式處理器模組廠商,米爾電子攜全系列嵌入式核心板、開發(fā)板及創(chuàng)新解決方案重磅亮相,與來自全球40多...

關(guān)鍵字: 嵌入式系統(tǒng) 核心板 開發(fā)板

中國北京,2026年2月——領(lǐng)先的邊緣AI與智能音頻技術(shù)提供商XMOS日前宣布,公司將參加全球嵌入式與邊緣智能領(lǐng)域的年度盛宴國際嵌入式展覽會(Embedded World 2026,EW 26),全面展示生成式系統(tǒng)級芯片...

關(guān)鍵字: 嵌入式系統(tǒng) 邊緣計(jì)算 智能音頻

摘要:在開發(fā)新一代嵌入式系統(tǒng)時(shí),越來越多的主控系統(tǒng)級芯片(SoC)正在從單一內(nèi)核轉(zhuǎn)向多內(nèi)核與異構(gòu)架構(gòu),這促使系統(tǒng)研發(fā)工程師更希望得到一個能“覆蓋快速變化”的統(tǒng)一開發(fā)平臺。工欲善其事必先利其器,系統(tǒng)開發(fā)的新挑戰(zhàn)正在迫使研發(fā)...

關(guān)鍵字: 嵌入式系統(tǒng) SoC 工具鏈

在嵌入式系統(tǒng)開發(fā)中,整型溢出是引發(fā)安全漏洞和系統(tǒng)故障的常見原因。據(jù)MITRE統(tǒng)計(jì),CWE-190(整數(shù)溢出)位列嵌入式安全漏洞前三。本文從工程實(shí)踐角度,探討邊界檢查算法與數(shù)據(jù)類型選擇的協(xié)同防護(hù)策略。

關(guān)鍵字: 邊界檢查算法 嵌入式系統(tǒng) 整型溢出

在嵌入式系統(tǒng)廣泛應(yīng)用的今天,網(wǎng)絡(luò)通信已成為其不可或缺的功能。然而,受限于資源、功耗和實(shí)時(shí)性要求,嵌入式系統(tǒng)中的TCP/IP協(xié)議棧性能優(yōu)化成為關(guān)鍵挑戰(zhàn)。本文將從協(xié)議棧選型、參數(shù)調(diào)優(yōu)、硬件加速及代碼優(yōu)化等方面,探討嵌入式系統(tǒng)...

關(guān)鍵字: 網(wǎng)絡(luò)協(xié)議棧 嵌入式系統(tǒng)
關(guān)閉