日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 模擬 > 模擬
[導讀] 尺寸縮小有其物理限制不過,制程并不能無限制的縮小,當我們將晶體管縮小到 20 奈米左右時,就會遇到量子物理中的問題,讓晶體管有漏電的現(xiàn)象,抵銷縮小 L 時獲得的效益。作為改善方式,就是導入 FinFET(Tri-Gate)

 尺寸縮小有其物理限制

不過,制程并不能無限制的縮小,當我們將晶體管縮小到 20 奈米左右時,就會遇到量子物理中的問題,讓晶體管有漏電的現(xiàn)象,抵銷縮小 L 時獲得的效益。作為改善方式,就是導入 FinFET(Tri-Gate)這個概念,如右上圖。在 Intel 以前所做的解釋中,可以知道藉由導入這個技術,能減少因物理現(xiàn)象所導致的漏電現(xiàn)象。


更重要的是,藉由這個方法可以增加 Gate 端和下層的接觸面積。在傳統(tǒng)的做法中(左上圖),接觸面只有一個平面,但是采用 FinFET(Tri-Gate)這個技術后,接觸面將變成立體,可以輕易的增加接觸面積,這樣就可以在保持一樣的接觸面積下讓 Source-Drain 端變得更小,對縮小尺寸有相當大的幫助。

最后,則是為什么會有人說各大廠進入 10 奈米制程將面臨相當嚴峻的挑戰(zhàn),主因是 1 顆原子的大小大約為 0.1 奈米,在 10 奈米的情況下,一條線只有不到 100 顆原子,在制作上相當困難,而且只要有一個原子的缺陷,像是在制作過程中有原子掉出或是有雜質(zhì),就會產(chǎn)生不知名的現(xiàn)象,影響產(chǎn)品的良率。

如果無法想象這個難度,可以做個小實驗。在桌上用 100 個小珠子排成一個 10×10 的正方形,并且剪裁一張紙蓋在珠子上,接著用小刷子把旁邊的的珠子刷掉,最后使他形成一個 10×5 的長方形。這樣就可以知道各大廠所面臨到的困境,以及達成這個目標究竟是多么艱巨。

隨著三星以及臺積電在近期將完成 14 奈米、16 奈米 FinFET 的量產(chǎn),兩者都想爭奪 Apple 下一代的 iPhone 芯片代工,我們將看到相當精彩的商業(yè)競爭,同時也將獲得更加省電、輕薄的手機,要感謝摩爾定律所帶來的好處呢。

在前面已經(jīng)介紹過芯片制造的過程就如同用樂高蓋房子一樣,先有晶圓作為地基,再層層往上迭的芯片制造流程后,就可產(chǎn)出必要的 IC 芯片。然而,沒有設計圖,擁有再強制造能力都沒有用,因此,建筑師的角色相當重要。但是 IC 設計中的建筑師究竟是誰呢?接下來要針對 IC 設計做介紹。

在 IC 生產(chǎn)流程中,IC 多由專業(yè) IC 設計公司進行規(guī)劃、設計,像是聯(lián)發(fā)科、高通、Intel 等知名大廠,都自行設計各自的 IC 芯片,提供不同規(guī)格、效能的芯片給下游廠商選擇。因為 IC 是由各廠自行設計,所以 IC 設計十分仰賴工程師的技術,工程師的素質(zhì)影響著一間企業(yè)的價值。然而,工程師們在設計一顆 IC 芯片時,究竟有那些步驟?設計流程可以簡單分成如下。

設計第一步,訂定目標

在 IC 設計中,最重要的步驟就是規(guī)格制定。這個步驟就像是在設計建筑前,先決定要幾間房間、浴室,有什么建筑法規(guī)需要遵守,在確定好所有的功能之后在進行設計,這樣才不用再花額外的時間進行后續(xù)修改。IC 設計也需要經(jīng)過類似的步驟,才能確保設計出來的芯片不會有任何差錯。

規(guī)格制定的第一步便是確定 IC 的目的、效能為何,對大方向做設定。接著是察看有哪些協(xié)議要符合,像無線網(wǎng)卡的芯片就需要符合 IEEE 802.11 等規(guī)范,不然,這芯片將無法和市面上的產(chǎn)品兼容,使它無法和其他設備聯(lián)機。最后則是確立這顆 IC 的實作方法,將不同功能分配成不同的單元,并確立不同單元間鏈接的方法,如此便完成規(guī)格的制定。

設計完規(guī)格后,接著就是設計芯片的細節(jié)了。這個步驟就像初步記下建筑的規(guī)畫,將整體輪廓描繪出來,方便后續(xù)制圖。在 IC 芯片中,便是使用硬件描述語言(HDL)將電路描寫出來。常使用的 HDL 有 Verilog、VHDL 等,藉由程序代碼便可輕易地將一顆 IC 地菜單達出來。接著就是檢查程序功能的正確性并持續(xù)修改,直到它滿足期望的功能為止。

▲ 32 bits 加法器的 Verilog 范例。

有了計算機,事情都變得容易

有了完整規(guī)畫后,接下來便是畫出平面的設計藍圖。在 IC 設計中,邏輯合成這個步驟便是將確定無誤的 HDL code,放入電子設計自動化工具(EDA tool),讓計算機將 HDL code 轉(zhuǎn)換成邏輯電路,產(chǎn)生如下的電路圖。之后,反復的確定此邏輯閘設計圖是否符合規(guī)格并修改,直到功能正確為止。

▲ 控制單元合成后的結(jié)果。

最后,將合成完的程序代碼再放入另一套 EDA tool,進行電路布局與繞線(Place And Route)。在經(jīng)過不斷的檢測后,便會形成如下的電路圖。圖中可以看到藍、紅、綠、黃等不同顏色,每種不同的顏色就代表著一張光罩。至于光罩究竟要如何運用呢?

▲ 常用的演算芯片- FFT 芯片,完成電路布局與繞線的結(jié)果。

層層光罩,迭起一顆芯片

首先,目前已經(jīng)知道一顆 IC 會產(chǎn)生多張的光罩,這些光罩有上下層的分別,每層有各自的任務。下圖為簡單的光罩例子,以集成電路中最基本的組件 CMOS 為范例,CMOS 全名為互補式金屬氧化物半導體(Complementary metal–oxide–semiconductor),也就是將 NMOS 和 PMOS 兩者做結(jié)合,形成 CMOS。至于什么是金屬氧化物半導體(MOS)?這種在芯片中廣泛使用的組件比較難說明,一般讀者也較難弄清,在這里就不多加細究。

下圖中,左邊就是經(jīng)過電路布局與繞線后形成的電路圖,在前面已經(jīng)知道每種顏色便代表一張光罩。右邊則是將每張光罩攤開的樣子。制作是,便由底層開始,依循上一篇 IC 芯片的制造中所提的方法,逐層制作,最后便會產(chǎn)生期望的芯片了。

至此,對于 IC 設計應該有初步的了解,整體看來就很清楚 IC 設計是一門非常復雜的專業(yè),也多虧了計算機輔助軟件的成熟,讓 IC 設計得以加速。IC 設計廠十分依賴工程師的智能,這里所述的每個步驟都有其專門的知識,皆可獨立成多門專業(yè)的課程,像是撰寫硬件描述語言就不單純的只需要熟悉程序語言,還需要了解邏輯電路是如何運作、如何將所需的算法轉(zhuǎn)換成程序、合成軟件是如何將程序轉(zhuǎn)換成邏輯閘等問題。

然而,使用以上這些封裝法,會耗費掉相當大的體積。像現(xiàn)在的行動裝置、穿戴裝置等,需要相當多種組件,如果各個組件都獨立封裝,組合起來將耗費非常大的空間,因此目前有兩種方法,可滿足縮小體積的要求,分別為 SoC(System On Chip)以及 SiP(System In Packet)。

在智能型手機剛興起時,在各大財經(jīng)雜志上皆可發(fā)現(xiàn) SoC 這個名詞,然而 SoC 究竟是什么東西?簡單來說,就是將原本不同功能的 IC,整合在一顆芯片中。藉由這個方法,不單可以縮小體積,還可以縮小不同 IC 間的距離,提升芯片的計算速度。至于制作方法,便是在 IC 設計時間時,將各個不同的 IC 放在一起,再透過先前介紹的設計流程,制作成一張光罩。

然而,SoC 并非只有優(yōu)點,要設計一顆 SoC 需要相當多的技術配合。IC 芯片各自封裝時,各有封裝外部保護,且 IC 與 IC 間的距離較遠,比較不會發(fā)生交互干擾的情形。但是,當將所有 IC 都包裝在一起時,就是噩夢的開始。IC 設計廠要從原先的單純設計 IC,變成了解并整合各個功能的 IC,增加工程師的工作量。此外,也會遇到很多的狀況,像是通訊芯片的高頻訊號可能會影響其他功能的 IC 等情形。

此外,SoC 還需要獲得其他廠商的 IP(intellectual property)授權,才能將別人設計好的組件放到 SoC 中。因為制作 SoC 需要獲得整顆 IC 的設計細節(jié),才能做成完整的光罩,這同時也增加了 SoC 的設計成本?;蛟S會有人質(zhì)疑何不自己設計一顆就好了呢?因為設計各種 IC 需要大量和該 IC 相關的知識,只有像 Apple 這樣多金的企業(yè),才有預算能從各知名企業(yè)挖角頂尖工程師,以設計一顆全新的 IC,透過合作授權還是比自行研發(fā)劃算多了。

折衷方案,SiP 現(xiàn)身

作為替代方案,SiP 躍上整合芯片的舞臺。和 SoC 不同,它是購買各家的 IC,在最后一次封裝這些 IC,如此便少了 IP 授權這一步,大幅減少設計成本。此外,因為它們是各自獨立的 IC,彼此的干擾程度大幅下降。

▲ Apple Watch 采用 SiP 技術將整個計算機架構(gòu)封裝成一顆芯片,不單滿足期望的效能還縮小體積,讓手表有更多的空間放電池。(Source:Apple 官網(wǎng))

采用 SiP 技術的產(chǎn)品,最著名的非 Apple Watch 莫屬。因為 Watch 的內(nèi)部空間太小,它無法采用傳統(tǒng)的技術,SoC 的設計成本又太高,SiP 成了首要之選。藉由 SiP 技術,不單可縮小體積,還可拉近各個 IC 間的距離,成為可行的折衷方案。下圖便是 Apple Watch 芯片的結(jié)構(gòu)圖,可以看到相當多的 IC 包含在其中。

▲ Apple Watch 中采用 SiP 封裝的 S1 芯片內(nèi)部配置圖。(Source:chipworks)

完成封裝后,便要進入測試的階段,在這個階段便要確認封裝完的 IC 是否有正常的運作,正確無誤之后便可出貨給組裝廠,做成我們所見的電子產(chǎn)品。至此,半導體產(chǎn)業(yè)便完成了整個生產(chǎn)的任務。

本站聲明: 本文章由作者或相關機構(gòu)授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

當人工智能重塑全球算力格局,半導體產(chǎn)業(yè)正在經(jīng)歷60年來最深刻的一次技術躍遷。從存儲器的三維堆疊到邏輯芯片的埃級制程,這一次工藝演進的背后,也離不開制造設備的同步革新。在這場產(chǎn)業(yè)變革中,半導體設備巨頭Tokyo Elect...

關鍵字: 人工智能 半導體 邏輯芯片

當前,全球半導體競爭日益激烈,作為芯片薄膜沉積工藝的核心耗材,高純度靶材的制造水平直接關系芯片良率,其技術攻堅與產(chǎn)能提升面臨嚴峻挑戰(zhàn)。近日,江豐電子在年報中指出,黃湖靶材工廠的建設穩(wěn)步推進,成為其高標準產(chǎn)能布局的重要一環(huán)...

關鍵字: 半導體

March 30, 2026 ---- 根據(jù)TrendForce集邦咨詢最新筆電產(chǎn)業(yè)調(diào)查,近期全球筆電出貨量進一步出現(xiàn)轉(zhuǎn)弱的跡象,TrendForce集邦咨詢在預期終端消費動能趨緩、供應鏈成本持續(xù)墊高的雙重影響下,正式更...

關鍵字: 筆電 供應鏈 半導體

技術協(xié)同打造全新低功耗低成本AI顯示體驗 上海2026年3月30日 /美通社/ -- 專業(yè)的圖像和顯示處理方案提供商逐點半導體今日宣布,與南京芯視元電子有限公司成功完成技術聯(lián)合調(diào)試,標志著創(chuàng)新的"芯片+LCo...

關鍵字: 半導體 AI 智能終端 硅基

3月27日消息,阿里除了達摩院的玄鐵CPU之外,平頭哥旗下還有很多芯片也取得了出色的成績,SSD主控芯片不知不覺中也突破50萬片了。

關鍵字: 平頭哥 芯片 ssd

北京2026年3月27日 /美通社/ -- 當?shù)谑鍖萌珖\動會辦公系統(tǒng)全程穩(wěn)定運行時,當銀行柜員輕點鼠標實現(xiàn)業(yè)務秒級響應時,當大學生刷一卡通順暢進出宿舍、食堂、圖書館時,當新能源汽車充電樁智能調(diào)度、巨災預警系統(tǒng)精準響應...

關鍵字: CPU 指令集 芯片 操作系統(tǒng)

這款節(jié)省空間的器件在 5 mA電流下可提供高達 252 mcd 的發(fā)光強度, 能夠呈現(xiàn)CIE 1931色域內(nèi)色域三角形中的每一種顏色

關鍵字: 芯片 RGB LED

——邁向國際貿(mào)易合規(guī)與供應鏈安全重要里程碑 上海2026年3月26日 /美通社/ -- 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電...

關鍵字: 貿(mào)澤電子 供應鏈 MOUSER 半導體
關閉