日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 消費(fèi)電子 > 消費(fèi)電子
[導(dǎo)讀]作為IC設(shè)計(jì)產(chǎn)業(yè)鏈上非常重要的一個(gè)環(huán)節(jié),EDA工具廠(chǎng)商無(wú)疑對(duì)先進(jìn)的工藝、技術(shù)起著推波助瀾的作用。而EDA廠(chǎng)商自身也在不斷加速設(shè)計(jì)創(chuàng)新,來(lái)滿(mǎn)足日益增長(zhǎng)的設(shè)計(jì)需求。 Synopsys:向混合信號(hào)市場(chǎng)擴(kuò)展 作為EDA工具大廠(chǎng)的S

作為IC設(shè)計(jì)產(chǎn)業(yè)鏈上非常重要的一個(gè)環(huán)節(jié),EDA工具廠(chǎng)商無(wú)疑對(duì)先進(jìn)的工藝、技術(shù)起著推波助瀾的作用。而EDA廠(chǎng)商自身也在不斷加速設(shè)計(jì)創(chuàng)新,來(lái)滿(mǎn)足日益增長(zhǎng)的設(shè)計(jì)需求。

Synopsys:向混合信號(hào)市場(chǎng)擴(kuò)展

作為EDA工具大廠(chǎng)的Synopsys,日前發(fā)布了其首款混合信號(hào)解決方法Galaxy Custom Designer。該公司表示,這款方案基于Synopsys的Galaxy設(shè)計(jì)平臺(tái),按統(tǒng)一的使用環(huán)境集成了模擬仿真、寄生參數(shù)提取和物理驗(yàn)證等相關(guān)工具。Synopsys表示,模塊化架構(gòu)完全基于OpenAccess的Galaxy Custom Designer平臺(tái)既支持原有設(shè)計(jì)系統(tǒng),又支持主流代工廠(chǎng)商的PDK,從而提供了廣闊的開(kāi)放性和互操作性。

除了開(kāi)放架構(gòu),Galaxy Custom Designer還通過(guò)將傳統(tǒng)分離的數(shù)字設(shè)計(jì)與定制設(shè)計(jì)連接在一起來(lái)提升生產(chǎn)效率。同時(shí),與Synopsys的IC Compiler物理實(shí)現(xiàn)解決方案協(xié)作,可以實(shí)現(xiàn)數(shù)據(jù)透明,在底層規(guī)劃(Floor Plan),布局和布線(xiàn)(Placement&Route),最終數(shù)據(jù)整合過(guò)程中完成重要的數(shù)據(jù)交換,使迭代次數(shù)大為減少。

Synopsys定制設(shè)計(jì)產(chǎn)品市場(chǎng)總監(jiān)Ed Lechner表示,Galaxy Custom Designer的目標(biāo)就是從零開(kāi)始,提升生產(chǎn)效率。他表示,該平臺(tái)的主要模塊包括一個(gè)原理圖編輯器,可以完成原理圖編輯和動(dòng)態(tài)節(jié)點(diǎn)加亮。這一模擬環(huán)境提供了訪(fǎng)問(wèn)Synopsys模擬仿真器的模塊,包括HSPICE, HSIM XA, NanoSim XA和WaveView分析器。版圖編輯器提供實(shí)時(shí)P-Cell parameter變化的預(yù)覽,另外,在Galaxy Custom Designer,還能動(dòng)態(tài)獲得Hercules DRC/LVS 和Star-RCXT 寄生析出(parasitic extraction)的結(jié)果。

據(jù)悉,Galaxy Custom Designer已經(jīng)上市。而Synopsys也將與TSMC展開(kāi)合作。TSMC設(shè)計(jì)及技術(shù)平臺(tái)副總裁Fu-Chieh Hsu表示,TSMC將與Synopsys共同開(kāi)發(fā)業(yè)界首款65nm、單一的PDK支持多種設(shè)計(jì)環(huán)境,包括一些最新的創(chuàng)新,如Custom Designer?!拔覀冞€將與Synopsys,以及互操作PDK庫(kù)聯(lián)盟合作,共同推動(dòng)互操作PDK在業(yè)界的部署和應(yīng)用。”

Cadence:構(gòu)建系統(tǒng)級(jí)戰(zhàn)略

“工程師是最終決策的源泉。通過(guò)設(shè)計(jì)自動(dòng)化,讓決策者做出的每一個(gè)決定不但高效正確,而且充滿(mǎn)意義和樂(lè)趣,這就是我們存在的價(jià)值。”Cadence公司總裁兼CEO Michael J. Fister不久前在其CDNLive China大會(huì)上表示(備注:Michael J. Fister日前已宣布離職)。

隨著先進(jìn)工藝技術(shù)的不斷演進(jìn),半導(dǎo)體供應(yīng)商正在面臨著設(shè)計(jì)復(fù)雜度所帶來(lái)的世界級(jí)挑戰(zhàn)。

EDA廠(chǎng)商的業(yè)務(wù)規(guī)模也變得越來(lái)越復(fù)雜,如何利用EDA工具促進(jìn)這一流程,并增加生產(chǎn)力,幫助半導(dǎo)體廠(chǎng)商取得更大的進(jìn)展正是EDA廠(chǎng)商的關(guān)注所在?!皬?fù)雜性驅(qū)動(dòng)著混合信號(hào)設(shè)計(jì)、芯片規(guī)劃解決方案,以及更高水平設(shè)計(jì)的實(shí)現(xiàn),只有不斷推出生產(chǎn)力最優(yōu)化的解決方案,才能減少客戶(hù)在系統(tǒng)規(guī)格與設(shè)計(jì)實(shí)現(xiàn)之間的反復(fù),提高設(shè)計(jì)師在創(chuàng)建和復(fù)用系統(tǒng)級(jí)芯片IP過(guò)程中的效率?!?Fister強(qiáng)調(diào)。

“在設(shè)計(jì)一款芯片時(shí),需要考慮芯片的基礎(chǔ)架構(gòu)、開(kāi)發(fā)時(shí)間、成本等不同因素,并且需要平衡風(fēng)險(xiǎn)。而我們要做的是在這些不同性能之間找到最佳平衡點(diǎn)”,F(xiàn)ister 說(shuō)道,“我們?nèi)匀挥泻荛L(zhǎng)的路要走,需要在整個(gè)系統(tǒng)層面進(jìn)行合成和規(guī)劃。我們一直在集中精力解決這些問(wèn)題?!闭缭摴舅?guī)劃的那樣,Cadence早在年初就開(kāi)始了其擴(kuò)張到系統(tǒng)級(jí)產(chǎn)品的戰(zhàn)略。Cadence希望通過(guò)集成將整個(gè)設(shè)計(jì)流程自動(dòng)化,也就是從設(shè)計(jì)的第一步到最后一步的全面考慮。在CDNLive上,Cadence也推出了其系統(tǒng)級(jí)戰(zhàn)略的首款產(chǎn)品C-to-Silicon Compiler。據(jù)介紹,該產(chǎn)品可以自動(dòng)轉(zhuǎn)化和優(yōu)化從C/C++、SystemC,到可綜合的Verilog RTL(包含斷言)所描述的提取行為,進(jìn)行實(shí)現(xiàn)、驗(yàn)證和SoC集成,能夠?qū)F(xiàn)有生產(chǎn)力提高10倍。而且具有嵌入式邏輯綜合和支持驗(yàn)證這兩個(gè)比較突出的特點(diǎn)。“C-to-Silicon Compiler把所有的因素都集成了起來(lái),同時(shí)保留時(shí)間進(jìn)行大規(guī)模開(kāi)發(fā),使電腦能發(fā)揮更大的作用。它將在半導(dǎo)體器件的整個(gè)計(jì)算功能中發(fā)揮更復(fù)雜的作用?!?Fister表示。

一方面是EDA工具的革新,一方面是工藝技術(shù)的不斷發(fā)展,而對(duì)于目前越來(lái)越多的半導(dǎo)體廠(chǎng)商采用更先進(jìn)的工藝技術(shù),如65nm,40nm,及至32nm等,F(xiàn)ister則表示,判斷一種工藝是否先進(jìn)不僅要看工藝的尺寸、大小,還取決于不同的歷史階段?!半S著各個(gè)行業(yè)的發(fā)展,這些工藝從技術(shù)上來(lái)看完全沒(méi)有問(wèn)題,但從經(jīng)濟(jì)方面考慮則可能會(huì)引起一些混亂。通常業(yè)界主要考慮減小尺寸,降低功耗等,但有時(shí)候這些先進(jìn)的工藝恰恰與廠(chǎng)商的要求背道而馳?!倍鳦adence作為專(zhuān)門(mén)的EDA的廠(chǎng)商,則會(huì)進(jìn)行端到端的整體考慮,即系統(tǒng)級(jí)設(shè)計(jì)。他表示,“我們更多的考慮架構(gòu)級(jí),而不是項(xiàng)目級(jí)。需要考慮晶體管的性能而不僅僅是數(shù)量。一旦硬件和軟件結(jié)合起來(lái),事情就變得非常復(fù)雜。我們的目標(biāo)是不斷努力滿(mǎn)足半導(dǎo)體廠(chǎng)商對(duì)功耗、成本的要求。我們意識(shí)到制造并不是偶然的,而是根據(jù)設(shè)計(jì)進(jìn)行制造,即可制造性設(shè)計(jì)?!?/FONT>


 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

上海概倫電子股份有限公司是一家具備國(guó)際市場(chǎng)競(jìng)爭(zhēng)力的EDA企業(yè),擁有領(lǐng)先的EDA關(guān)鍵核心技術(shù),致力于提高集成電路行業(yè)的整體技術(shù)水平和市場(chǎng)價(jià)值,提供專(zhuān)業(yè)高效的EDA流程和工具支撐。公司通過(guò)EDA方法學(xué)創(chuàng)新,推動(dòng)集成電路設(shè)計(jì)和...

關(guān)鍵字: EDA 集成電路 芯片設(shè)計(jì)

隨著近日最新出產(chǎn)的高性能芯片大量使用4nm工藝,不少?gòu)S商的3nm制程工藝也被提上日程,正式進(jìn)入到了測(cè)試階段,也預(yù)計(jì)將在2023年年末就會(huì)看到3nm制程的產(chǎn)品面向市場(chǎng)。

關(guān)鍵字: 2nm 芯片 EDA

芯片的整個(gè)產(chǎn)業(yè)鏈?zhǔn)呛荦嫶蟮?,職位也達(dá)幾十個(gè)。從EDA到設(shè)計(jì),從材料到制造,再到封裝測(cè)試及應(yīng)用,其中也需要設(shè)備的支持,比如光刻機(jī),刻蝕機(jī),ATE等。當(dāng)然職位的前途,也不外乎“錢(qián)途”+“前景”,這兩個(gè)因素也基本是正相關(guān)的。

關(guān)鍵字: 芯片 EDA 封裝測(cè)試

深圳擬出臺(tái)21條新措施,促進(jìn)半導(dǎo)體與集成電路產(chǎn)業(yè)高質(zhì)量發(fā)展!

關(guān)鍵字: EDA RISC-V 半導(dǎo)體 集成電路

據(jù)業(yè)內(nèi)消息,近日深圳市發(fā)改委發(fā)布了一則關(guān)于促進(jìn)半導(dǎo)體與集成電路產(chǎn)業(yè)高質(zhì)量發(fā)展的若干措施的意見(jiàn)征求稿,文件中的主要幾條談及了促進(jìn)半導(dǎo)體集成電路產(chǎn)業(yè)的領(lǐng)域支持、核心技術(shù)突破等多項(xiàng)內(nèi)容,這也表達(dá)了發(fā)改委對(duì)半導(dǎo)體集成電路技術(shù)依賴(lài)...

關(guān)鍵字: 深圳市 發(fā)改委發(fā)布文件 半導(dǎo)體 EDA

近兩年,國(guó)外廠(chǎng)商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國(guó)產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國(guó)產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

據(jù)一份與員工分享的財(cái)務(wù)報(bào)告,TikTok母公司字節(jié)跳動(dòng)(Bytedance)去年的運(yùn)營(yíng)虧損增至70億美元以上,是此前一年的逾三倍。該報(bào)告提供了一個(gè)罕見(jiàn)的了解這家非上市公司備受關(guān)注的財(cái)務(wù)狀況的機(jī)會(huì)。報(bào)告顯示,字節(jié)跳動(dòng)在20...

關(guān)鍵字: 字節(jié)跳動(dòng) EDA TIKTOK TE

隨著硅工藝發(fā)展接近物理極限,用來(lái)刻畫(huà)工藝演進(jìn)速度的摩爾定律也開(kāi)始被打破,半導(dǎo)體行業(yè)迎來(lái)了后摩爾時(shí)代。然而集成電路芯片產(chǎn)業(yè)并沒(méi)有因此而停滯發(fā)展,現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programmable Gate Array...

關(guān)鍵字: EDA 機(jī)器學(xué)習(xí)

隨著美國(guó)對(duì)華限制可用于GAAFET的EDA 設(shè)計(jì)工具,凸顯EDA 在芯片設(shè)計(jì)關(guān)鍵角色。由于目前EDA 產(chǎn)業(yè)高度集中,前三大廠(chǎng)商以美商為主。預(yù)計(jì)臺(tái)積電2nm制程也將采用美商針對(duì)GAAFET 架構(gòu)的EDA軟件。另?yè)?jù)臺(tái)媒報(bào)道,...

關(guān)鍵字: 聯(lián)發(fā)科 鴻海 EDA

數(shù)十年中,摩爾定律演進(jìn)推動(dòng)著芯片制造工藝和設(shè)計(jì)架構(gòu)發(fā)生了翻天覆地的變化,隨著晶體管尺寸逼近物理極限,未來(lái)先進(jìn)設(shè)計(jì)及工藝向著延續(xù)摩爾定律(More Moore)、超越摩爾定律(More than Moore)和新型器件(B...

關(guān)鍵字: EDA 國(guó)產(chǎn)EDA 自研芯片

消費(fèi)電子

95976 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉