
設(shè)計(jì)人員有各種模數(shù)轉(zhuǎn)換器(ADC)可以選擇,數(shù)字?jǐn)?shù)據(jù)輸出類型是選擇過(guò)程中需要考慮的一項(xiàng)重要參數(shù)。目前,高速轉(zhuǎn)換器三種最常用的數(shù)字輸出是互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)、低壓
1 引 言 鎖相環(huán)路(PLL)是一種能夠跟蹤輸入信號(hào)的閉環(huán)自動(dòng)相位控制系統(tǒng),其理論基礎(chǔ)為自動(dòng)控制理論。鎖相環(huán)具有載波跟蹤特性,可提取淹沒(méi)在噪聲之中的信號(hào),制成高性能的
在現(xiàn)代開(kāi)關(guān)電源的控制電路中,振蕩器|0">振蕩器對(duì)模擬電路和信號(hào)處理起著很重要的作用。在多數(shù)情況下,其工作頻率被設(shè)計(jì)為某一固定頻率或是基于一定負(fù)載的恒定值,在該工作
引言:模擬電壓緩沖器是混合信號(hào)設(shè)計(jì)中非常重要的基本組成部件。它們主要用作信號(hào)監(jiān)聽(tīng)和驅(qū)動(dòng)負(fù)載。在第一種情況下,緩沖器通常連接到測(cè)試電路和要求低輸入電容的電路的內(nèi)部
0 引言 運(yùn)算放大器是數(shù)據(jù)采樣電路中的關(guān)鍵部分,如流水線模數(shù)轉(zhuǎn)換器等。在此類設(shè)計(jì)中,速度和精度是兩個(gè)重要因素,而這兩方面的因素都是由運(yùn)放的各種性能來(lái)決定的。
1 引言 近年來(lái),隨著傳統(tǒng)電信業(yè)務(wù)和互聯(lián)網(wǎng)業(yè)務(wù)的迅猛發(fā)展,它們對(duì)網(wǎng)絡(luò)帶寬提出了越來(lái)越高的要求,由此導(dǎo)致了高速串行接口的出現(xiàn)。目前國(guó)內(nèi)關(guān)于2.5 Gb/s超高速串行收發(fā)器
0 引 言 在信號(hào)采集處理、數(shù)字通信、自動(dòng)檢測(cè)和多媒體技術(shù)等領(lǐng)域,數(shù)/模轉(zhuǎn)換器往往是不可缺少的部分。近年來(lái),電子通信市場(chǎng)的快速發(fā)展,尤其是高清晰電視 (HDTV)和無(wú)線
摘要: 本文設(shè)計(jì)了一種CMOS工藝下的欠壓保護(hù)電路,首先分析了電路的工作原理,而后給出了各MOS管的參數(shù)計(jì)算,并給出pspice仿真的結(jié)果。此電路結(jié)構(gòu)簡(jiǎn)單,工藝實(shí)現(xiàn)容易,可用于高壓和功率集成電路中的電源保護(hù)。 關(guān)鍵詞
電子技術(shù)的電控電路常采用 CMOS|0">CMOS 邏輯控制系統(tǒng),通過(guò)多年的維修實(shí)踐,我們自行設(shè)計(jì)和安裝了簡(jiǎn)易集成邏輯門電路測(cè)試儀。只要掌握了各種邏輯門電路輸入和輸出的邏輯關(guān)
引言模擬電路中廣泛地包含電壓基準(zhǔn)(reference voltage)和電流基準(zhǔn)(current reference)。在數(shù)/模轉(zhuǎn)換器、模/數(shù)轉(zhuǎn)換器等電路中,基準(zhǔn)電壓的精度直接決定著這些電路的性能。
賽普拉斯(NYSE: CY)日前宣布,其為 NEC TOSHIBA Space Systems, Ltd. 的衛(wèi)星超光譜圖像應(yīng)用設(shè)計(jì)出了一款定制的背面照明式 CMOS 圖像感應(yīng)器。背面照明 (BSI) 技術(shù)提高了每個(gè)
音頻功率放大器被廣泛應(yīng)用于諸如移動(dòng)電話、MP3,MP4等便攜式設(shè)備中,而為了使音頻功率放大器能正常工作,其內(nèi)部必須含有旁路電壓控制電路,以產(chǎn)生正確的直流偏置電壓使電路
近日,鎂光139芯片coms板機(jī)缺貨問(wèn)題一度讓深圳中小型企業(yè)頭疼,并成為監(jiān)控行業(yè)炙手可熱的話題。近年來(lái),CCD和CMOS為爭(zhēng)奪感光芯片市場(chǎng)份額一直暗暗較量著,而近日的“1
引 言 有潛在缺陷的芯片有可能通過(guò)生產(chǎn)測(cè)試,但是在實(shí)際應(yīng)用中卻會(huì)引起早期失效的問(wèn)題,進(jìn)而引起質(zhì)量問(wèn)題。為了避免這個(gè)問(wèn)題,就需要在產(chǎn)品賣給客戶之前檢測(cè)出這種有問(wèn)
0 引言運(yùn)算放大器是數(shù)據(jù)采樣電路中的關(guān)鍵部分,如流水線模數(shù)轉(zhuǎn)換器等。在此類設(shè)計(jì)中,速度和精度是兩個(gè)重要因素,而這兩方面的因素都是由運(yùn)放的各種性能來(lái)決定的。本文設(shè)計(jì)
1 引 言隨 著 MOS 器件應(yīng)用的廣泛, 基于CMOS 電路結(jié)構(gòu)的電流反饋運(yùn)算放大器 (CFOA)由于理論上有無(wú)限制的轉(zhuǎn)換速率和閉環(huán)工作時(shí)具有與增益無(wú)關(guān)的帶寬,在 高速A/D 和D/A
TTL電平: 輸出高電平 〉2.4V 輸出低電平〈0.4V 在室溫下,一般輸出高電平是3.5V 輸出低電平是0.2V。 最小輸入高電平和低電平 輸入高電平 〉=2.0V 輸入低電平 《
電壓比較器是對(duì)輸入信號(hào)進(jìn)行鑒幅與比較的電路,其功能是比較一個(gè)模擬信號(hào)和另一個(gè)模擬信號(hào)(參考信號(hào)),并以輸出比較得到的二進(jìn)制信號(hào)。其在A/D轉(zhuǎn)換器、數(shù)據(jù)傳輸器、切換功
近年來(lái),由于集成電路的飛速發(fā)展,基準(zhǔn)電壓源在模擬集成電路、數(shù)模混合電路以及系統(tǒng)集成芯片(SOC)中都有著非常廣泛的應(yīng)用,對(duì)高新模擬電子技術(shù)的應(yīng)用和發(fā)展也起著至關(guān)重要的
從數(shù)十年前被發(fā)明以來(lái),MOS晶體管的尺寸已經(jīng)被大大縮小。門氧化層厚度、通道長(zhǎng)度和寬度的降低,推動(dòng)了整體電路尺寸和功耗的大大減少。由于門氧化物厚度的減小,最大可容許電