
摘要:為了解決傳統(tǒng)的維特比譯碼器結(jié)構(gòu)復(fù)雜、譯碼速度慢、消耗資源大的問題,提出一種新型的適用于FPGA特點(diǎn),路徑存儲(chǔ)與譯碼輸出并行工作,同步存儲(chǔ)路徑矢量和狀態(tài)矢量的譯碼器設(shè)計(jì)方案。該設(shè)計(jì)方案通過在ISE9.2i中仿
巴克萊資本證券亞太區(qū)半導(dǎo)體首席分析師陸行之認(rèn)為,近期臺(tái)積電內(nèi)部已針對(duì)2011年?duì)I運(yùn)設(shè)定一些目標(biāo),包括明年?duì)I收成長(zhǎng)率調(diào)升到15%至18%、明年稅前獲利調(diào)升10%、明年第1季營(yíng)收上看1,100億元(與2010年第4季持平),極
基于nRF24L01和Actel FPGA的智能探測(cè)系統(tǒng)設(shè)計(jì)
【摘要】將LED 顯示屏的特點(diǎn)和自由立體顯示的視覺效果相結(jié)合,采用特殊的LED 立體顯示屏,利用片上系統(tǒng)(SoC)和可編程片上系統(tǒng)(SoPC)的設(shè)計(jì)方法,提出立體LED 顯示屏控制系統(tǒng)的完整設(shè)計(jì)方案。在LED 時(shí)序發(fā)生器的設(shè)
基于FPGA 的立體LED顯示驅(qū)動(dòng)器的設(shè)計(jì)
一種新型、僅手掌大小的便攜式視頻投影儀正快速地在越來越多的商務(wù)人士中流行開來。這種稱為微型投影儀的小型設(shè)備,使用了新型投影技術(shù),可以隨時(shí)隨地在任何平整的平面上顯示靜止或移動(dòng)的圖像。它們將廣泛替代移
一種新型、僅手掌大小的便攜式視頻投影儀正快速地在越來越多的商務(wù)人士中流行開來。這種稱為微型投影儀的小型設(shè)備,使用了新型投影技術(shù),可以隨時(shí)隨地在任何平整的平面上顯示靜止或移動(dòng)的圖像。它們將廣泛替代移
FPGA在微型投影儀中的設(shè)計(jì)應(yīng)用
美高森美公司(Microsemi Corporation)宣布,旗下SoC產(chǎn)品部門(原為愛特公司Actel Corporation)發(fā)布全新65nm嵌入式快閃平臺(tái),以用于構(gòu)建公司下一代基于快閃的可定制系統(tǒng)級(jí)芯片(system-on-chip, SoC)。美高森美的低功耗
并行總線(MIII總線)是某型火控設(shè)備的專用數(shù)據(jù)通信總線。為了實(shí)現(xiàn)PC與掛接在MIII總線上的電子設(shè)備之間的通信,文中給出了MIII總線與RS422通信協(xié)議轉(zhuǎn)換板的的主要功能和總體設(shè)計(jì)方案。該方案利用FPGA(可編程邏輯器件)和VerilogHDL(硬件描述語言),并采用Top-D-own電子設(shè)計(jì)自動(dòng)化技術(shù)來對(duì)各功能模塊進(jìn)行劃分和設(shè)計(jì)開發(fā),可實(shí)現(xiàn)并行MIII總線與RS422通信協(xié)議之間的轉(zhuǎn)換。
摘要:在高速電路系統(tǒng)設(shè)計(jì)中,差分串行通信方式正在取代并行總線方式 ,以滿足系統(tǒng)對(duì)高帶寬數(shù)據(jù)通信的需求。RocketIO是Virtex2 Pro以上系列中集成的專用高速串行數(shù)據(jù)收發(fā)模塊,可用于實(shí)現(xiàn)吉比特的數(shù)據(jù)傳輸,適用于多
美高森美公司(Microsemi Corporation)宣布提供100% 通過 -55°C至 +100°C溫度范圍測(cè)試的Fusion混合信號(hào)FPGA器件。這一項(xiàng)性能提升使美高森美能夠?qū)usion器件獨(dú)特的混合信號(hào)綜合優(yōu)勢(shì)帶至必須在極端溫度下保持高
數(shù)字信號(hào)處理技術(shù)和大規(guī)模集成電路技術(shù)的迅猛發(fā)展,為我們?cè)O(shè)計(jì)數(shù)字電路提供了新思路和新方法。當(dāng)前數(shù)字系統(tǒng)設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。DSP和FPGA技術(shù)的發(fā)展使這一趨勢(shì)成為可能和必然。和計(jì)
數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇
正交相干檢波方法及FPGA的實(shí)現(xiàn)
摘要: 在儀器儀表電路中,人機(jī)交互界面是必不可少的環(huán)節(jié)。為了解決單純采用單片機(jī)制作的系統(tǒng)功耗高、速度慢、電路結(jié)構(gòu)繁瑣的問題,同時(shí)為了發(fā)揮出單片機(jī)的靈活性和FPGA 的高速性,系統(tǒng)采用C8051F020 單片機(jī)和Cycl
引言 本文探討在Virtex-5 FPGA中實(shí)現(xiàn)設(shè)計(jì)的一些難題,然后用一個(gè)項(xiàng)目作為示范來詳解充分利用其功能集的技法。設(shè)計(jì)過程包括幾個(gè)步驟,從針對(duì)應(yīng)用選擇適合的Virtex-5開始。為便于本文敘述,我們假定IP模塊已經(jīng)過匯編
基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計(jì)
1 引言 直接數(shù)字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對(duì)硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠商都相繼
摘要:結(jié)合軟件無線電思想和架構(gòu),利用Altera EP3C16F4 84C6作為中頻信號(hào)處理器,設(shè)計(jì)了一種基于統(tǒng)一硬件架構(gòu)的數(shù)字化高速寬帶跳頻發(fā)射機(jī),實(shí)現(xiàn)跳頻速率125kHops/s,跳頻帶寬320MHz?! ∫浴 √l通信是在惡劣