
DSP 漲價、FPGA漲價、放大器漲價,沒有一個不漲價的半導(dǎo)體器件。而據(jù)筆者調(diào)查,目前,很多客戶由于持續(xù)延長的訂貨周期,不得不采取雙重訂貨方式,近期華爾街分析師指出,目前可編程邏輯商賽靈思正在面臨著這種風(fēng)險。
一種基于嵌入式系統(tǒng)和Internet的FPGA動態(tài)配置方案
摘 要: 本文介紹了一種新的復(fù)用器重構(gòu)算法,能夠降低FPGA實(shí)際設(shè)計20%的成本。該算法通過減少復(fù)用器所需查找表(LUT)的數(shù)量來實(shí)現(xiàn)。算法以效率更高的4:1復(fù)用器替代2:1復(fù)用器樹。算法性能的關(guān)鍵在于尋找總線上出現(xiàn)的
摘 要: 介紹語音信號LPC分析中部分相關(guān)系數(shù)的舒爾遞推算法的FPGA實(shí)現(xiàn),給出了電路設(shè)計思想及具體電路結(jié)構(gòu),并對其工作過程進(jìn)行了詳細(xì)分析說明,為嵌入式系統(tǒng)設(shè)計提供了一種有效手段?! £P(guān)鍵詞: 部分相關(guān)系數(shù) 舒
中國國際醫(yī)療器械博覽會的熱度一年勝過一年,今年規(guī)模再創(chuàng)紀(jì)錄。而同期舉辦的第三屆中國國際醫(yī)療電子技術(shù)大會(CMET)則更是吸引了眾多國際半導(dǎo)體公司參加,會議也由以前的一天變?yōu)閮商臁? “醫(yī)療電子市場的年復(fù)合
以智能型混合信號FPGA開發(fā)真正符合需求的系統(tǒng)
NEC Display Solutions 公司3D電影投影儀采用賽靈思 FPGA
Altera第一季收入創(chuàng)歷史新高,28nm FPGA延續(xù)領(lǐng)航優(yōu)勢
日前,德州儀器 (TI) 宣布推出專用于 DK-LM3S9B96 開發(fā)套件的新型 Stellaris FPGA 擴(kuò)展板,可顯著加速開發(fā)低成本安全接入控制系統(tǒng)及其它需要高速外部處理單元接口的應(yīng)用。這款全新電路板使開發(fā)人員能夠輕松評估 Stel
Stellaris FPGA 擴(kuò)展板DK-LM3S9B96-FPGA(TI)
基于開源思想與SOPC技術(shù),采用32位開源軟核處理器OR1200和開源軟核DDS,在FPGA上實(shí)現(xiàn)了頻率、相位可預(yù)置并且可調(diào)的3路正弦波信號發(fā)生器專用芯片的設(shè)計。該專用芯片基于OR1200固化專用程序?qū)崿F(xiàn),通過UART傳輸控制數(shù)據(jù),可同時控制3路正弦波的產(chǎn)生,其頻率范圍為1 Hz~100 MHz,步進(jìn)頻率為1 Hz,相位范圍為0°~359°。設(shè)計方案在DE2-70開發(fā)板上進(jìn)行了實(shí)際驗(yàn)證,證明了設(shè)計的正確性和可行性。
基于開源思想與SOPC技術(shù),采用32位開源軟核處理器OR1200和開源軟核DDS,在FPGA上實(shí)現(xiàn)了頻率、相位可預(yù)置并且可調(diào)的3路正弦波信號發(fā)生器專用芯片的設(shè)計。該專用芯片基于OR1200固化專用程序?qū)崿F(xiàn),通過UART傳輸控制數(shù)據(jù),可同時控制3路正弦波的產(chǎn)生,其頻率范圍為1 Hz~100 MHz,步進(jìn)頻率為1 Hz,相位范圍為0°~359°。設(shè)計方案在DE2-70開發(fā)板上進(jìn)行了實(shí)際驗(yàn)證,證明了設(shè)計的正確性和可行性。
針對航天檢測設(shè)備中信號源單一、不可調(diào)等缺點(diǎn),提出并實(shí)現(xiàn)了一種以FPGA 、高速D/A、繼電器AQY210為核心,結(jié)構(gòu)簡單,控制靈活,信號質(zhì)量高的多功能信號源生成系統(tǒng)。該系統(tǒng)可提供各種頻率、幅值、偏置等參數(shù)可調(diào)的模擬信號,成功應(yīng)用于工業(yè)控制開關(guān)量輸出性能檢測。同時,上位機(jī)與硬件通信的接口使用了USB-單片機(jī)(CY7C68013)和USB-FIFO(FT245)兩種方案,并進(jìn)行實(shí)際對比,提出其適用條件和范圍。
Virtex-6 FPGA適合用有線通信,無線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無線電設(shè)計框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
Virtex-6 FPGA適合用有線通信,無線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無線電設(shè)計框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
Virtex-6 FPGA適合用有線通信,無線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無線電設(shè)計框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
Virtex-6 FPGA適合用有線通信,無線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無線電設(shè)計框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
Virtex-6 FPGA ML605開發(fā)評估技術(shù)方案
針對實(shí)時操作系統(tǒng)的開銷導(dǎo)致應(yīng)用程序可執(zhí)行性降低的問題,提出了基于FPGA的硬件實(shí)時操作系統(tǒng)設(shè)計方案,并實(shí)現(xiàn)了μC/OS-II任務(wù)管理模塊的硬件化。通過設(shè)計基于片內(nèi)寄存器的TCB及基于組合電路的任務(wù)調(diào)度器,充分發(fā)揮了多任務(wù)潛在的并行性。整個設(shè)計采用VHDL硬件描述語言,通過ISE 8.2軟件進(jìn)行時序仿真驗(yàn)證,并使用Xilinx公司的Virtex-II Pro FPGA板實(shí)現(xiàn)。
要實(shí)現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計理由很簡單,因?yàn)檫@樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產(chǎn)權(quán)的保護(hù)。如果一項設(shè)計功能的精髓能夠深植于單一芯片上,將會大大增加第三方取得這項設(shè)計的困難度。