
目前,過高的 ASIC 設(shè)計(jì)和制造成本、快速演化的相關(guān)標(biāo)準(zhǔn)、縮減物料清單以及對(duì)軟硬件可編程性的需求,使FPGA 逐步走進(jìn) ASIC 和 ASSP 的市場(chǎng)領(lǐng)域。同時(shí)隨著競(jìng)爭(zhēng)日益激烈,盡力降低功耗、加強(qiáng)對(duì)熱耗散的有效管理、并同時(shí)
Altera公司今天發(fā)布業(yè)界第一款單片F(xiàn)PGA高清晰(HD)互聯(lián)網(wǎng)協(xié)議(IP)監(jiān)視攝像機(jī)參考設(shè)計(jì),進(jìn)一步為監(jiān)視市場(chǎng)提供擴(kuò)展FPGA解決方案。這一獨(dú)特的解決方案采用了Altera低成本Cyclone® III或者Cyclone IV FPGA以及Eyelyti
FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊
Altera公司宣布,StratixIVGTFPGA榮獲TechAmerica基金會(huì)電子元器件類的美國(guó)技術(shù)獎(jiǎng)。TechAmerica認(rèn)為Altera的StratixIVGTFPGA在技術(shù)上非常出眾,它專為滿足當(dāng)今寬帶系統(tǒng)的性能和系統(tǒng)帶寬需求而設(shè)計(jì)。6月16號(hào)在華盛頓舉
賽靈思公司(Xilinx)宣布推出業(yè)界首款采用唯一統(tǒng)一架構(gòu)、將整體功耗降低一半且具有業(yè)界最高容量(多達(dá) 200 萬個(gè)邏輯單元)的 FPGA 系列產(chǎn)品,能滿足從低成本到超高端系列產(chǎn)品的擴(kuò)展需求。賽靈思全新7 系列 FPGA不僅
Altera公司日前宣布,Stratix® IV GT FPGA榮獲TechAmerica基金會(huì)電子元器件類的美國(guó)技術(shù)獎(jiǎng)。TechAmerica認(rèn)為Altera的Stratix IV GT FPGA在技術(shù)上非常出眾,它專為滿足當(dāng)今寬帶系統(tǒng)的性能和系統(tǒng)帶寬需求而設(shè)計(jì)。6
Altera公司日前宣布,開始量產(chǎn)發(fā)售40-nm Stratix® IV FPGA系列密度最大的器件。Stratix IV E EP4SE820具有820K邏輯單元(LE),非常適合需要高密度、高性能和低功耗FPGA的各類高端應(yīng)用,包括ASIC原型開發(fā)和仿真、無
東芝在半導(dǎo)體制造技術(shù)相關(guān)國(guó)際會(huì)議“2010 Symposium on VLSI Technology”上宣布,其與日本CovalentMaterials、美國(guó)Tier Logic Inc.以及TeiTechnology共同在CMOS邏輯電路上以非晶硅TFT技術(shù)實(shí)現(xiàn)了SRAM的三維積層,即“
單片F(xiàn)PGA高清晰互聯(lián)網(wǎng)協(xié)議監(jiān)視攝像機(jī)(Altera)
整合ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù)
為了消除FFT頻譜泄漏和柵欄效應(yīng),提高諧波分析精度,文中給出了用高速A/D采集IPcore來實(shí)現(xiàn)電網(wǎng)數(shù)據(jù)實(shí)時(shí)采集的設(shè)計(jì)方法,同時(shí)采用數(shù)字鎖相倍頻同步方法進(jìn)行了誤差修正。其中全數(shù)字鎖相倍頻電路和A/D采集控制電路均采用VHDL語言和可編程邏輯器件設(shè)計(jì)實(shí)現(xiàn),并用quartusII軟件進(jìn)行了仿真。
Altera公司日前宣布,開始量產(chǎn)發(fā)售40-nm Stratix® IV FPGA系列密度最大的器件。Stratix IV E EP4SE820具有820K邏輯單元(LE),非常適合需要高密度、高性能和低功耗FPGA的各類高端應(yīng)用,包括ASIC原型開發(fā)和仿真、無
ModelSim+Synplify+Quartus的Altera FPGA的仿真實(shí)現(xiàn)
對(duì)FPGA進(jìn)行系統(tǒng)設(shè)計(jì)的Xilinx軟件使用方法
為了消除FFT頻譜泄漏和柵欄效應(yīng),提高諧波分析精度,文中給出了用高速A/D采集IPcore來實(shí)現(xiàn)電網(wǎng)數(shù)據(jù)實(shí)時(shí)采集的設(shè)計(jì)方法,同時(shí)采用數(shù)字鎖相倍頻同步方法進(jìn)行了誤差修正。其中全數(shù)字鎖相倍頻電路和A/D采集控制電路均采用VHDL語言和可編程邏輯器件設(shè)計(jì)實(shí)現(xiàn),并用quartusII軟件進(jìn)行了仿真。
FPGA DCM時(shí)鐘管理單元簡(jiǎn)介及原理
FPGA和單片機(jī)的串行通信接口設(shè)計(jì)
端到端網(wǎng)絡(luò)流的介紹 NI端到端網(wǎng)絡(luò)(P2P)流技術(shù)使用PCI Express接口在多個(gè)設(shè)備之間直接,點(diǎn)對(duì)點(diǎn)傳輸,而不必通過主處理器或存儲(chǔ)器。這可使同一個(gè)系統(tǒng)中的設(shè)備共享信息而不必占用其它的系統(tǒng)資源。NI P2P技術(shù)被以下設(shè)備
為了達(dá)到波束控制高效、低成本和小型化的目標(biāo)。在此介紹一種基于FPGA的相控陣?yán)走_(dá)波束控制系統(tǒng)硬件平臺(tái)及其軟件設(shè)計(jì)。系統(tǒng)采用FPGA作為波束控制算法實(shí)現(xiàn)的核心,選用單片機(jī)實(shí)現(xiàn)陣面組件驅(qū)動(dòng)部分的控制調(diào)試,在此硬件平臺(tái)上,開發(fā)一種用硬件描述語言和單片機(jī)匯編語言與VB語言設(shè)計(jì)相結(jié)合實(shí)現(xiàn)的波束控制系統(tǒng)。設(shè)計(jì)的系統(tǒng)設(shè)備量少,控制和調(diào)試功能完善,適宜于推廣到集中式運(yùn)算、分布式驅(qū)動(dòng)的波束控制體系。
Spartan-6 FPGA是目標(biāo)設(shè)計(jì)平臺(tái),提供集成的軟件和硬件,有利于設(shè)計(jì)集中力量進(jìn)行新產(chǎn)品創(chuàng)新. Spartan-6 FPGA包括LX 和LXT等13個(gè)系列, 邏輯單元從3,840 到147,443, 而功耗比以前的Spartan降低一半.Spartan-6采用45nm低功