
基于FPGA的迭代層析重建中的小數(shù)處理方法
基于FPGA的數(shù)字電視信號發(fā)生器的設計與實現(xiàn)
賽靈思公司(Xilinx, Inc)推出一款集成了賽靈思汽車(XA)現(xiàn)場可編程門陣列(FPGA)和知識產(chǎn)權(quán)(IP)的解決方案。
集成XA FPGA和IP的解決方案(Xilinx)
隨著FPGA制造工藝尺寸持續(xù)縮小、設計配置更加靈活,以及采用FPGA的系統(tǒng)的不斷發(fā)展,原來只采用微處理器和ASIC的應用現(xiàn)在也可以用FPGA來實現(xiàn)了。最近FPGA供應商推出的新型可編程器件進一步縮小了FPGA和ASIC之間的性能差別。盡管這類器件的可配置性對設計工程師很有吸引力,但使用這些器件所涉及的復雜設計規(guī)則和接口協(xié)議,要求設計工程師經(jīng)過全面的培訓,并需要進行參考設計評估、設計仿真和驗證工作。另一方面,F(xiàn)PGA應用中非常復雜的模擬設計,例如用于內(nèi)核、I/O、存儲器、時鐘和其它電壓軌的DC/DC穩(wěn)壓器,
隨著FPGA制造工藝尺寸持續(xù)縮小、設計配置更加靈活,以及采用FPGA的系統(tǒng)的不斷發(fā)展,原來只采用微處理器和ASIC的應用現(xiàn)在也可以用FPGA來實現(xiàn)了。最近FPGA供應商推出的新型可編程器件進一步縮小了FPGA和ASIC之間的性能差別。盡管這類器件的可配置性對設計工程師很有吸引力,但使用這些器件所涉及的復雜設計規(guī)則和接口協(xié)議,要求設計工程師經(jīng)過全面的培訓,并需要進行參考設計評估、設計仿真和驗證工作。另一方面,F(xiàn)PGA應用中非常復雜的模擬設計,例如用于內(nèi)核、I/O、存儲器、時鐘和其它電壓軌的DC/DC穩(wěn)壓器,
FPGA系統(tǒng)的供電要求和最新DC/DC穩(wěn)壓器解決方案
如今的產(chǎn)品生命周期可能短至六個月,因此在這種情況下要想取得定制ASIC的低成本、低功耗和高性能優(yōu)勢幾乎是不可能的。定制ASIC的設計周期通常要一年左右,這通常要比終端產(chǎn)品的生命周期還要長。另外,標準單元ASIC還具有NRE費用(非重復工程成本),對于基本的0.13微米設計,該成本約為30萬美元,而對于具有復雜IP內(nèi)容的90nm設計將超過100萬美元。因而當每年的批量小于10萬片時,從經(jīng)濟角度看就不具有可行性。
基于ARM的可定制MCU可承擔FPGA的工作
一種基于高性能FPGA+DSP核心架構(gòu)的實時三維圖像信息處理系統(tǒng)。介紹了系統(tǒng)硬件結(jié)構(gòu)和數(shù)據(jù)處理流程,按模塊分析了硬件設計和邏輯連接,給出了圖像預處理和三維重建算法的硬件實現(xiàn)流程。
設計了一套基于FPGA的通用離線開關(guān)電源硬件模擬開發(fā)平臺,并對此硬件開發(fā)平臺的硬件組成及工作原理進行了分析。利用此硬件開發(fā)平臺對開關(guān)電源控制器進行硬件模擬,可以彌補控制芯片設計過程中軟件仿真的不足,大大縮短控制芯片開發(fā)周期。
一種基于高性能FPGA+DSP核心架構(gòu)的實時三維圖像信息處理系統(tǒng)。介紹了系統(tǒng)硬件結(jié)構(gòu)和數(shù)據(jù)處理流程,按模塊分析了硬件設計和邏輯連接,給出了圖像預處理和三維重建算法的硬件實現(xiàn)流程。
設計了一套基于FPGA的通用離線開關(guān)電源硬件模擬開發(fā)平臺,并對此硬件開發(fā)平臺的硬件組成及工作原理進行了分析。利用此硬件開發(fā)平臺對開關(guān)電源控制器進行硬件模擬,可以彌補控制芯片設計過程中軟件仿真的不足,大大縮短控制芯片開發(fā)周期。
在IC市場低迷之際,賽靈思(Xilinx)和QuickLogic Corp.這兩家FPGA廠商最近分別宣布裁員。 賽靈思表示,受重組影響,它將削減大約250個職位,約占公司員工數(shù)量的7%。該公司表示,預計這次裁員將在下一財季結(jié)
從全球定位系統(tǒng)到音視頻媒體流處理,這些應用都需要實時地執(zhí)行復雜的算法,很多這些算法都需要遵從定期更新的行業(yè)標準。工程師開發(fā)這些應用面臨的挑戰(zhàn)是在單位成本、外形尺寸和功耗,以及嚴格的成本和開發(fā)時間約束下,優(yōu)化這些算法的執(zhí)行,這些產(chǎn)品通常是大批量生產(chǎn)。終端用戶產(chǎn)品必須能以合理的成本對處理算法進行升級。
數(shù)字信號處理器具有高效的數(shù)值運算能力,并能提供良好的開發(fā)環(huán)境,而可編程邏輯器件具有高度靈活的可配置性.本文描述了通過采用TMS320032浮點DSP和可編程邏輯器件(FPGA)的組合運用來構(gòu)成高速高精運動控制器,該系統(tǒng)通過B樣條插值算法對運動曲線進行平滑處理以及運用離散PID算法對運動過程加以控制.
去年10月, Altera公司在北京宣布了該公司的45nm FPGA的生產(chǎn)計劃。今年5月20日,Altera公司在北京發(fā)布了采用最新工藝制程的FPGA和HardCopy ASIC,并非45nm,而是TSMC今年3月才發(fā)布的40nm工藝。面對大家的疑問,Alter
從全球定位系統(tǒng)到音視頻媒體流處理,這些應用都需要實時地執(zhí)行復雜的算法,很多這些算法都需要遵從定期更新的行業(yè)標準。工程師開發(fā)這些應用面臨的挑戰(zhàn)是在單位成本、外形尺寸和功耗,以及嚴格的成本和開發(fā)時間約束下,優(yōu)化這些算法的執(zhí)行,這些產(chǎn)品通常是大批量生產(chǎn)。終端用戶產(chǎn)品必須能以合理的成本對處理算法進行升級。