
本白皮書介紹為什么電信帶寬和基礎設施促進了FPGA功能的增強,以及ASIC和ASSP面臨的商業(yè)挑戰(zhàn),可編程邏輯器件(PLD)定制方法是怎樣支持FPGA功能的跨越式發(fā)展。本文還簡要介紹
由于結構化ASIC具有單位成本低、功耗低、性能高和轉換快(fast turnaound)等特點,越來越多的先進系統設計工程師正在考慮予以采用。在結構化ASIC中,像通用邏輯門、存儲器、
關注2:如何能用好FPGA?這個問題和FPGA開發(fā)難度相關。一般我們會認為創(chuàng)客可能缺乏軟硬件基礎,做相關開發(fā)會有難度。但沒想到,對這個顧慮,湯立人先生反倒給出出人意料的答
在本文中,我們研究了選擇嵌入式操作系統的各種方案,并且針對嵌入式和實時操作系統,討論一些選擇標準,并強調由可編程邏輯解決方案引入的設計折衷。闡述了一個典型實例,這里我們以在萊迪思半導體公司的FPGA 上運行
1 引言 電荷耦合器CCD具有尺寸小、精度高、功耗低、壽命長、測量精度高等優(yōu)點,在圖像傳感和非接觸測量領域得到了廣泛應用。由于CCD芯片的轉換效率、信噪比等光電特性只有在合適的時序驅動下才能達到器件工藝設計所要
在通信系統中分析計算系統抗噪聲性能時,經常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AGWN的性質,采用自頂向下的設計思路,將AGWN信號分成若干模塊,最終使用Verilog硬件描述語言,完成了通信系統中
SPI(Serial Peripheral Interface,串行外圍設備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,現在越
引 言 網絡化運動控制是未來運動控制的發(fā)展趨勢,隨著高速加工技術的發(fā)展,對網絡節(jié)點間的時間同步精度提出了更高的要求。如造紙機械,運行速度為1 500~1 800m/min,同步運行的電機之間1μs的時間同步誤差將造成30
引 言 二乘二取二系統的兩套計算機系統各有兩個CPU,并且所有結構和配件完全相同。兩套系統之間采取雙機熱備份,大幅提高了系統可靠性,在一些領域得到了廣泛應用?;诙硕《蒎e結構的計算機聯鎖系統在國外已有
任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器件會加快老化,使用壽命會縮短。但某些應用要求電子產品工作在器件最大額定工作結溫下。以石油天然氣產業(yè)為例來
隨著FPGA密度的增加,系統設計人員能夠開發(fā)規(guī)模更大、更復雜的設計,從而將密度優(yōu)勢發(fā)揮到最大。這些大規(guī)模設計基于這樣的設計需求——需要在無線通道卡或者線路卡等現有應用中加入新功能,或者通過把兩種芯片功能合
引 言 快速傅里葉變換(FFT)作為計算和分析工具,在眾多學科領域(如信號處理、圖像處理、生物信息學、計算物理、應用數學等)有著廣泛的應用。在高速數字信號處理領域,如雷達信號處理,FFT的處理速度往往是整個系統設
摘要:針對船舶防碰撞系統研制的需要,本文研究、設計一種基于船載導航雷達的新型防碰撞報警系統,該系統充分利用現代最新發(fā)展的大規(guī)模集成電路技術和數字處理技術,將FPGA和PC/104相結合。對雷達原始信號進行采樣、檢測
高速收發(fā)器(SERDES)的運用范圍十分廣泛, 包括通訊、計算機、工業(yè)和儲存,以及必須在芯片與芯片/模塊之間、或在背板/電纜上傳輸大量數據的系統。但普通高速收發(fā)器的并行總線設計已無法滿足現在的要求。將收發(fā)器整合在
隨著工藝技術向65nm以及更小尺寸的邁進,出現了兩類關鍵的開發(fā)問題:待機功耗和開發(fā)成本。這兩個問題在每一新的工藝節(jié)點上都非常突出,現在已經成為設計團隊面臨的主要問題。在設計方法上從專用集成電路(ASIC)和專用
在直流電機控制系統中,被控制量一般都是電機的轉速,控制的目的是保持電機的轉速在所需要的定值上。但在實際生產過程中,電機帶動生產機械或者其他負載運動的表現不一定都是轉速,也可能是使生產機械或其機構產生一
概述 隨著半導體技術的快速發(fā)展,近年來FPGA的器件容量和輸入輸出的管腳數量都極大的增加了,例如StratixIV器件,最大的一款EP4SE680擁有68.11萬個邏輯單元和1104個輸入輸出管腳。大量的輸出管腳在同一時刻翻轉會引起
可編程邏輯業(yè)對微處理器核的報道層出不窮,包括與ARM和MIPS的協議,這些討論已經持續(xù)了數年。然而,討論的主題大體上沒什么改變,諸如采用硬核還是軟核?采用供應商的特定標準還是行業(yè)標準?這些核如何用來全方位地支持
消費類手持設備市場正呈跳躍式發(fā)展。便攜式產品處理能力不斷增加,所支持的應用越來越多;產品更新換代速度加快,新產品必須滿足上市時間要求,以便獲得最大的市場機會;產品生命周期的縮短要求縮短開發(fā)周期,同時更
摘要:提出一個使用FPGA和ARM微控制器實現Profibus-DP主站(1類)通信平臺的解決方案;解析了Profibus-DP通信協議,重點是令牌輪轉協議;給出了該主站通信平臺的系統構建。該通信平臺可以獨立實現Profibus-DP主站(1類)