基于UVM的SoC寄存器級(jí)驗(yàn)證環(huán)境構(gòu)建方法
MathWorks 通過(guò) Universal Verification Methodology (UVM) 支持加快 FPGA 和 ASIC 驗(yàn)證速度
Mentor Graphics Verification Academy 新增 SystemVerilog 課程和模式庫(kù)以擴(kuò)展工程師的專業(yè)知識(shí)和資源
數(shù)字IC芯片設(shè)計(jì)驗(yàn)證+UVM驗(yàn)證+異步FIFO驗(yàn)證 asyn_fifo_UVM_project.zi
Verdi UVM Debug UserGuide 2018.09-S P2
UVM實(shí)戰(zhàn)(卷 Ⅰ)
UVM_Phase機(jī)制源代碼 分析
UVM_Golden_Reference_Gui de
數(shù)字 LED 恒流源
基于stm32f4的外部芯片驅(qū)動(dòng)開發(fā)
FPGA或CPLD來(lái)開發(fā)一個(gè)信號(hào)轉(zhuǎn)換模塊
溫度儀上位機(jī)項(xiàng)目開發(fā)
通信以太網(wǎng)FPGA驗(yàn)證工作
350W--1500W定壓功率放大模塊
小軒窗
lll27
是德科技創(chuàng)新技術(shù)峰會(huì)來(lái)襲,報(bào)名領(lǐng)好禮
Altium19/AD18零基礎(chǔ)入門實(shí)戰(zhàn)視頻課程字幕版
51單片機(jī)到ARM征服嵌入式系列課程
19年最新小程序行業(yè)分析
【代碼規(guī)范與程序框架】一組數(shù)碼管引發(fā)的思考
內(nèi)容不相關(guān) 內(nèi)容錯(cuò)誤 其它
本站介紹 | 申請(qǐng)友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠(chéng)聘英才
ICP許可證號(hào):京ICP證070360號(hào) 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報(bào)窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號(hào)