日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 測試測量 > 測試測量
[導讀]  ADC是現(xiàn)代數(shù)字解調器和軟件無線電接收機中連接模擬信號處理部分和數(shù)字信號處理部分的橋梁,其性能在很大程度上決定了接收機的整體性能。在A/D轉換過程中引入的噪聲來源較多,主要包括熱噪聲、ADC電源的紋波、參考

  ADC是現(xiàn)代數(shù)字解調器和軟件無線電接收機中連接模擬信號處理部分和數(shù)字信號處理部分的橋梁,其性能在很大程度上決定了接收機的整體性能。在A/D轉換過程中引入的噪聲來源較多,主要包括熱噪聲、ADC電源的紋波、參考電平的紋波、采樣時鐘抖動引起的相位噪聲以及量化錯誤引起的噪聲等。除由量化錯誤引入的噪聲不可避免外,可以采取許多措施以減小到達ADC前的噪聲功率,如采用噪聲性能較好的放大器、合理的電路布局、合理設計采樣時鐘產生電路、合理設計ADC的供電以及采用退耦電容等。

        本文主要討論采樣


 

  (a)12位ADC理想信噪比

  

 

  (b)AD9245實測信噪比

  圖1 不同時鐘抖動情形下12位ADC的信噪比示意圖

  時鐘抖動對ADC信噪比的影響

  采樣時鐘的抖動是一個短期的、非積累性變量,表示數(shù)字信號的實際定時位置與其理想位置的時間偏差。時鐘源產生的抖動會使ADC的內部電路錯誤地觸發(fā)采樣時間,結果造成模擬輸入信號在幅度上的誤采樣,從而惡化ADC的信噪比。歡迎轉載,本文來自電子發(fā)燒友網(http://www.elecfans.com )

  在時鐘抖動給定時,可以利用下面的公式計算出ADC的最大信噪比:

  

 

  根據公式(2),圖1分別給出了量化位數(shù)為12-bit時不同時鐘抖動情形下ADC理想信噪比和實測信噪比示意圖。

  由圖1可以看出時鐘的抖動對ADC信噪比性能的惡化影響是十分明顯的,相同時種抖動情形下進入到ADC的信號頻率越高,其性能惡化就越大,同一輸入信號頻率情形下,采樣時鐘抖動越大,則ADC信噪比性能惡化也越大。對比圖1中兩個示意圖可以看出實測的采樣時鐘抖動對ADC信噪比性能的影響同理論分析得到的結果是十分吻合的,這也證明了理論分析的正確性。因此,在實際應用時不能完全依據理想的信噪比公式來選擇A/D轉換芯片,而應該參考芯片制造商給出的實測性能曲線和所設計的采樣時鐘的抖動性能來合理選擇適合設計需要的A/D轉換芯片,并留出一定的設計裕量。

  

 

  圖2 一個實用的低抖動時鐘產生電路

  兩種實用的低抖動采樣時鐘產生電路

  時鐘抖動的產生機制

  直接測量時鐘抖動是比較困難的,一般采用間接測量的方法,為此本節(jié)首先給出時鐘抖動的產生機制。時鐘抖動是由時鐘產生電路(一般是基于低相位噪聲壓控振蕩器的鎖相環(huán)路)內部各種噪聲源所引起的,例如熱噪聲(主要是壓控振蕩器輸出信號的熱噪聲基底)、相位噪聲和雜散噪聲等,理論分析表明:當所需產生的頻率較高時,相位噪聲和雜散噪聲對時鐘抖動的惡化并不明顯。

  一般來說,VCO輸出級放大器的熱噪聲基底可以看成有限帶寬的高斯白噪聲,其有效帶寬大約為工作頻率的兩倍。當VCO正確地調諧到需要的輸出頻率時,噪聲基底對抖動的影響可以用下面的公式計算:

  

 

  式中f0是振蕩器的中心頻率,f表示相對于中心頻率的偏移,L(f)是在頻率偏移f處的相位噪聲(單位是dBc/Hz)。為了進一步改進系統(tǒng)的性能,人們往往在VCO的輸出端使用一個頻率響應類似于帶通濾波器的功率匹配網絡,這對帶寬外的噪聲有一定的衰減作用。這樣,就能夠利用從0 Hz到f0區(qū)間內的積分估算最差情況下的噪聲,該范圍以外的噪聲被大大削弱,可以忽略,因為從0到f0范圍內的噪聲基底是平滑的,L(f)可視為常數(shù),于是公式(3)簡化為:

  

 

  故由噪聲基底引起的邊沿時鐘抖動為:

  

 

  理論上可以認為從鎖相環(huán)路輸出信號的相位噪聲特性同VCO特性基本一致,但實際的鎖相電路會引入一定的噪聲,而VCO輸出放大器也會使產生的時鐘信號的相位噪聲特性變差。所以在進行鎖相環(huán)電路的設計時,除了選擇具有較低相位噪聲的VCO外,還應選擇具有較低噪聲系數(shù)的放大器或時鐘緩沖器,并盡量將時鐘產生電路與其它電路分隔開來。

  基于低相位噪聲VCO的可變采樣時鐘

  圖2給出了一個實用的基于低相位噪聲VCO的低抖動可變采樣時鐘產生電路。

  圖2中以MC145170作為時鐘產生環(huán)路的頻率合成器,選用Mini-Circuits公司的低相位噪聲壓控振蕩器POS-200作為時鐘產生環(huán)路的VCO,由于POS-200的輸出信號要經過多次分路,所以在其輸出信號作第一次分路后,一路反饋送入MC145170作為輸入調諧信號,另一路則經低噪聲放大器放大后輸出,然后再作一次分路,一路作為ADC的采樣時鐘,另一路則送入DSP作為ADC采樣后數(shù)字信號的同步時鐘。由上面的分析可知,只要設計得當,上述的時鐘產生電路輸出信號的相位噪聲特性將主要取決于POS-200,POS-200在偏離中心頻率1MHz處的單邊相位噪聲為-150dBc/Hz,在估計鎖相環(huán)電路輸出信號的熱噪聲基底時可以采用該值,當鎖相環(huán)輸出信號頻率為81.92MHz時,由公式(5)可以計算出輸出時鐘信號的抖動為:

  

 

  如果使用的ADC為AD9245,參照圖1可以看出:當ADC前端輸入信號頻率低于50MHz時,AD9245的信噪比將優(yōu)于65dB,輸入信號頻率低于100MHz時,AD9245的信噪比將優(yōu)于60dB。

  基于極低相位噪聲溫度補償晶振的非可變采樣時鐘

  在確定采樣頻率后,如果并不要求時鐘產生電路產生的時鐘可變的話,就可采用基于溫度補償晶振的時鐘產生方法。首先由公式(2)根據所需的ADC信噪比確定最大容許的時鐘抖動,然后由公式(5)反推出最大容忍的相位噪聲基底,最后給出不同頻率偏差點上的相位噪聲特性并交由晶振制作工廠定制即可。這是一種最簡單的時種產生方法,基本不需要作太多調試,但它只適合固定時鐘采樣的情況。

  在利用上述兩種方法產生采樣時鐘時,一個值得注意的地方就是采樣時鐘電路應盡可能與存在噪聲的數(shù)字系統(tǒng)獨立開來,在采樣時鐘的通路中也不應該有邏輯門電路,一般來說,一個邏輯門將會產生幾個皮秒甚至十幾皮秒的定時抖動。在設計時應該把采樣時鐘產生電路和系統(tǒng)的數(shù)字及模擬部分分離。

  結語

  本文首先分析了采樣時鐘抖動ADC信噪比性能的影響,然后指出產生時種抖動的原因,最后給出了兩種實用的采樣時鐘產生方案:基于低相位噪聲VCO的可變采樣時鐘及基于極低相位噪聲溫度補償晶振的非可變采樣時鐘的產生方法。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

根據前述文章,數(shù)字電源之我見(1)典型控制系統(tǒng)框圖 中的介紹,控制一個數(shù)字電源,首要的一步就是要將模擬信號轉換為數(shù)字信號,這部分工作由芯片內的ADC來完成,本文就ADC的典型結構及時鐘分配,和分辨率特點,基本工作原理等特...

關鍵字: 數(shù)字電源 ADC

測試串擾時基本組件或階段的簡單框圖。首先,對通道 1 上的干擾音應用一個濾波器,并測量作為參考捕獲的輸入。該濾波器確保來自信號發(fā)生器的所有其他噪聲和諧波被衰減到足以不破壞施加的故意干擾信號。

關鍵字: ADC 串擾和隔離測試

在使用高速轉換器和多個轉換器通道的雷達、衛(wèi)星以及測試和測量應用中,隔離或串擾可能是一種錯誤的衡量標準。在不考慮通道串擾的情況下,在頻譜中丟失相關信息的可能性可能會對系統(tǒng)造成破壞,因為在感興趣的應用頻帶中可能會出現(xiàn)雜散或噪...

關鍵字: ADC 串擾和隔離測試

構建可靠的硬件要求我們在設計階段考慮所有公差。許多參考文獻討論了參數(shù)偏差導致的有源元件誤差——展示了如何計算運算放大器失調電壓、輸入電流和類似參數(shù)的影響——但很少有人考慮無源元件容差。確實考慮了組件容差的參考文獻是從科學...

關鍵字: 元件公差 電路設計

對于非比例電路,我們必須假設完整的電阻容差,因為容差不會分開。我們可以將輸出電壓計算為 V OUT =IR,其中 I 是理想的 1mA 電流源,R 是 5% 的電阻器(圖 1a)。V OUT =1 mA (1±0.05±...

關鍵字: 電路設計 非比例電路

我們是否設計了一個電源,后來才發(fā)現(xiàn)我們的布局效率低下?按照這些關鍵提示創(chuàng)建電源布局并避免調試壓力。什么是電源設計的布局?你知道嗎?一個完美的電路設計,電源布局顯得尤為重要。由于不同的設計方案的出發(fā)點不同,而有所差異,但是...

關鍵字: 電源布局 電路設計

濾波在幾乎所有通信系統(tǒng)中都扮演著重要的角色,因為去除噪聲和失真會增加信道容量。設計一個只通過所需頻率的濾波器是相當容易的。然而,在實際的物理濾波器實現(xiàn)中,通過濾波器會損失所需的信號功率。這種信號損失會為模數(shù)轉換器(ADC...

關鍵字: 濾波 ADC 噪聲

在這篇文章中,我將介紹用于模擬 Vdd (AVDD) 和數(shù)字 Vdd (DVDD) 電源的 DC/DC 轉換器。了解 ADC 電源引腳如何對 DC/DC 轉換器作出反應至關重要,因為 DC/DC 轉換器因其高功率效率而成...

關鍵字: DCDC ADC

運行模數(shù)轉換器 (ADC) 設備有什么大不了的?將傳感器輸出連接到 ADC 輸入并開始讀取讀數(shù)。正確的?畢竟,數(shù)字信號提供了強大的噪聲抑制能力,因此電平之間的切換很牢固,并且有足夠的內置余量。盡管如此,模擬信號更容易受到...

關鍵字: ADC ADC接地

我們已經花費了大量篇幅討論如何添加速度更快、精度更高的 A/D 轉換器。有些應用程序需要更高的功能。但大多數(shù)制造商已經在他們選擇的模塊上安裝了一個“免費”的 A/D 轉換器——集成在微控制器或片上系統(tǒng) (SoC) 中。這...

關鍵字: ADC ADC使用

測試測量

28658 篇文章

關注

發(fā)布文章

編輯精選

技術子站

關閉