[導(dǎo)讀]本文羅列了關(guān)于ARM的22個(gè)常用概念。包括一些使用注意事項(xiàng)、ARM啟動(dòng)代碼設(shè)計(jì)、ARM處理器運(yùn)行模式、ARM體系結(jié)構(gòu)所支持的異常類型和一些基本操作方法等等。 01 ARM中一些常見英文縮寫解釋 MSB:最高有效位 LSB:最低有效位 AHB:先進(jìn)的高性能總線 VPB:連接片內(nèi)
本文羅列了關(guān)于ARM的22個(gè)常用概念。包括一些使用注意事項(xiàng)、ARM啟動(dòng)代碼設(shè)計(jì)、ARM處理器運(yùn)行模式、ARM體系結(jié)構(gòu)所支持的異常類型和一些基本操作方法等等。
-
-
-
-
VPB:連接片內(nèi)外設(shè)功能的VLSI外設(shè)總線
-
-
-
-
-
CAN:控制器局域網(wǎng),一種串行通訊協(xié)議
-
-
-
CPSR:當(dāng)前程序狀態(tài)寄存器
-
當(dāng)改變MAM定時(shí)值時(shí),必須先通過向MAMCR寫入0來關(guān)閉MAM,然后將新值寫入MAMTIM。最后,將需要的操作模式的對(duì)應(yīng)值寫入MAMCR,再次打開MAM。
對(duì)于低于20MHz的系統(tǒng)時(shí)鐘,MAMTIM設(shè)定為001。對(duì)于20MHz到40MHz之間的系統(tǒng)時(shí)鐘,建議將Flash訪問時(shí)間設(shè)定為2cclk,而在高于40MHz的系統(tǒng)時(shí)鐘下,建議使用3cclk。
如果在片內(nèi)RAM當(dāng)中運(yùn)行代碼并且應(yīng)用程序需要調(diào)用中斷,那么必須將中斷向量重新映射到Flash地址0x0。
這樣做是因?yàn)樗械漠惓O蛄慷嘉挥诘刂?x0及以上。通過將寄存器MEMMAP(位于系統(tǒng)控制模塊當(dāng)中)配置為用戶RAM模式來實(shí)現(xiàn)這一點(diǎn)。用戶代碼被連接以便使中斷向量表裝載到0x4000 0000。
ARM啟動(dòng)代碼直接面對(duì)處理器內(nèi)核和硬件控制器進(jìn)行編程,一般使用匯編語言。啟動(dòng)代碼一般包括:
IRQ和FIQ是ARM處理器的兩種編程模式。IRQ是指中斷模式,F(xiàn)IR是指快速中斷模式。對(duì)于FIQ你必須盡快處理你的事情并離開這個(gè)模式。IRQ可以被FIQ所中斷,但I(xiàn)RQ不能中斷FIQ。
為了使FIQ更快,所以這種模式有更多的影子寄存器。FIQ不能調(diào)用SWI(軟件中斷)。FIQ還必須禁用中斷。如果一個(gè)FIQ例程必須重新啟用中斷,則它太慢了,并應(yīng)該是IRQ而不是FIQ。
ARM處理器對(duì)異常中斷的響應(yīng)過程如下所述:
-
保存處理器當(dāng)前狀態(tài)、中斷屏蔽位以及各條件標(biāo)志位
-
設(shè)置當(dāng)前程序狀態(tài)寄存器CPSR中的相應(yīng)位
-
-
將程序計(jì)數(shù)器值PC,設(shè)置成該異常中斷的中斷向量地址,跳轉(zhuǎn)到相應(yīng)異常中斷處執(zhí)行
在ARM體系結(jié)構(gòu)中,ARM指令集中的指令是32位的指令,其執(zhí)行效率很高。對(duì)于存儲(chǔ)系統(tǒng)數(shù)據(jù)總線為16位的應(yīng)用系統(tǒng),ARM體系提供了Thumb指令集。Thumb指令集是對(duì)ARM指令集的一個(gè)子集重新編碼得到的,指令長度為16位。
通常在處理器執(zhí)行ARM程序時(shí),稱處理器處于ARM狀態(tài);當(dāng)處理器執(zhí)行Thumb程序時(shí),稱處理器處于Thumb 狀態(tài)。Thumb指令集并沒有改變ARM體系底層的程序設(shè)計(jì)模型,只是在該模型上加上了一些限制條件。Thumb指令集中的數(shù)據(jù)處理指令的操作數(shù)仍然為32位,指令尋址地址也是32位的。
為了使單獨(dú)編譯的C語言程序和匯編程序之間能夠相互調(diào)用,必須為子程序之間的調(diào)用規(guī)定一定的規(guī)則。ATPCS就是ARM程序和Thumb程序中子程序調(diào)用的基本規(guī)則。這些規(guī)則包括寄存器使用規(guī)則,數(shù)據(jù)棧的使用規(guī)則,參數(shù)的傳遞規(guī)則等。
通常,Thumb程序比ARM程序更加緊湊,而且對(duì)于內(nèi)存為8位或16位的系統(tǒng),使用Thumb程序效率更高。但是,在下面一些場合下,程序必須運(yùn)行在ARM狀態(tài),這時(shí)就需要混合使用ARM和Thumb程序。
強(qiáng)調(diào)速度的場合,應(yīng)該使用ARM程序;有些功能只能由ARM程序完成。如:使用或者禁止異常中斷;當(dāng)處理器進(jìn)入異常中斷處理程序時(shí),程序狀態(tài)切換到ARM狀態(tài),即在異常中斷處理程序入口的一些指令是ARM指令,然后根據(jù)需要程序可以切換到Thumb狀態(tài),在異常中斷程序返回前,程序再切換到ARM狀態(tài)。
ARM處理器總是從ARM狀態(tài)開始執(zhí)行。因而,如果要在調(diào)試器中運(yùn)行Thumb程序,必須為該Thumb程序添加一個(gè)ARM程序頭,然后再切換到Thumb狀態(tài),執(zhí)行Thumb程序。
ARM微處理器支持7種運(yùn)行模式,分別為:
-
用戶模式(usr):arm處理器正常的程序執(zhí)行狀態(tài)
-
快速中斷模式(fiq):用于高速數(shù)據(jù)傳輸或通道管理
-
-
管理模式(svc):操作系統(tǒng)使用的保護(hù)模式
-
數(shù)據(jù)訪問終止模式(abt):當(dāng)數(shù)據(jù)或指令預(yù)取終止時(shí)進(jìn)入該模式,用于虛擬存儲(chǔ)及存儲(chǔ)保護(hù)
-
系統(tǒng)模式(sys):運(yùn)行具有特權(quán)的操作系統(tǒng)任務(wù)
-
未定義指令中止模式(und):當(dāng)未定義指令執(zhí)行時(shí)進(jìn)入該模式,可用于支持硬件協(xié)處理器的軟件仿真
ARM體系結(jié)構(gòu)所支持的異常類型
ARM體系結(jié)構(gòu)所支持的異常和具體含義如下(圈里面的數(shù)字表示優(yōu)先級(jí)):
-
復(fù)位①:當(dāng)處理器的復(fù)位電平有效時(shí),產(chǎn)生復(fù)位異常,程序跳轉(zhuǎn)到復(fù)位異常處執(zhí)行(異常向量:0x0000,0000)
-
數(shù)據(jù)中止②:若處理器數(shù)據(jù)訪問的指令的地址不存在,或該地址不允許當(dāng)前指令訪問,產(chǎn)生數(shù)據(jù)中止異常(異常向量:0x0000,0010)
-
FIQ③(快速中斷請(qǐng)求):當(dāng)處理器的快速中斷請(qǐng)求引腳有效,且CPSR中的F位為0時(shí),產(chǎn)生FIQ異常(異常向量:0x0000,001C)。
-
IRQ④(外部中斷請(qǐng)求):當(dāng)處理器的外部中斷請(qǐng)求引腳有效,且CPSR中的I位為0時(shí),產(chǎn)生IRQ異常。系統(tǒng)的外設(shè)可以該異常請(qǐng)求中斷服務(wù)(異常向量:0x0000,0018)
-
指令預(yù)取中止⑤:若處理器的預(yù)取指令的地址不存在,或該地址不允許當(dāng)前指令訪問,存儲(chǔ)器會(huì)向處理器發(fā)出中止信號(hào),當(dāng)預(yù)取指令被執(zhí)行時(shí),才會(huì)產(chǎn)生指令預(yù)取中止異常(異常向量:0x0000,000C)
-
未定義指令⑥:當(dāng)ARM處理器或協(xié)處理器遇到不能處理的指令時(shí),產(chǎn)生為定義異常??墒褂迷摦惓C(jī)制進(jìn)行軟件仿真(異常向量:0x0000,0004)
-
軟件中斷⑥:有執(zhí)行SWI指令產(chǎn)生,可用于用戶模式下程序調(diào)用特權(quán)操作指令??墒褂迷摦惓C(jī)制實(shí)現(xiàn)系統(tǒng)功能調(diào)用(異常向量:0x0000,0008)
說明:其中異常向量0x0000,0014為保留的異常向量。
ARM體系結(jié)構(gòu)的存儲(chǔ)器格式
ARM體系結(jié)構(gòu)的存儲(chǔ)器格式有如下兩種:
-
大端格式:字?jǐn)?shù)據(jù)的高字節(jié)存儲(chǔ)在低地址中,字?jǐn)?shù)據(jù)的低字節(jié)存放在高地址中
-
小端格式:與大端存儲(chǔ)格式相反,高地址存放數(shù)據(jù)的高字節(jié),低地址存放數(shù)據(jù)的低字節(jié)。
ARM有16個(gè)32位的寄存器(r0到r15),r15充當(dāng)程序寄存器PC,r14(link register)存儲(chǔ)子程序的返回地址,r13存儲(chǔ)的是堆棧地址。ARM有一個(gè)當(dāng)前程序狀態(tài)寄存器:CPSR。
一些寄存器(r13,r14)在異常發(fā)生時(shí)會(huì)產(chǎn)生新的instances,比如IRQ處理器模式,這時(shí)處理器使用r13_irq和r14_irq。ARM的子程序調(diào)用是很快的,因?yàn)樽映绦虻姆祷氐刂凡恍枰娣旁诙褩V小?/span>
使Flash存儲(chǔ)器中的FIQ處理程序不必考慮因?yàn)橹匦掠成渌鶎?dǎo)致的存儲(chǔ)器邊界問題;用來處理代碼空間中段邊界仲裁的SRAM和Boot Block向量的使用大大減少;為超過單字轉(zhuǎn)移指令范圍的跳轉(zhuǎn)提供空間來保存常量。
ARM中的重映射是指在程序執(zhí)行過程中通過寫某個(gè)功能寄存器位操作達(dá)到重新分配其存儲(chǔ)器地址空間的映射。
一個(gè)典型的應(yīng)用就是應(yīng)用程序存儲(chǔ)在Flash/ROM中,初始這些存儲(chǔ)器地址是從0開始的,但這些存儲(chǔ)器的讀時(shí)間比SRAM/DRAM長,造成其內(nèi)部執(zhí)行頻率不高,故一般在前面一段程序?qū)⒋a搬移到SRAM /DRAM中去,然后重新映射存儲(chǔ)器空間,將相應(yīng)SRAM/DRAM映射到地址0,重新執(zhí)行程序可達(dá)到高速運(yùn)行的目的。
存儲(chǔ)異常向量表中跳轉(zhuǎn)使用LDR
LDR指令可以全地址范圍跳轉(zhuǎn),而B指令只能在前后32MB范圍內(nèi)跳轉(zhuǎn);芯片具有Remap功能。當(dāng)向量表位于內(nèi)部RAM或外部存儲(chǔ)器中,用B指令不能跳轉(zhuǎn)到正確的位置。
-
PLL在芯片復(fù)位或進(jìn)入掉電模式時(shí)被關(guān)閉并旁路,在掉電喚醒后不會(huì)自動(dòng)恢復(fù)PLL的設(shè)定
-
-
-
PLL如果設(shè)置不當(dāng)將會(huì)導(dǎo)致芯片的錯(cuò)誤操作
ARM7內(nèi)核是0.9MIPS/MHz的三級(jí)流水線和馮S226,諾伊曼結(jié)構(gòu);ARM9內(nèi)核是五級(jí)流水線,提供1.1MIPS/MHz的哈佛結(jié)構(gòu)。ARM7沒有MMU,ARM720T是MMU的;ARM9是有MMU的,ARM940T只有Memory protection unit,不是一個(gè)完整的MMU。
ARM7TDMI提供了非常好的性能——功耗比。它包含了Thumb指令集快速乘法指令和ICE調(diào)試技術(shù)的內(nèi)核。ARM9的時(shí)鐘頻率比ARM7更高,采用哈佛結(jié)構(gòu)區(qū)分了數(shù)據(jù)總線和指令總線。
設(shè)置IRQ/FIQ中斷,若是IRQ中斷則可以設(shè)置為向量中斷并分配中斷優(yōu)先級(jí),否則為非向量IRQ,然后可以設(shè)置中斷允許,以及向量中斷對(duì)應(yīng)地址或非向量中斷默認(rèn)地址。
當(dāng)有中斷后,若是IRQ中斷,則可以讀取向量地址寄存器,然后跳轉(zhuǎn)到相應(yīng)的代碼。當(dāng)要退出中斷時(shí),對(duì)向量地址寄存器寫0,通知VIC中斷結(jié)束。當(dāng)發(fā)生中斷時(shí),處理器將會(huì)切換處理器模式,同時(shí)相關(guān)的寄存器也將會(huì)映射。
-
把某個(gè)引腳設(shè)置為外部中斷功能后,該引腳為輸入模式,由于沒有內(nèi)部上拉電阻,所以必須外接一個(gè)上拉電阻,確保引腳不被懸空
-
除了引腳連接模塊的設(shè)置,還需要設(shè)置VIC模塊,才能產(chǎn)生外部中斷,否則外部中斷只能反映在EXTINT寄存器中
-
要使器件進(jìn)入掉電模式并通過外部中斷喚醒,軟件應(yīng)該正確設(shè)置引腳的外部中斷功能,再進(jìn)入掉電模式
-
-
設(shè)置串口波特率(U0DLM、U0DLL)
-
設(shè)置串口工作模式(U0LCR、U0FCR)
-
發(fā)送或接收數(shù)據(jù)(U0THR、U0RBR)
-
檢查串口狀態(tài)字或等待串口中斷(U0LSR)
-
-
設(shè)置I2C時(shí)鐘速率(I2SCLH、I2SCLL)
-
設(shè)置為主機(jī),并發(fā)送起始信號(hào)(I2CONSET的I2EN、STA位為1、AA位為0)
-
發(fā)送從機(jī)地址(I2DAT),控制I2CONSET發(fā)送
-
判斷總線狀態(tài)(I2STAT),進(jìn)行數(shù)據(jù)傳輸控制
-
發(fā)送結(jié)束信號(hào)(I2CONSET)
-
連接PWM功能管腳輸出,即設(shè)置PINSEL0、PINSEL1
-
設(shè)置PWM定時(shí)器的時(shí)鐘分頻值(PWMPR),得到所要的定時(shí)器時(shí)鐘
-
設(shè)置比較匹配控制(PWMMCR),并設(shè)置相應(yīng)比較值(PWMMRx)
-
設(shè)置PWM輸出方式并允許PWM輸出(PWMPCR)及鎖存使能控制(PWMLER)
-
設(shè)置PWMTCR,啟動(dòng)定時(shí)器,使能PWM
運(yùn)行過程中要更改比較值時(shí),更改之后要設(shè)置鎖存使能。使用雙邊沿PWM輸出時(shí),建議使用PWM2、PWM4、PWM6;使用單邊PWM輸出時(shí),在PWM周期開始時(shí)為高電平,匹配后為低電平,使用PWMMR0作為PWM周期控制,PWMMRx作為占空比控制。
免責(zé)聲明:整理文章為傳播相關(guān)技術(shù),版權(quán)歸原作者所有,如有侵權(quán),請(qǐng)聯(lián)系刪除
免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺(tái)立場,如有問題,請(qǐng)聯(lián)系我們,謝謝!
欲知詳情,請(qǐng)下載word文檔
下載文檔
掃描二維碼,關(guān)注更多精彩內(nèi)容
本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
在半導(dǎo)體產(chǎn)業(yè)的傳統(tǒng)認(rèn)知中,Arm 是構(gòu)建數(shù)字世界的“圖紙?zhí)峁┥獭薄H欢?,隨著代理式 AI(Agentic AI)對(duì)異構(gòu)計(jì)算需求的指數(shù)級(jí)增長,單純的 IP 和計(jì)算子系統(tǒng)授權(quán)已難以完全消納市場對(duì)于算力部署時(shí)效性的渴求。Arm...
關(guān)鍵字:
ARM
AGI CPU
數(shù)據(jù)中心
AI
展望未來,當(dāng)摩根士丹利預(yù)測(cè)中 800 倍增長的機(jī)器人半導(dǎo)體市場真正兌現(xiàn)時(shí),Arm 的物理 AI 平臺(tái)將作為底層基礎(chǔ)設(shè)施,支撐起從工廠到家庭、從道路到天空的智能物理世界。計(jì)算的邊界正在被重新定義,而 Arm 已在新邊界上筑...
關(guān)鍵字:
ARM
物理 AI
自動(dòng)駕駛
機(jī)器人
3月25日消息,一直以來,Arm都是一家對(duì)外提供IP授權(quán)的芯片企業(yè),包括CPU、GPU、NPU和各種系統(tǒng)IP。
關(guān)鍵字:
ARM
META
成立三十余年來,Arm一直是芯片行業(yè)特殊的“幕后推手”——不生產(chǎn)一顆芯片,卻定義了全球99%智能手機(jī)的底層架構(gòu)。然而,這家長期保持中立的IP授權(quán)巨頭,如今正打破自己一手建立的商業(yè)規(guī)則。
關(guān)鍵字:
ARM
CPU
芯片
Arm 首次將其平臺(tái)矩陣拓展至量產(chǎn)芯片產(chǎn)品,為業(yè)界提供覆蓋 IP、Arm計(jì)算子系統(tǒng) (CSS)及芯片的最廣泛的計(jì)算產(chǎn)品選擇。
發(fā)布首款由 Arm 設(shè)計(jì)的數(shù)據(jù)中心 CPU——Arm AGI CPU,專為代理式AI 基...
關(guān)鍵字:
ARM
CPU
數(shù)據(jù)中心
代理式AI
為下一代 AI 基礎(chǔ)設(shè)施實(shí)現(xiàn)突破性機(jī)架級(jí)性能、擴(kuò)展性和效率
關(guān)鍵字:
ARM
AGI CPU
代理式AI
在工業(yè)控制、汽車電子等實(shí)時(shí)性要求嚴(yán)苛的領(lǐng)域,中斷風(fēng)暴如同懸在系統(tǒng)頭頂?shù)倪_(dá)摩克利斯之劍——當(dāng)多個(gè)高優(yōu)先級(jí)中斷密集觸發(fā)時(shí),傳統(tǒng)MCU常因處理能力不足陷入癱瘓。ARM Cortex-M內(nèi)核通過NVIC(嵌套向量中斷控制器)的優(yōu)...
關(guān)鍵字:
中斷風(fēng)暴
ARM
在現(xiàn)代電子設(shè)備的研發(fā)、生產(chǎn)與維護(hù)鏈條中,JTAG(Joint Test Action Group,聯(lián)合測(cè)試行動(dòng)組)技術(shù)如同一條"隱形橋梁",連接著開發(fā)者與芯片內(nèi)部的核心邏輯。從最初解決電路板測(cè)試難題的工業(yè)標(biāo)準(zhǔn),到如今成為...
關(guān)鍵字:
JTAG
ARM
當(dāng)工程師將代碼從經(jīng)典的8051架構(gòu)遷移至現(xiàn)代ARM Cortex-M系列時(shí),常常會(huì)遇到因內(nèi)存對(duì)齊規(guī)則差異導(dǎo)致的硬件異?;蛐阅芟陆祮栴}。以某物聯(lián)網(wǎng)設(shè)備廠商的遷移案例為例,其將基于8051的溫濕度傳感器通信協(xié)議移植至STM3...
關(guān)鍵字:
ARM
8051
在電子工程領(lǐng)域,JTAG(Joint Test Action Group)技術(shù)已成為芯片測(cè)試和系統(tǒng)調(diào)試的核心工具。從1980年代為解決PCB制造問題而誕生,到如今廣泛應(yīng)用于FPGA配置、嵌入式系統(tǒng)調(diào)試和芯片級(jí)編程,JTA...
關(guān)鍵字:
JTAG
ARM
在萬物互聯(lián)的智能時(shí)代,嵌入式微處理器如同數(shù)字世界的神經(jīng)末梢,支撐著從智能手表到工業(yè)機(jī)器人的各類設(shè)備運(yùn)行。ARM、MIPS、RISC-V三大主流架構(gòu)憑借各自的技術(shù)優(yōu)勢(shì),在嵌入式領(lǐng)域形成了三足鼎立的格局。本文將從技術(shù)特性、應(yīng)...
關(guān)鍵字:
ARM
MIPS
RISC - V
當(dāng)?shù)貢r(shí)間周三,Arm 控股公司CEO(首席執(zhí)行官)雷內(nèi)?哈斯(Rene Haas)在接受 CNBC 主持人吉姆?克萊默采訪時(shí)表示,將部分 AI 功能移出云端,有助于降低能源消耗。
關(guān)鍵字:
數(shù)據(jù)中心
ARM
AI
北京2025年10月13日 /美通社/ -- 秋風(fēng)送爽,豐收正當(dāng)時(shí)。2025年10月10日至11日,"再生農(nóng)業(yè),生生不息——梨樹耘遠(yuǎn)農(nóng)場主題研討會(huì)暨豐收測(cè)產(chǎn)活動(dòng)"在吉林省拜耳梨樹耘遠(yuǎn)農(nóng)場成功舉辦。產(chǎn)學(xué)...
關(guān)鍵字:
可持續(xù)發(fā)展
研討會(huì)
ARM
BSP
Arm Lumex CSS平臺(tái)的發(fā)布,不僅標(biāo)志著移動(dòng)計(jì)算邁向AI優(yōu)先的新時(shí)代,更彰顯了Arm以生態(tài)協(xié)同與技術(shù)創(chuàng)新驅(qū)動(dòng)未來的雄心。從SME2賦能的5倍AI性能飛躍,到SI L1與MMU L1的系統(tǒng)級(jí)優(yōu)化,Lumex為旗艦智...
關(guān)鍵字:
AI
ARM
Lumex
CCS
ARM系統(tǒng)幾乎都采用Linux的操作系統(tǒng),而且?guī)缀跛械挠布到y(tǒng)都要單獨(dú)構(gòu)建自己的系統(tǒng),與其他系統(tǒng)不能兼容,這也導(dǎo)致其應(yīng)用軟件不能方便移植,這一點(diǎn)一直嚴(yán)重制約了ARM系統(tǒng)的發(fā)展和應(yīng)用。GOOGLE開發(fā)了開放式的Andro...
關(guān)鍵字:
Linux x86
ARM